0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

FPGA设计论坛

文章:524 被阅读:195.6w 粉丝数:83 关注数:0 点赞数:31

广告

基于Xilinx K7 325t的千兆网UDP协议实现小记

基于xilinx k7 325t实现的千兆网udp协议,只需要设置好IP,端口,就可以直接给数据,基....
的头像 FPGA设计论坛 发表于 04-27 15:04 20次阅读
基于Xilinx K7 325t的千兆网UDP协议实现小记

深度解析AS32S601芯片CAN Bus Off机制

在汽车电子、工业自动化等众多领域,CAN 总线作为一种可靠的通信协议被广泛应用。而 AS32S601....
的头像 FPGA设计论坛 发表于 04-22 09:36 386次阅读
深度解析AS32S601芯片CAN Bus Off机制

浅谈FPGA在无叶风扇控制器中的应用

本项目探讨了基于FPGA控制器的无叶风扇,它能够带来无叶片的空气流动体验。FPGA的灵活性和性能使得....
的头像 FPGA设计论坛 发表于 04-22 09:29 378次阅读

SPI通信协议深度解析

SPI(Serial Peripheral Interface)是一种全双工同步串行通其核心信号引脚....
的头像 FPGA设计论坛 发表于 04-22 09:27 386次阅读
SPI通信协议深度解析

FPGA ZYNQ中PS与PL交互的HP接口详解

该工程实现了PL通过HP接口(8个字节)下使用AXI协议往DDR中写数据。PS读取处理。
的头像 FPGA设计论坛 发表于 04-21 09:13 568次阅读
FPGA ZYNQ中PS与PL交互的HP接口详解

FPGA实现CNN卷积层的高效窗口生成模块设计与验证

卷积神经网络(CNN)可以分为卷积层、池化层、激活层、全链接层结构,本篇要实现的,就是CNN的卷积层....
的头像 FPGA设计论坛 发表于 04-15 10:35 154次阅读
FPGA实现CNN卷积层的高效窗口生成模块设计与验证

使用DDR4时钟架构

使用DDR4这个IP核时,时钟如何架构十分关键,DDR4 IP对时钟有特殊的要求,可以是差分时钟也可....
的头像 FPGA设计论坛 发表于 04-10 13:59 202次阅读
使用DDR4时钟架构

ZYNQ核心板原理图讲解

ZYNQ系列的FPGA设计方法大同小异,都是PL+PS架构,只需要理清楚有多少个BANK,哪些BAN....
的头像 FPGA设计论坛 发表于 04-09 15:45 5063次阅读
ZYNQ核心板原理图讲解

基于openEuler平台的CPU、GPU与FPGA异构加速实战

随着 AI、视频处理、加密和高性能计算需求的增长,单一 CPU 已无法满足低延迟、高吞吐量的计算需求....
的头像 FPGA设计论坛 发表于 04-08 11:02 719次阅读
基于openEuler平台的CPU、GPU与FPGA异构加速实战

使用FPGA搭建NFC读卡器的实现方案

用 FPGA 从底层开始搭建一个 NFC PCD (读卡器),支持 ISO14443A 标准。
的头像 FPGA设计论坛 发表于 04-07 11:36 224次阅读
使用FPGA搭建NFC读卡器的实现方案

基于FPGA的轻量级CAN总线控制器实现方案

CAN总线作为工业和汽车领域最常用的通信总线,具有拓扑结构简洁、可靠性高、传输距离长等优点。CAN总....
的头像 FPGA设计论坛 发表于 04-03 10:10 2308次阅读
基于FPGA的轻量级CAN总线控制器实现方案

基于FPGA的磁场定向控制实现方案

FOC控制算法对传感器采样速率和处理器算力提出了一定的要求,使用 FPGA 实现的 FOC 可以获得....
的头像 FPGA设计论坛 发表于 03-31 15:27 232次阅读
基于FPGA的磁场定向控制实现方案

上位机和FPGA实现算法的区别

“上位”指的是在控制层级中处于较高、更接近用户的计算机。 通常是一台通用计算机,如工控机、PC、笔记....
的头像 FPGA设计论坛 发表于 03-27 16:38 189次阅读
上位机和FPGA实现算法的区别

FPGA硬件设计之ZYNQ外围DDR介绍

由于ZYNQ-PS端的BANK502基本就是为DDR设计的,所以原理图设计非常简单:几乎就是PIN ....
的头像 FPGA设计论坛 发表于 03-25 15:30 354次阅读
FPGA硬件设计之ZYNQ外围DDR介绍

浅谈FPGA的时钟输入要求

Virtex-7 FPGA的时钟输入主要通过其全局时钟缓冲器(BUFG、BUFH等)和时钟管理模块(....
的头像 FPGA设计论坛 发表于 03-25 15:26 910次阅读

FPGA在音频产品上的应用案例

FPGA(Field-Programmable Gate Array),现场可编程逻辑门阵列,它是一....
的头像 FPGA设计论坛 发表于 03-19 10:30 3026次阅读
FPGA在音频产品上的应用案例

基于Vivado的AD9680 FPGA芯片测试

在FPGA开发领域,与高速ADC芯片如AD9680协同工作是一项充满挑战但又极具乐趣的任务。今天咱们....
的头像 FPGA设计论坛 发表于 03-18 11:26 2682次阅读

使用FPGA实现千兆网TCP/IP协议栈调试记录

上板测试后,发现FPGA与电脑之间存在报文交互,交互正常。
的头像 FPGA设计论坛 发表于 03-16 15:58 1267次阅读
使用FPGA实现千兆网TCP/IP协议栈调试记录

基于FPGA的低照度条件下EBAPS图像混合噪声去除算法

本文提出了基于可编程逻辑门阵列(field programmable gate array,FPGA....
的头像 FPGA设计论坛 发表于 03-11 09:24 7024次阅读
基于FPGA的低照度条件下EBAPS图像混合噪声去除算法

ADC ADS52J90的LVDS/16通道/10bit/100MSPS数据采集模式开发笔记

本篇将介绍该款ADC的16通道/10bit/100MSPS工作模式下的开发过程。
的头像 FPGA设计论坛 发表于 03-09 14:26 3567次阅读
ADC ADS52J90的LVDS/16通道/10bit/100MSPS数据采集模式开发笔记

基于XILINX Vivado平台的GTX收发器的开发

此选项根据你所用的FPGA型号确定GT类型,我所用的是7k325t系列,故GT类型为GTX。
的头像 FPGA设计论坛 发表于 03-03 14:46 5259次阅读
基于XILINX Vivado平台的GTX收发器的开发

Vivado中IP核被锁定的解决办法

当使用不同版本的Vivado打开工程时,IP核被锁定的情况较为常见。不同版本的Vivado对IP核的....
的头像 FPGA设计论坛 发表于 02-25 14:00 536次阅读
Vivado中IP核被锁定的解决办法

基于ZYNQ-MZ702P开发板实现以太网通信

本章以太网通信实验是基于ZYNQ-MZ702P开发板进行实现,在配置方面,需要读者自主修改不同的地方....
的头像 FPGA设计论坛 发表于 02-11 11:42 2292次阅读
基于ZYNQ-MZ702P开发板实现以太网通信

Vivado时序约束中invert参数的作用和应用场景

在Vivado的时序约束中,-invert是用于控制信号极性的特殊参数,应用于时钟约束(Clock ....
的头像 FPGA设计论坛 发表于 02-09 13:49 438次阅读
Vivado时序约束中invert参数的作用和应用场景

使用Vivado ILA进行复杂时序分析的完整流程

在 HDL 代码中标记待观测信号,添加 (* mark_debug = "true" *) 属性(V....
的头像 FPGA设计论坛 发表于 02-04 11:28 533次阅读

HLS设计中的BRAM使用优势

高层次综合(HLS)是一种将高级编程语言(如C、C++或SystemC)转换为硬件描述语言(HDL)....
的头像 FPGA设计论坛 发表于 01-28 14:36 419次阅读

详解FFT的频率仓与IP核配置

FFT 的输出不是 “连续的频率谱”,而是离散的、等宽的频率区间,每个区间就称为一个 “频率仓”(简....
的头像 FPGA设计论坛 发表于 01-26 16:58 405次阅读
详解FFT的频率仓与IP核配置

通过vivado HLS设计一个FIR低通滤波器

Vivado HLS是一款强大的高层次综合工具,可将C/C++代码转换为硬件描述语言(HDL),显著....
的头像 FPGA设计论坛 发表于 01-20 16:19 539次阅读
通过vivado HLS设计一个FIR低通滤波器

Vivado+Vitis将程序固化的Flash的操作流程

ZYNQ 的程序固化是指将程序代码永久存储到非易失性存储器中,使系统上电后能自动加载运行的过程。主要....
的头像 FPGA设计论坛 发表于 01-20 16:17 883次阅读
Vivado+Vitis将程序固化的Flash的操作流程

vivado中常用时序约束指令介绍

在vivado中,我们常用的时序约束指令主要包括如下几个方面。
的头像 FPGA设计论坛 发表于 01-20 16:15 636次阅读