0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

了解先进IC封装中不断出现的基本术语

深圳市赛姆烯金科技有限公司 来源:深圳市赛姆烯金科技有限 作者:Majeed Ahmad 2022-10-26 09:34 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群


先进IC封装是“超越摩尔”(More than Moore)时代的一大技术亮点。当芯片在每个工艺节点上的微缩越来越困难、也越来越昂贵之际,工程师们将多个芯片放入先进的封装中,就不必再费力缩小芯片了。 然而,先进IC封装技术发展十分迅速,设计工程师和工程经理们需要跟上这一关键技术的发展节奏。首先,他们需要了解先进IC封装中不断出现的基本术语。 本文将对下一代IC封装技术中最常见的10个术语进行简介。

2.5D封装

2.5D封装是传统2D IC封装技术的进展,可实现更精细的线路与空间利用。在2.5D封装中,裸晶堆栈或并排放置在具有硅通孔(TSV)的中介层(interposer)顶部。其底座,即中介层,可提供芯片之间的连接性。 2.5D封装通常用于高端ASICFPGAGPU和内存立方体。2008年,赛灵思(Xilinx)将其大型FPGA划分为四个良率更高的较小芯片,并将这些芯片连接到硅中介层。2.5D封装由此诞生,并最终广泛用于高带宽内存(HBM)处理器整合。 图1、2.5D封装示意图。(图片来源:Research Gate)

3D封装

在3D IC封装中,逻辑裸晶堆栈在一起或与储存裸晶堆栈在一起,无需建构大型的系统单芯片(SoC)。裸晶之间透过主动中介层连接,2.5D IC封装是利用导电凸块或TSV将组件堆栈在中介层上,3D IC封装则将多层硅晶圆与采用TSV的组件连接在一起。 TSV技术是2.5D和3D IC封装中的关键使能技术,半导体产业一直使用HBM技术生产3D IC封装的DRAM芯片。 图2 、从3D封装的截面图可以看出,透过金属铜TSV实现了硅芯片之间的垂直互连。(数据源:Research Gate)

Chiplet

芯片库中有一系列模块化芯片可以采用裸晶到裸晶互连技术整合到封装中。Chiplet是3D IC封装的另一种形式,可以实现CMOS组件与非CMOS组件的异质整合(Heterogeneous integration)。换句话说,它们是较小型的SoC,也叫做chiplet,而不是封装中的大型SoC。 将大型SoC分解为较小的小芯片,与单颗裸晶相比具有更高的良率和更低的成本。Chiplet使设计人员可以充分利用各种IP,而不用考虑采用何种工艺节点,以及采用何种技术制造。他们可以采用多种材料,包括硅、玻璃和层压板来制造芯片。

34bf5d84-54cd-11ed-a3b6-dac502259ad0.png

图3、基于Chiplet的系统是由中介层上的多个Chiplet组成。(图片来源:Cadence) 扇出(Fan out) 在扇出封装中,“连结”(connection)被扇出芯片表面,从而提供更多的外部I/O。它使用环氧树脂成型材料(EMC)完全嵌入裸晶,不需要诸如晶圆凸块、上助焊剂、倒装芯片、清洁、底部喷洒充胶和固化等工艺流程,因此也无需中介层,使异质整合变得更加简单。 扇出技术是比其他封装类型具有更多I/O的小型封装。2016年,苹果(Apple)借助台积电(TSMC)的封装技术,将其16纳米应用处理器与移动DRAM整合到iPhone 7的一个封装中,从而将这项技术推向舞台。

扇出晶圆级封装(FOWLP)

FOWLP技术是针对晶圆级封装(WLP)的改进,可以为硅芯片提供更多外部连接。它将芯片嵌入环氧树脂成型材料中,然后在晶圆表面建构高密度重分布层(RDL)并施加焊锡球,形成重构晶圆(reconstituted wafer)。 它通常先将经过处理的晶圆切成单颗裸晶,然后将裸晶分散放置在载体结构(carrier structure)上,并填充间隙以形成重构晶圆。FOWLP在封装和应用电路板之间提供了大量连接,而且由于基板比裸晶要大,裸晶的间距实际上更宽松。

34d1a746-54cd-11ed-a3b6-dac502259ad0.jpg

图4、在此FOWLP封装示例中,硅倒装芯片嵌入到玻璃基板中,重分布层透过芯片扇出至玻璃通孔。(图片来源:Samtec)

异质整合

将分开制造的不同组件整合到更高级别的组件中,可以增强功能并改进工作特性,因此半导体组件制造商能够将采用不同工艺流程的功能组件组合到一个组件中。 异质整合类似于系统级封装(SiP),但它并不是将多颗裸晶整合在单个基板上,而是将多个IP以Chiplet的形式整合在单个基板上。异质整合的基本思想是将多个具有不同功能的组件组合在同一个封装中。

3505645a-54cd-11ed-a3b6-dac502259ad0.jpg

图5、异质整合中的一些技术建构区块。(图片来源:ASE Group)

HBM

HBM是一种标准化的堆栈储存技术,可为堆栈内部,以及内存与逻辑组件之间的数据提供高带宽信道。HBM封装将内存裸晶堆栈起来,并透过TSV将它们连接在一起,从而创建更多的I/O和带宽。 HBM是一种JEDEC标准,它在封装内垂直整合了多层DRAM组件,封装内还有应用处理器、GPU和SoC。HBM主要以2.5D封装的形式实现,用于高端服务器和网络芯片。现在发布的HBM2版本解决了初始HBM版本中的容量和时钟速率限制问题。

3511e2ac-54cd-11ed-a3b6-dac502259ad0.png

图6、HBM封装将内存裸晶彼此堆栈,并利用TSV将它们连接起来以创建更多I/O和带宽。(图片来源:SK Hynix)

中介层

中介层是封装中多芯片裸晶或电路板传递电信号的管道,是插口或接头之间的电接口,可以将信号传播更远,也可以连接到板子上的其他插口。 中介层可以由硅和有机材料制成,充当多颗裸晶和电路板之间的桥梁。硅中介层是一种经过验证的技术,具有较高的细间距I/O密度和TSV形成能力,在2.5D和3D IC芯片封装中扮演着关键角色。

35790ae0-54cd-11ed-a3b6-dac502259ad0.jpg

图7、系统分区中介层的典型实现。(数据源:Yole Développement)

重分布层

重分布层包含铜连接线或走线,用于实现封装各个部分之间的电气连接。它是金属或高分子介电材料层,裸晶可以堆栈在封装中,从而缩小大芯片组的I/O间距。重分布层已成为2.5D和3D封装解决方案中不可或缺的一部分,使其上的芯片可以利用中介层相互进行通讯。

358a5804-54cd-11ed-a3b6-dac502259ad0.jpg

图8、使用重分布层的整合封装。(图片来源:Fujitsu)

TSV

TSV是2.5D和3D封装解决方案的关键实现技术,是在晶圆中填充铜,提供贯通硅晶圆裸晶的垂直互连。它贯穿整个芯片以提供电气连接,形成从芯片一侧到另一侧的最短路径。 从晶圆的正面将通孔或孔洞蚀刻到一定深度,然后将其绝缘,并沉积导电材料(通常为铜)进行填充。芯片制造完成后,从晶圆的背面将其减薄,以暴露通孔和沉积在晶圆背面的金属,从而完成TSV互连。

35f0de1c-54cd-11ed-a3b6-dac502259ad0.jpg

图9、在TSV封装中,DRAM芯片接地、穿透并与电极相连。(图片来源:Samsung Electronics)

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 芯片
    +关注

    关注

    463

    文章

    54441

    浏览量

    469431
  • IC
    IC
    +关注

    关注

    36

    文章

    6479

    浏览量

    186381
  • 封装技术
    +关注

    关注

    12

    文章

    605

    浏览量

    69368

原文标题:搞不懂先进IC封装?先记住这10个基本术语

文章出处:【微信号:深圳市赛姆烯金科技有限公司,微信公众号:深圳市赛姆烯金科技有限公司】欢迎添加关注!文章转载请注明出处。

收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    半导体先进封装和传统封装的本质区别

    半导体先进封装,本质上是把“封装”从芯片的保护外壳,升级成系统性能的一部分。
    的头像 发表于 03-31 10:04 2042次阅读
    半导体<b class='flag-5'>先进</b><b class='flag-5'>封装</b>和传统<b class='flag-5'>封装</b>的本质区别

    先进封装不是选择题,而是成题

    封装
    北京中科同志科技股份有限公司
    发布于 :2026年03月09日 16:52:56

    先进封装的散热材料有哪些?

    先进封装的散热材料主要包括高导热陶瓷材料、碳基高导热材料、液态金属散热材料、相变材料(PCM)、新型复合材料等,以下是一些主要的先进封装
    的头像 发表于 02-27 09:24 373次阅读
    <b class='flag-5'>先进</b><b class='flag-5'>封装</b>的散热材料有哪些?

    决战纳米级缺陷!东亚合成IXEPLAS纳米离子捕捉剂如何助力先进封装

    随着芯片制程不断微缩,先进封装的离子迁移问题愈发凸显。传统微米级添加剂面临分散不均、影响流动性等挑战。本文将深度解析日本东亚合成IXEPLAS纳米级离子捕捉剂的技术突破,及其在解决高
    的头像 发表于 12-08 16:06 557次阅读
    决战纳米级缺陷!东亚合成IXEPLAS纳米离子捕捉剂如何助力<b class='flag-5'>先进</b><b class='flag-5'>封装</b>?

    人工智能加速先进封装的热机械仿真

    为了实现更紧凑和集成的封装封装工艺中正在积极开发先进的芯片设计、材料和制造技术。随着具有不同材料特性的多芯片和无源元件被集成到单个封装
    的头像 发表于 11-27 09:42 3437次阅读
    人工智能加速<b class='flag-5'>先进</b><b class='flag-5'>封装</b><b class='flag-5'>中</b>的热机械仿真

    负载开关IC数据表相关术语和功率损耗计算方法

    在前面的内容,我们了解了负载开关IC的基本定义、独特优点、实用功能及其操作,今天作为【负载开关IC】系列的最后一篇内容,芝子将带着大家了解
    的头像 发表于 10-15 16:54 1806次阅读
    负载开关<b class='flag-5'>IC</b>数据表<b class='flag-5'>中</b>相关<b class='flag-5'>术语</b>和功率损耗计算方法

    通俗易懂的晶振专业术语

    想要了解一个行业,就要对其产品的术语要有所了解,各行各业都要自己专业术语,石英晶振也不例外;了解晶振术语
    的头像 发表于 09-18 11:31 2130次阅读
    通俗易懂的晶振专业<b class='flag-5'>术语</b>

    详解先进封装的混合键合技术

    先进封装, Hybrid bonding( 混合键合)不仅可以增加I/O密度,提高信号完整性,还可以实现低功耗、高带宽的异构集成。它是主要3D封装平台(如台积电的SoIC、三星的X
    的头像 发表于 09-17 16:05 2742次阅读
    详解<b class='flag-5'>先进</b><b class='flag-5'>封装</b><b class='flag-5'>中</b>的混合键合技术

    半导体传统封装先进封装的对比与发展

    半导体传统封装先进封装的分类及特点
    的头像 发表于 07-30 11:50 2199次阅读
    半导体传统<b class='flag-5'>封装</b>与<b class='flag-5'>先进</b><b class='flag-5'>封装</b>的对比与发展

    IEC 62353常用的术语和定义

    本文详细解读IEC 62353标准的关键术语,包括被测设备(DUT/EUT)、应用部分(B/BF/CF型)、泄漏电流、微电击与宏电击等定义,帮助理解医疗电气设备安全测试要求。
    的头像 发表于 07-29 17:27 879次阅读

    先进封装的RDL技术是什么

    前面分享了先进封装的四要素一分钟让你明白什么是先进封装,今天分享一下先进封装四要素
    的头像 发表于 07-09 11:17 5218次阅读
    <b class='flag-5'>先进</b><b class='flag-5'>封装</b><b class='flag-5'>中</b>的RDL技术是什么

    先进封装的TSV分类及工艺流程

    前面分享了先进封装的四要素一分钟让你明白什么是先进封装,今天分享一下先进封装
    的头像 发表于 07-08 14:32 4766次阅读
    <b class='flag-5'>先进</b><b class='flag-5'>封装</b><b class='flag-5'>中</b>的TSV分类及工艺流程

    英特尔先进封装,新突破

    在半导体行业的激烈竞争先进封装技术已成为各大厂商角逐的关键领域。英特尔作为行业的重要参与者,近日在电子元件技术大会(ECTC)上披露了多项芯片封装技术突破,再次吸引了业界的目光。这
    的头像 发表于 06-04 17:29 1426次阅读

    PPS注塑IC元件封装的应用优势与工艺

    在当今数字化时代,集成电路(IC)作为现代科技的核心,封装是电子制造的关键环节。IC元件封装不仅是保护芯片免受外界环境影响的关键屏障,更是
    的头像 发表于 05-19 08:10 853次阅读

    封装工艺的倒装封装技术

    业界普遍认为,倒装封装是传统封装先进封装的分界点。
    的头像 发表于 05-13 10:01 2197次阅读
    <b class='flag-5'>封装</b>工艺<b class='flag-5'>中</b>的倒装<b class='flag-5'>封装</b>技术