0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

Chiplet混合键合难题取得新突破!

旺材芯片 来源:半导体芯闻 2023-06-20 16:46 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

小芯片为工程师们提供了半导体领域的新机遇,但当前的键合技术带来了许多挑战。现在,IBM 和 ASMPT 之间的一家合资企业已经开发出一种用于封装芯片的新型混合键合技术,可以在原子尺度上直接键合芯片,从而减小触点尺寸。

chiplet 面临哪些挑战,合资企业开发了什么,这将如何帮助加速未来的 chiplet 设计?

9ff74ecc-0c29-11ee-962d-dac502259ad0.png

小芯片面临哪些挑战?

随着半导体制造商努力缩小单个晶体管的尺寸,研究人员也在不断寻找提高现代设备性能的新方法。虽然一种选择是使通用处理器更强大(具有更快的计算速度和更大的内存大小),但另一种选择是识别资源密集型的特定任务并创建专用硬件加速器。这种硬件加速器的使用已经得到广泛使用,例如处理图形例程的 GPU、针对神经网络优化的 AI 加速器,以及允许在不影响性能的情况下进行即时加密的加密加速器。

然而,对于加速器提供的所有好处,将加速器放置在芯片外部会对数据带宽产生巨大影响,但尝试将加速器集成到单个单片半导体中会减少可用于其他硬件(例如处理器内核和内存)的总面积。为了解决这一挑战,工程师们正在转向小芯片,即具有特定用途的小型独立半导体芯片,并将这些小芯片连接在一起以创建封装模块。

这不仅让工程师能够充分利用任何一个裸片上的硅空间,而且还允许定制,小芯片可以换成不同的设备,从而实现 SoC 的完全定制。但是,尽管小芯片带来了所有优势,但工程师们正在努力应对一个主要缺点:芯片互连。

在 IBM Research 最近的一篇博客文章中,他们深入探讨了小芯片的概念以及它们如何帮助克服这些挑战。小芯片本质上是复杂功能芯片的更小的功能块,它可以包括独立的计算处理器、图形单元、AI 加速器和 I/O 功能。通过打破片上系统模型,chiplet 可以带来更节能的系统,缩短系统开发周期,并以比现在更低的成本构建专用计算机。

一种解决方案是将小芯片倒装到类似于 PCB 的基板上,并将裸片焊接到基板上。然而,由于目前焊接技术的限制,芯片上的焊盘尺寸必须大于几十微米,这就限制了互连密度。同时,焊料可能难以控制,导致带宽受限的低质量连接。

IBM 的第二代纳米片技术为在 300 毫米晶圆上生产的 2 纳米节点铺平了道路。这项技术允许在指甲盖大小的空间内安装 500 亿个晶体管。用于 2 纳米芯片节点的纳米片晶体管是对几个较小的里程碑的验证,这些里程碑证明了这是可以做到的,也是 IBM 跨学科专家团队在材料、光刻、集成、设备、表征和建模方面的辛勤工作和奉献精神的验证。

另一种选择是将裸片安装到基板上并在裸片之间使用金线。虽然这通常用于芯片键合,但它是一种昂贵的工艺,可能不适合定制小芯片设计的小批量生产。还有一些实际限制可能会使芯片的键合线变得复杂(因为结束键合线会留下尾巴,尾巴会四处移动并可能导致短路)。

IBM 和 ASMPT 开发了

一种新的小芯片键合技术

认识到小芯片键合面临的挑战,IBM和ASMPT的研究人员联合开发了一种新的解决方案,可以帮助加速小芯片的部署。这种用于封装芯片的新型混合键合允许芯片在原子尺度上直接键合。

IBM 和 ASMPT 在 chiplet bonding 技术上取得了重大突破。他们开发了一种混合键合技术,可以大大减少两个小芯片之间所需的键合尺寸。这是通过在原子尺度上利用铜和氧化物层来实现的,键本身只有几个原子厚。这一发展可能会彻底改变小芯片的封装方式,并加速小芯片技术的部署。

为了帮助粘合小芯片,该研究机构开发了一种混合技术,该技术在原子尺度上利用铜和氧化物层(粘合本身只有几个原子厚)。然而,为了使粘合起作用,必须去除两个表面之间的所有水分和碎屑,因为即使是几个水分子也足以影响两个触点之间的电气连续性。这也适用于可能在两个表面之间形成的潜在气泡,因为小气泡可以很容易地通过静电力容纳气体分子。

a01cb1bc-0c29-11ee-962d-dac502259ad0.png

一张图片展示了通过该团队的方法实现的两层之间的微小结合。

IBM 和 ASMPT 开发的混合键合技术改变了半导体行业的游戏规则。通过将两个小芯片之间所需的键合尺寸减小到仅几个原子,该技术可以显着增加两个不同芯片之间的连接密度。这反过来又会导致数据带宽的大幅增加,为半导体产品的设计和性能开辟新的可能性。

据研究人员称,所开发的方法与现有的不同小芯片之间使用的芯片接合方法极为相似,但规模要小得多。此外,该合资企业能够实现与 ASMPT 提供的现有机械的结合,这意味着这项新技术有可能在未来几年内得到部署。

这种贴片技术如何改变未来的技术?

到目前为止,新开发的键合技术提供的最大优势是它显着增加了两个不同芯片之间的连接密度,从而增加了数据带宽。然而,增加连接密度也允许工程师将复杂的设计拆分到多个芯片上,这不仅有助于提高晶圆良率,而且会显着增加设计的尺寸。反过来,这会增加大型半导体产品的晶体管数量,从而导致具有更高处理器和内存容量的指数级更强大的系统。

此外,新的键合技术还有助于加速工程师的半导体定制。虽然仍处于起步阶段,但如果 chiplet 行业与 PCB 行业有任何相似之处,那么用不了多久,工程师就能够以近乎相同的方式设计自己的 SoC,以提供组装服务的定制 PCB。此类服务将允许工程师创建适合其应用的 SoC,为关键任务集成加速器,同时利用低能耗选项来降低功耗。

总体而言,IBM 和 ASMPT 开发的产品令 chiplet 行业兴奋不已。虽然需要做更多的研究来确保键合技术的可靠性和可重复性,但这种用于封装芯片的新型混合键合可能会彻底改变半导体的设计和制造方式。

这种新的混合键合技术的开发证明了IBM和ASMPT的研究人员正在进行的创新工作。这是小芯片技术领域的一个重要里程碑,对未来充满希望。随着这项技术的不断发展,我们可以期待在半导体的设计和制造方式上看到更多激动人心的发展。

IBM 对小芯片的研究已经显示出可喜的成果。他们正在根据行业小芯片标准的两个主要竞争者通用小芯片互连快速 (UCIe) 联盟和开放计算项目的线束规范的方向探索小芯片I/O 的各种设计。IBM 研究人员参与了这两项计划,在潜在的未来小芯片封装解决方案的背景下研究信号映射策略。这种主动方法可确保 IBM 在标准达成一致后立即准备好构建小芯片。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • IBM
    IBM
    +关注

    关注

    3

    文章

    1879

    浏览量

    77129
  • 贴片技术
    +关注

    关注

    0

    文章

    8

    浏览量

    2359
  • chiplet
    +关注

    关注

    6

    文章

    499

    浏览量

    13650

原文标题:Chiplet混合键合难题取得新突破!

文章出处:【微信号:wc_ysj,微信公众号:旺材芯片】欢迎添加关注!文章转载请注明出处。

收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    高频超声键合技术:引线键合工艺优化与质量检测方法

    一、 什么是 高频超声键合 ? 高频超声键合是指将超声频率提升至100kHz~250kHz范围内进行的引线键合工艺,相较于传统60kHz超声键合技术而言,该技术通过在更高频率下施加超声
    的头像 发表于 04-01 10:19 138次阅读
    高频超声<b class='flag-5'>键合</b>技术:引线<b class='flag-5'>键合</b>工艺优化与质量检测方法

    北方华创发布12英寸芯片对晶圆混合设备Qomola HPD30

    北方华创近日发布12英寸芯片对晶圆(Die to wafer,D2W)混合设备——Qomola HPD30。
    的头像 发表于 03-26 17:07 800次阅读

    NTC热敏芯片工艺介绍

    随着半导体技术的持续创新及进步,NTC热敏芯片工艺也不断发展。目前,芯片工艺为顺应行业发展需求,正逐步往高度集成、低功耗、高可靠的方向前进。为了让大家更充分地了解NTC芯片
    的头像 发表于 02-24 15:42 426次阅读

    芯片工艺技术介绍

    在半导体封装工艺中,芯片(Die Bonding)是指将晶圆芯片固定到封装基板上的关键步骤。工艺可分为传统方法和先进方法:传统方法包括芯片
    的头像 发表于 10-21 17:36 3066次阅读
    芯片<b class='flag-5'>键</b><b class='flag-5'>合</b>工艺技术介绍

    详解先进封装中的混合技术

    在先进封装中, Hybrid bonding( 混合)不仅可以增加I/O密度,提高信号完整性,还可以实现低功耗、高带宽的异构集成。它是主要3D封装平台(如台积电的SoIC、三星的X-Cube
    的头像 发表于 09-17 16:05 2741次阅读
    详解先进封装中的<b class='flag-5'>混合</b><b class='flag-5'>键</b><b class='flag-5'>合</b>技术

    IGBT 芯片平整度差,引发线与芯片连接部位应力集中,失效

    一、引言 在 IGBT 模块的可靠性研究中,线失效是导致器件性能退化的重要因素。研究发现,芯片表面平整度与线连接可靠性存在紧密关联。当芯片表面平整度不佳时,
    的头像 发表于 09-02 10:37 2174次阅读
    IGBT 芯片平整度差,引发<b class='flag-5'>键</b><b class='flag-5'>合</b>线与芯片连接部位应力集中,<b class='flag-5'>键</b><b class='flag-5'>合</b>失效

    芯片制造中的技术详解

    ₂融合)与中间层(如高分子、金属)两类,其温度控制、对准精度等参数直接影响芯片堆叠、光电集成等应用的性能与可靠性,本质是通过突破纳米级原子间距实现微观到宏观的稳固连接。
    的头像 发表于 08-01 09:25 2509次阅读
    芯片制造中的<b class='flag-5'>键</b><b class='flag-5'>合</b>技术详解

    3D集成赛道加速!混合技术开启晶体管万亿时代

    一万亿晶体管”目标的关键跳板。当前先进封装虽提高了I/O密度,但愈发复杂的异构设计与Chiplet架构对I/O数量、延迟提出了更高要求,以满足AI、5G和高性能计算等应用。混合互连
    的头像 发表于 07-28 16:32 586次阅读

    突破堆叠瓶颈:三星电子拟于16层HBM导入混合技术

    成为了全球存储芯片巨头们角逐的焦点。三星电子作为行业的领军企业,一直致力于推动 HBM 技术的革新。近日有消息传出,三星电子准备从 16 层 HBM 开始引入混合技术,这一举措无疑将在存储芯片领域掀起新的波澜。 编辑 ​ 编
    的头像 发表于 07-24 17:31 1126次阅读
    <b class='flag-5'>突破</b>堆叠瓶颈:三星电子拟于16层HBM导入<b class='flag-5'>混合</b><b class='flag-5'>键</b><b class='flag-5'>合</b>技术

    铝丝的具体步骤

    铝丝常借助超声楔焊技术,通过超声能量实现铝丝与焊盘的直接。由于所用劈刀工具头为楔形,
    的头像 发表于 07-16 16:58 2129次阅读

    LG电子重兵布局混合设备研发,锁定2028年大规模量产目标

    近日,LG 电子宣布正式启动混合设备的开发项目,目标在 2028 年实现该设备的大规模量产,这一举措标志着 LG 电子在半导体先进封装领域迈出了重要一步。混合
    的头像 发表于 07-15 17:48 812次阅读

    混合(Hybrid Bonding)工艺介绍

    所谓混合(hybrid bonding),指的是将两片以上不相同的Wafer或Die通过金属互连的混合
    的头像 发表于 07-10 11:12 4071次阅读
    <b class='flag-5'>混合</b><b class='flag-5'>键</b><b class='flag-5'>合</b>(Hybrid Bonding)工艺介绍

    从微米到纳米,铜-铜混合重塑3D封装技术格局

    电子发烧友网综合报道 半导体封装技术正经历从传统平面架构向三维立体集成的革命性跃迁,其中铜 - 铜混合技术以其在互连密度、能效优化与异构集成方面的突破,成为推动 3D 封装发展的核
    发表于 06-29 22:05 1848次阅读

    混合工艺介绍

    所谓混合(hybrid bonding),指的是将两片以上不相同的Wafer或Die通过金属互连的混合
    的头像 发表于 06-03 11:35 2883次阅读
    <b class='flag-5'>混合</b><b class='flag-5'>键</b><b class='flag-5'>合</b>工艺介绍

    混合市场空间巨大,这些设备有机会迎来爆发

    电子发烧友综合报道  作为HBM和3D NAND的核心技术之一,混合合在近期受到很多关注,相关设备厂商尤其是国产设备厂商的市场前景巨大。那么混合
    的头像 发表于 06-03 09:02 3391次阅读