0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

联华电子和Cadence共同合作开发3D-IC混合键合(hybrid-bonding)参考流程

Cadence楷登 来源:Cadence楷登 2023-02-03 11:02 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

联华电子(NYSE:UMC;TWSE:2303)与楷登电子(美国 Cadence 公司,NASDAQ:CDNS)今日共同宣布,采用 Integrity 3D-IC 平台的 Cadence 3D-IC 参考工作流程已通过联电的芯片堆栈技术认证,将进一步缩短产品上市时间。

联电的混合键合解决方案已经做好支持广泛技术节点集成的准备,适用于边缘 AI、图像处理和无线通信应用。采用联电的 40nm 低功耗(40LP)工艺作为片上堆栈技术的展示,双方合作验证了该设计流程中的关键 3D-IC 功能,包括使用 Cadence 的 Integrity 3D-IC 平台实现系统规划和智能桥突创建。Cadence Integrity 3D-IC 平台是业界首款综合解决方案,在单一平台中集成了系统规划、芯片和封装实现以及系统分析。

联华电子元件技术开发及设计支援副总经理郑子铭表示:“过去一年,我们的客户在不牺牲设计面积或增加成本的情况下,寻求设计效能的提升方法,让业界对 3D-IC 解决方案的兴趣大为提升。成本效益和设计可靠度的提升是联电混合键合技术的两大主轴,同时也是此次与 Cadence 合作所创造的成果与优势,未来将可让共同客户享受 3D 设计架构所带来的优势,同时大幅减省设计整合所需时间。”

Cadence 数字与签核事业部研发副总裁 Don Chan 表示:“随着物联网人工智能5G 应用设计复杂性的日益增加,片上技术自动化对芯片设计师越来越重要。Cadence 3D-IC 工作流程与 Integrity 3D-IC 平台针对 UMC 的混合键合技术进行了优化,为客户提供全面的设计、验证和实现解决方案,使他们能够自信地创建并验证创新的 3D-IC 设计,同时缩短产品推向市场的时间。”

该参考流程以 Cadence 的 Integrity 3D-IC 平台为核心,围绕高容量、多技术分层的数据库构建而成。该平台在统一的管理平台下提供 3D 设计完整的设计规划、实现和分析。通过在设计初期执行热能、功耗和静态时序分析,可以实现 3D 芯片堆栈中的多个晶粒的同步设计和分析。该流程还支持针对连接精度的系统级布局与原理图(LVS)检查,针对覆盖和对齐的电气规则检查(ERC),以及在 3D 堆栈设计结构中的热分布分析。

除了 Integrity 3D-IC 平台,Cadence 3D-IC 流程还包括 Innovus 设计实现系统,Quantus 寄生提取解决方案,Tempus 时序签核解决方案,Pegasus 验证系统,Voltus IC 电源完整性解决方案和Celsius 热求解器。

审核编辑:汤梓红

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • IC
    IC
    +关注

    关注

    36

    文章

    6261

    浏览量

    184247
  • 3D
    3D
    +关注

    关注

    9

    文章

    2990

    浏览量

    113833
  • 封装
    +关注

    关注

    128

    文章

    9140

    浏览量

    147894
  • Cadence
    +关注

    关注

    68

    文章

    999

    浏览量

    146207
  • 联华电子
    +关注

    关注

    0

    文章

    57

    浏览量

    17181

原文标题:联华电子和 Cadence 共同合作开发 3D-IC 混合键合(hybrid-bonding)参考流程

文章出处:【微信号:gh_fca7f1c2678a,微信公众号:Cadence楷登】欢迎添加关注!文章转载请注明出处。

收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    AI重塑EDA,3D-IC成关键战场:Cadence的洞察与应变

    电子发烧友网报道(文/吴子鹏)当摩尔定律逼近物理极限,3D-IC成为延续算力指数级增长的新选择;当大模型发展一日千里,AI开始反向定义芯片设计与需求。两条技术曲线在同一时空交汇,EDA工具链的智能化
    的头像 发表于 11-27 08:51 6919次阅读

    芯片工艺技术介绍

    Bonding),而先进方法主要指IBM在1960年代开发的倒装芯片(Flip Chip)。倒装芯片
    的头像 发表于 10-21 17:36 1732次阅读
    芯片<b class='flag-5'>键</b><b class='flag-5'>合</b>工艺技术介绍

    Cadence AI芯片与3D-IC设计流程支持台积公司N2和A16工艺技术

    上市周期,以满足 AI 和 HPC 客户的应用需求。Cadence 与台积公司在 AI 驱动的 EDA、3D-IC、IP 及光子学等领域展开了紧密合作,推出全球领先的半导体产品。
    的头像 发表于 10-13 13:37 1935次阅读

    详解先进封装中的混合技术

    在先进封装中, Hybrid bonding( 混合)不仅可以增加I/O密度,提高信号完整性,还可以实现低功耗、高带宽的异构集成。它是主
    的头像 发表于 09-17 16:05 1131次阅读
    详解先进封装中的<b class='flag-5'>混合</b><b class='flag-5'>键</b><b class='flag-5'>合</b>技术

    3D集成赛道加速!混合技术开启晶体管万亿时代

    当传统制程微缩逼近物理极限,芯片巨头们正在另一条赛道加速冲刺——垂直方向。Counterpoint Research最新报告指出,混合Hybrid
    的头像 发表于 07-28 16:32 317次阅读

    LG电子重兵布局混合设备研发,锁定2028年大规模量产目标

    近日,LG 电子宣布正式启动混合设备的开发项目,目标在 2028 年实现该设备的大规模量产,这一举措标志着 LG
    的头像 发表于 07-15 17:48 475次阅读

    混合Hybrid Bonding)工艺介绍

    所谓混合hybrid bonding),指的是将两片以上不相同的Wafer或Die通过金属互连的
    的头像 发表于 07-10 11:12 2226次阅读
    <b class='flag-5'>混合</b><b class='flag-5'>键</b><b class='flag-5'>合</b>(<b class='flag-5'>Hybrid</b> <b class='flag-5'>Bonding</b>)工艺介绍

    从微米到纳米,铜-铜混合重塑3D封装技术格局

    电子发烧友网综合报道 半导体封装技术正经历从传统平面架构向三维立体集成的革命性跃迁,其中铜 - 铜混合技术以其在互连密度、能效优化与异构集成方面的突破,成为推动
    发表于 06-29 22:05 1430次阅读

    混合工艺介绍

    所谓混合hybrid bonding),指的是将两片以上不相同的Wafer或Die通过金属互连的
    的头像 发表于 06-03 11:35 1793次阅读
    <b class='flag-5'>混合</b><b class='flag-5'>键</b><b class='flag-5'>合</b>工艺介绍

    混合市场空间巨大,这些设备有机会迎来爆发

    电子发烧友综合报道  作为HBM和3D NAND的核心技术之一,混合合在近期受到很多关注,相关设备厂商尤其是国产设备厂商的市场前景巨大。那么混合
    的头像 发表于 06-03 09:02 2482次阅读

    Cadence携手台积公司,推出经过其A16和N2P工艺技术认证的设计解决方案,推动 AI 和 3D-IC芯片设计发展

    :CDNS)近日宣布进一步深化与台积公司的长期合作,利用经过认证的设计流程、经过硅验证的 IP 和持续的技术协作,加速 3D-IC 和先进节点技术的芯片开发进程。作为台积公司 N2P、
    的头像 发表于 05-23 16:40 1660次阅读

    芯片封装技术工艺流程以及优缺点介绍

    为邦定。 目前主要有四种技术:传统而可靠的引线键合(Wire Bonding)、性能优异的倒装芯片(Flip Chip)、自动化程度高的载带自动
    的头像 发表于 03-22 09:45 5005次阅读
    芯片封装<b class='flag-5'>键</b><b class='flag-5'>合</b>技术工艺<b class='flag-5'>流程</b>以及优缺点介绍

    闪存冲击400层+,混合技术传来消息

    电子发烧友网综合报道,据韩媒报道,三星近日与长江存储签署了3D NAND混合专利许可协议,从第10代V-NAND开始,将使用长江存储的专
    发表于 02-27 01:56 944次阅读
    闪存冲击400层+,<b class='flag-5'>混合</b><b class='flag-5'>键</b><b class='flag-5'>合</b>技术传来消息

    Cu-Cu混合的原理是什么

    本文介绍了Cu-Cu混合主要用在哪方面以及原理是什么。
    的头像 发表于 02-26 17:35 1426次阅读
    Cu-Cu<b class='flag-5'>混合</b><b class='flag-5'>键</b><b class='flag-5'>合</b>的原理是什么

    基于TSV的3D-IC关键集成技术

    3D-IC通过采用TSV(Through-Silicon Via,硅通孔)技术,实现了不同层芯片之间的垂直互连。这种设计显著提升了系统集成度,同时有效地缩短了互连线的长度。这样的改进不仅降低了信号传输的延时,还减少了功耗,从而全面提升了系统的整体性能。
    的头像 发表于 02-21 15:57 2269次阅读
    基于TSV的<b class='flag-5'>3D-IC</b>关键集成技术