0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

Cadence携手台积公司,推出经过其A16和N2P工艺技术认证的设计解决方案,推动 AI 和 3D-IC芯片设计发展

Cadence楷登 来源:Cadence楷登 2025-05-23 16:40 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

同时宣布针对台积公司 N3C 工艺的工具认证完成,并基于台积公司最新 A14 技术展开初步合作

中国上海,2025 年 5 月 23 日——楷登电子(美国 Cadence 公司,NASDAQ:CDNS)近日宣布进一步深化与台积公司的长期合作,利用经过认证的设计流程、经过硅验证的 IP 和持续的技术协作,加速 3D-IC 和先进节点技术的芯片开发进程。作为台积公司 N2P、N5 和 N3 工艺节点 IP 的领先供应商,Cadence 持续为台积公司生态系统提供卓越的 AI 驱动设计解决方案,应用涵盖从小芯片(chiplet)、SoC 到先进封装及 3D-IC 等广泛领域。这种深度合作涵盖台积公司 N2P 和 A16技术的认证工具和流程,为基于台积公司 A14 技术的相关合作奠定了基础,并通过扩展对台积公司 3DFabric设计和封装的支持,进一步释放 3D-IC 的潜力。此外,基于现有 N3P 设计解决方案,Cadence 和台积公司正扩展面向最近推出的台积公司 N3C 技术的工具认证支持。

N2P 和 A16 AI 硅设计

Cadence 正凭借面向台积公司先进N2P和A16工艺技术的认证工具和优化 IP,推动 AI 芯片设计领域的创新。为巩固其在内存 IP 领域的领先地位,Cadence 推出面向 N2P、通过 TSMC9000 硅前认证的 DDR5 12.8G IP。Cadence数字、定制/模拟设计和热分析解决方案已通过台积公司 N2P 和 A16 技术认证。结合双方在 N2P 工艺 AI 驱动数字设计解决方案方面的持续合作,包括对大语言模型(LLM)的运用,这些技术进展将有助于改善未来工艺节点的数字设计流程。

领先的汽车解决方案

高级驾驶辅助系统(ADAS)、自动驾驶和软件定义汽车的快速发展正推动新一代应用对先进芯片的需求。Cadence 凭借其面向台积公司N5A和N3A工艺的认证 IP,正在加速这一技术发展过程。Cadence 的高性能设计 IP 产品组合,包括 LPDDR5X-9600、PCI Express(PCIe)5.0、CXL 2.0、25G-KR 和 10G 多协议 SerDes,已针对汽车应用进行专门优化。

扩展和升级 3DFabric 解决方案

Cadence 为台积公司 3DFabric提供唯一完整的小芯片(chiplet)设计、封装与系统分析解决方案。为满足 AI 训练市场的需求,Cadence 正在扩展其设计 IP 产品组合,推出面向 3D-IC 设计、通过 TSMC9000 认证的 IP,包括基于 N5/N4P 的HBM3E 9.6G、基于 N3P 的硅前 HBM3E 10.4G,以及 Universal Chiplet Express(UCIe)16G N3P 解决方案。此外,Cadence 的 HBM4 测试芯片已完成预流片准备,为 CoWoS-L 铺平了道路。

Cadence Integrity3D-IC Platform现推出增强功能,通过 3Dblox 参考流程显著提升结果质量 (QoR)与 3DIC 全流程质量控制(QC),同时实现全局资源优化、芯片封装协同设计以及先进多物理场收敛分析,包括静态时序、电源压降和热分析。新增功能包括支持多小芯片(chiplet)设计的贯通结构生成,以及用于端到端 3D-IC 规划、分区和优化的 AI 驱动工具。

Cadence 的SigrityX技术和Clarity3D Solver还可通过与Cadence Integrity3D-IC Platform集成,实现基于 3Dblox 标准的信号与电源完整性(SIPI)分析的合规性自动化检查。这种集成流程可使 UCIe 和 HBM 通道的高速 S 参数提取和瞬态时域分析完全实现自动化。此外,Cadence EMXPlanar 3D Solver通过了 N3 认证,并且正在进行 N2P 认证,其仿真精度显著提升,可满足先进节点 IC 设计的严苛要求。

超越摩尔定律技术创新

利用持续的超越摩尔定律技术创新,Cadence 在不断推动技术扩展的边界。Cadence 的VirtuosoStudio现已支持模拟和射频设计迁移,能够以可持续的方式缩短先进节点和射频节点的设计周转时间。而且,Cadence 正在推进针对台积公司紧凑型通用光电引擎(COUPE)的设计解决方案,并通过 GPU 加速计算、性能增强的台积公司云端设计,实现新一代效率提升。

“我们与台积公司的合作突显了 Cadence 的承诺,即推动创新,助力客户加快芯片设计”,Cadence 高级副总裁兼数字与签核事业部总经理 Chin-Chi Teng说道,“通过提供经过认证的设计流程、经过硅验证的 IP 以及对台积公司 N2P、N3 和 N5 等先进节点技术的支持,我们能支持设计人员开发跨越基础架构 AI 和物理 AI 应用(包括汽车)的领先解决方案。我们正携手台积公司推动技术扩展的边界,实现新一代芯片设计和封装的进步。”

“我们与 Cadence 等开放创新平台(OIP)合作伙伴的持久合作对于解决半导体设计中一些最复杂的挑战来说至关重要”,台积公司先进技术业务开发处资深处长袁立本表示,“通过将台积公司的先进工艺和 3D 堆叠及封装技术与 Cadence 的领先设计解决方案相结合,双方的共同客户能够加快芯片设计,同时实现卓越的性能、功耗和面积优化。我们将继续共同推动技术变革和创新的突破。”

关于 Cadence

Cadence 是 AI 和数字孪生领域的市场领导者,率先使用计算软件加速从硅片到系统的工程设计创新。我们的设计解决方案基于 Cadence 的 Intelligent System Design战略,可帮助全球领先的半导体和系统公司构建下一代产品(从芯片到全机电系统),服务超大规模计算、移动通信、汽车、航空航天、工业、生命科学和机器人等领域。2024 年,Cadence 荣登《华尔街日报》评选的“全球最佳管理成效公司 100 强”榜单。Cadence 解决方案提供无限机会。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 台积电
    +关注

    关注

    44

    文章

    5787

    浏览量

    174766
  • Cadence
    +关注

    关注

    68

    文章

    999

    浏览量

    146207
  • 芯片设计
    +关注

    关注

    15

    文章

    1128

    浏览量

    56450
  • 3DIC
    +关注

    关注

    3

    文章

    89

    浏览量

    20065
  • chiplet
    +关注

    关注

    6

    文章

    482

    浏览量

    13503

原文标题:Cadence携手台积公司,推出经过其 A16 和 N2P 工艺技术认证的设计解决方案,推动 AI 和 3D-IC 芯片设计发展

文章出处:【微信号:gh_fca7f1c2678a,微信公众号:Cadence楷登】欢迎添加关注!文章转载请注明出处。

收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    AI重塑EDA,3D-IC成关键战场:Cadence的洞察与应变

    电子发烧友网报道(文/吴子鹏)当摩尔定律逼近物理极限,3D-IC成为延续算力指数级增长的新选择;当大模型发展一日千里,AI开始反向定义芯片设计与需求。两条
    的头像 发表于 11-27 08:51 6918次阅读

    新思科技LPDDR6 IP已在台公司N2P工艺成功流片

    新思科技近期宣布,LPDDR6 IP已在台公司 N2P 工艺成功流片,并完成初步功能验证。这一成果不仅巩固并强化了新思科技在先进
    的头像 发表于 10-30 14:33 1758次阅读
    新思科技LPDDR6 IP已在台<b class='flag-5'>积</b><b class='flag-5'>公司</b><b class='flag-5'>N2P</b><b class='flag-5'>工艺</b>成功流片

    新思科技旗下Ansys仿真和分析解决方案产品组合已通过公司认证

    新思科技近日宣布,旗下的Ansys仿真和分析解决方案产品组合已通过公司认证,支持对面向
    的头像 发表于 10-21 10:11 340次阅读

    Cadence AI芯片3D-IC设计流程支持公司N2A16工艺技术

    上市周期,以满足 AI 和 HPC 客户的应用需求。Cadence公司AI 驱动的
    的头像 发表于 10-13 13:37 1935次阅读

    力旺NeoFuse于N3P制程完成可靠度验证

    优化的先进制程,适用于高效能运算(HPC)、人工智能(AI)、行动装置及数据中心等关键领域。NeoFuse OTP作为力旺首个在N3P制程完成验证的OTP,再次彰显力旺在先进制程内存解决方案的领先地位,为先进
    的头像 发表于 07-01 11:38 781次阅读

    新思科技携手是德科技推出AI驱动的射频设计迁移流程

    新思科技与是德科技宣布联合推出人工智能(AI)驱动的射频设计迁移流程,旨在加速从公司N6RF
    的头像 发表于 06-27 17:36 1216次阅读

    新思科技携手公司开启埃米级设计时代

    新思科技近日宣布持续深化与公司的合作,为公司的先进
    的头像 发表于 05-27 17:00 969次阅读

    Cadence推出DDR5 12.8Gbps MRDIMM Gen2内存IP系统解决方案

    楷登电子(美国 Cadence 公司,NASDAQ:CDNS)近日宣布率先推出基于公司
    的头像 发表于 05-09 16:37 829次阅读

    西门子与电合作推动半导体设计与集成创新 包括N3P N3C A14技术

    西门子和电在现有 N3P 设计解决方案的基础上,进一步推进针对台N3C
    发表于 05-07 11:37 1258次阅读

    Banana Pi 与瑞萨电子携手共同推动开源创新:BPI-AI2N

    技术创新的共同追求,也为开源硬件行业的发展带来了更多可能性。BPI-AI2N & BPI-AI2N Carrier 将在 2025年3
    发表于 03-12 09:43

    基于TSV的3D-IC关键集成技术

    3D-IC通过采用TSV(Through-Silicon Via,硅通孔)技术,实现了不同层芯片之间的垂直互连。这种设计显著提升了系统集成度,同时有效地缩短了互连线的长度。这样的改进不仅降低了信号传输的延时,还减少了功耗,从而全
    的头像 发表于 02-21 15:57 2266次阅读
    基于TSV的<b class='flag-5'>3D-IC</b>关键集成<b class='flag-5'>技术</b>

    英特尔18AN2工艺各有千秋

    TechInsights分析,N2工艺在晶体管密度方面表现突出,高密度(HD)标准单元的晶体管密度高达313MTr/mm²,远超英特
    的头像 发表于 02-17 13:52 990次阅读

    苹果M5芯片量产,采用N3P制程工艺

    工艺——N3P。与前代工艺相比,N3P在性能上实现了约5%的提升,同时在功耗方面降低了5%至10%。这一显著的进步意味着,搭载M5芯片的设备
    的头像 发表于 02-06 14:17 1243次阅读

    Cadence宣布收购Secure-IC

    近日, 楷登电子(美国 Cadence 公司,NASDAQ:CDNS)近日宣布已就收购领先嵌入式安全 IP 平台提供商 Secure-IC 达成最终协议。Secure-IC 的优秀人才
    的头像 发表于 01-24 09:18 1295次阅读

    2nm工艺将量产,苹果iPhone成首批受益者

    。然而,最新的供应链消息却透露了一个不同的方向。据悉,A19系列芯片将采用电的第三代3nm工艺
    的头像 发表于 12-26 11:22 1022次阅读