0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

台积电晶圆级封装技术获新突破 推出支援超高运算效能HPC芯片的SoW封装技术

半导体动态 来源:TechNews科技新报 作者:Atkinson 2020-04-13 16:11 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

即将于本周举行线上法人说明会的晶圆代工龙头台积电,在日前缴出2020年3月营收创下历史单月新高,累计首季营收将能优于预期的亮丽成绩之后,现在又传出在晶圆级封装技术上再有新的突破,也就是针对高效能运算(HPC)芯片推出InFO等级的系统单晶圆(System-on-Wafer,SoW)技术,能将HPC芯片在不需要基板及PCB情况下直接与散热模组整合在单一封装中。

根据中国台湾媒体《工商时报》的报导,为了因应HPC市场的强劲需求,台积电除了持续扩增7纳米及5纳米等先进制程之外,也同步加码先进封装投资布局。

其中,除了已经投资近10年、其为高端逻辑芯片量身打造,让芯片可以获得更大的存储器频宽,以帮助加速运算效率的CoWoS(基板上晶圆上芯片封装)制程之外,台积电2020年也藉由InFO的技术再升级,推出支援超高运算效能HPC芯片的SoW封装技术。

报导表示,支援超高运算效能HPC芯片的SoW封装技术的最大特点就是将包括芯片阵列、电源供应、散热模组等整合,利用高达6层路线重分布(RDL)制程技术,将多颗芯片及电源分配功能连结,再将其直接贴合在散热模组上,如此就不需采用基板及PCB。而台积电过去针对手机芯片所开发的InFO封装技术,苹果的A系列处理器是InFO_PoP封装最大客户。

报导进一步指出,自2017年起,台积电也开始将InFO_oS技术应用在HPC的芯片上,并进入量产。发展至今,预估2020年InFO_oS技术可有效的整合9颗芯片在同一芯片封装中。至于,应用在人工智能推论芯片的InFO_MS技术已经在2019年下半年认证通过,可支援1倍光罩尺寸中介层及整合HBM2存储器。

事实上,近期因为新冠肺炎疫情的冲击,市场担忧其在需求力道减弱的情况下,客户将缩减订单量,进而影响台积电的接下来营运绩效,但是当前除了新的晶圆及封装技术推出,预计能有效拉抬HPC芯片客户的生产,以满足当前宅经济发酵情况下的服务器市场需求。

此外,也有媒体报导,先前传出华为在下调市场需求,因而针对台积电尽情砍单的情况,目前其缺口已经被苹果追加量所填满,并不会影响接下来台积电的营运状况。因此,届时台积电能否持续缴出其亮眼的成绩,就有待本周线上法说会上台积电所释出的讯息而定。
责任编辑:wv

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 台积电
    +关注

    关注

    44

    文章

    5787

    浏览量

    174774
  • 晶圆
    +关注

    关注

    53

    文章

    5345

    浏览量

    131696
  • 封装
    +关注

    关注

    128

    文章

    9142

    浏览量

    147896
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    CoWoS平台微通道芯片封装液冷技术的演进路线

    在先进封装技术,特别是CoWoS(Chip on Wafer on Substrate)平台上的微通道
    的头像 发表于 11-10 16:21 1870次阅读
    <b class='flag-5'>台</b><b class='flag-5'>积</b><b class='flag-5'>电</b>CoWoS平台微通道<b class='flag-5'>芯片</b><b class='flag-5'>封装</b>液冷<b class='flag-5'>技术</b>的演进路线

    为方,整合推出最先进CoPoS半导体封装

    成熟技术基础上的创新升级。长期以来,CoWoS作为的主力封装技术,凭借在高性能计算
    的头像 发表于 09-07 01:04 4012次阅读

    从InFO-MS到InFO_SoW的先进封装技术

    在先进封装技术向超大型、系统集成深化演进的过程中,InFO 系列(InFO-MS、InFO-3DMS)与 CoWoS-L、InFO_
    的头像 发表于 08-25 11:25 827次阅读
    从InFO-MS到InFO_<b class='flag-5'>SoW</b>的先进<b class='flag-5'>封装</b><b class='flag-5'>技术</b>

    什么是扇出封装技术

    扇出封装(FO-WLP)通过环氧树脂模塑料(EMC)扩展芯片有效面积,突破了扇入型
    的头像 发表于 06-05 16:25 1959次阅读
    什么是<b class='flag-5'>晶</b><b class='flag-5'>圆</b><b class='flag-5'>级</b>扇出<b class='flag-5'>封装</b><b class='flag-5'>技术</b>

    什么是扇入封装技术

    在微电子行业飞速发展的背景下,封装技术已成为连接芯片创新与系统应用的核心纽带。其核心价值不仅体现于物理防护与电气/光学互联等基础功能,更在于应对多元化市场需求的适应性突破,本文着力介绍
    的头像 发表于 06-03 18:22 934次阅读
    什么是<b class='flag-5'>晶</b><b class='flag-5'>圆</b><b class='flag-5'>级</b>扇入<b class='flag-5'>封装</b><b class='flag-5'>技术</b>

    扇出型封装技术的工艺流程

    常规IC封装需经过将与IC封装基板焊接,再将IC基板焊接至普通PCB的复杂过程。与之不同,WLP基于IC
    的头像 发表于 05-14 11:08 2216次阅读
    扇出型<b class='flag-5'>晶</b><b class='flag-5'>圆</b><b class='flag-5'>级</b><b class='flag-5'>封装</b><b class='flag-5'>技术</b>的工艺流程

    封装工艺中的封装技术

    我们看下一个先进封装的关键概念——封装(Wafer Level Package,WLP)。
    的头像 发表于 05-14 10:32 1441次阅读
    <b class='flag-5'>封装</b>工艺中的<b class='flag-5'>晶</b><b class='flag-5'>圆</b><b class='flag-5'>级</b><b class='flag-5'>封装</b><b class='flag-5'>技术</b>

    封装技术的概念和优劣势

    封装(WLP),也称为封装,是一种直接在
    的头像 发表于 05-08 15:09 1696次阅读
    <b class='flag-5'>晶</b><b class='flag-5'>圆</b><b class='flag-5'>级</b><b class='flag-5'>封装</b><b class='flag-5'>技术</b>的概念和优劣势

    签约顶级封装厂,普莱信巨量转移技术掀起封装和板封装技术革命

    封装领域的一次技术革命。普莱信同时在和某全球最领先的封装厂,某全球领先的功率器件公司就XBonder Pro在
    的头像 发表于 03-04 11:28 1109次阅读
    签约顶级<b class='flag-5'>封装</b>厂,普莱信巨量转移<b class='flag-5'>技术</b>掀起<b class='flag-5'>晶</b><b class='flag-5'>圆</b><b class='flag-5'>级</b><b class='flag-5'>封装</b>和板<b class='flag-5'>级</b><b class='flag-5'>封装</b>的<b class='flag-5'>技术</b>革命

    深入探索:封装Bump工艺的关键点

    实现芯片与外部电路电气连接的关键结构。本文将深入解析封装Bump工艺的关键点,探讨其技术
    的头像 发表于 03-04 10:52 4455次阅读
    深入探索:<b class='flag-5'>晶</b><b class='flag-5'>圆</b><b class='flag-5'>级</b><b class='flag-5'>封装</b>Bump工艺的关键点

    斥资171亿美元升级技术封装产能

    领域。首先,将投入资金用于安装和升级先进技术的产能,以确保其技术路线图顺利推进,满足市场对高性能
    的头像 发表于 02-13 10:45 824次阅读

    超大版CoWoS封装技术:重塑高性能计算与AI芯片架构

    一、技术前沿探索:从微小到宏大的CoWoS封装技术演进 在半导体技术的浩瀚星空中,每一次技术的革新都如同星辰般璀璨夺目。去年
    的头像 发表于 01-17 12:23 1771次阅读

    封装技术详解:五大工艺铸就辉煌!

    随着半导体技术的飞速发展,封装(Wafer Level Packaging, WLP)作为一种先进的
    的头像 发表于 01-07 11:21 2920次阅读
    <b class='flag-5'>晶</b><b class='flag-5'>圆</b><b class='flag-5'>级</b><b class='flag-5'>封装</b><b class='flag-5'>技术</b>详解:五大工艺铸就辉煌!

    消息称完成CPO与先进封装技术整合,预计明年有望送样

    计算(HPC)或ASIC等AI芯片整合。 值得注意的是,由于CPO模组当中封装程序相当复杂及良率仍偏低,未来CPO当中的部分OE(光学引擎)封装订单亦有可能从
    的头像 发表于 12-31 11:15 881次阅读

    什么是微凸点封装

    微凸点封装,更常见的表述是微凸点技术
    的头像 发表于 12-11 13:21 1343次阅读