12月20日,第七届全国光子和集成电路“创业之芯”大赛总决赛在浙江丽水经开区隆重举行。本届活动旨在借助大赛汇聚产学研用优质资源,推动半导体产业高质量发展,提升区域集成电路产业的创新能力和竞争力,为城市发展注入新动能。
2025-12-30 15:39:03
290 Molex推出了Temp-Flex TwinMax耐高温低损耗双轴电缆是一种具有多阻抗,范围的平衡传输线缆,适用于连接数据中心和电信设备中的10、12和28 Gbps速率电路
2025-12-25 13:46:31
在HFSS仿真铌酸锂电光调制器T型电极时,尽管电极设为了完美电导体,介质的介质损耗角正切设为0,dB(S21)仍然有比较大的损耗,导致用ABCD矩阵计算时损耗较大,这是什么原因引起的,如何解决?
2025-12-16 14:36:49
村田LQW15AN系列电感通过 高Q值、低直流电阻(Rdc)、小尺寸封装及高频稳定性 等特性,成为高频射频电路中实现低损耗的核心解决方案,其技术优势与应用场景高度契合5G通信、Wi-Fi 6
2025-12-04 16:10:27
470 
(Terabit)以太网等技术的普及,数据中心必须采用先进的解决方案,以确保高带宽、低延迟,并最大程度地减少信号衰减。低损耗光纤连接已成为满足这些性能需求的关键技术,在 AI 驱动的环境中提供了显著的优势。 接下来,小编将对 AI 数据中心中的低损耗光纤连接进行简要探
2025-11-25 10:24:15
109 信维低损耗MLCC电容在提升电路效率方面表现优异,其核心优势体现在 低损耗特性、高频响应能力、小型化设计、高可靠性 以及 广泛的应用适配性 ,具体分析如下: 一、低损耗特性直接提升电路效率 低介质
2025-11-24 16:30:00
632 村田电容在高频电路中通过材料创新、结构优化与系列化设计,成为低损耗解决方案的核心选择,其优势体现在高频性能、低损耗特性、温度稳定性及定制化方案四个维度。 一、高频性能:突破GHz级信号传输瓶颈 村田
2025-10-30 16:52:30
563 在超高纯度晶圆制造过程中,尽管晶圆本身需达到11个9(99.999999999%)以上的纯度标准以维持基础半导体特性,但为实现集成电路的功能化构建,必须通过掺杂工艺在硅衬底表面局部引入特定杂质。
2025-10-29 14:21:31
622 
在功率半导体封装领域,晶圆级芯片规模封装技术正引领着分立功率器件向更高集成度、更低损耗及更优热性能方向演进。
2025-10-21 17:24:13
3874 
一、引言
随着半导体技术向小型化、高性能化发展,3D 集成封装技术凭借其能有效提高芯片集成度、缩短信号传输距离等优势,成为行业发展的重要方向 。玻璃晶圆因其良好的光学透明性、化学稳定性及机械强度
2025-10-14 15:24:56
316 
以下,晶圆表面需达到亚纳米级的平整度(如RMS 微观结构区域的均匀去除:在三维集成电路(如FinFET晶体管或3D NAND闪存)中,不同材料的交叠区域存在物理特性差异,如何实现全局与局部同步平坦化成为关键难题。例如,多层金属互连层间的
2025-10-13 10:37:52
470 、切片、抛光等工序制成,未经任何使用历史。其原材料通常来自二氧化硅矿石提炼的高纯硅料,经过严格控温的长晶过程形成圆柱形单晶硅棒,再切割成薄片后成为集成电路制造的基础
2025-09-23 11:14:55
774 
对需要高精度、高频段、远距离传输的场景来说,SMA 低损耗款不是 “可选项”,而是 “必选项”—— 普通款的损耗看似不大,但叠加后会严重影响系统性能,而低损耗款通过材质、结构、工艺的优化,能最大限度 “守住” 信号能量,提升系统效率、降低成本。
2025-09-19 10:10:00
1754 
据中心领域的快速发展,对高速数据处理与传输提出了更高要求。为满足 这些需求,器件封装技术的发展聚焦于实现小型化、高效率和高性能,而光子集成芯片封装 正是满足这些需求的理想方案。本文综述了光子集成芯片封装在元件级、芯片级和
2025-09-18 11:10:56
887 
翻译自 Lee Carroll在 2016年发表的文章 摘要 晶圆厂提供的光子集成电路PIC的多项目晶圆(MPW)服务,使得研究人员和中小型企业(SMEs)能够低成本完成硅光子芯片的设计和制造。尽管
2025-08-28 10:11:17
1063 
简单来说,Die(发音为/daɪ/,中文常称为裸片、裸晶、晶粒或晶片)是指从一整片圆形硅晶圆(Wafer)上,通过精密切割(Dicing)工艺分离下来的、单个含有完整集成电路(IC)功能的小方块。
2025-08-21 10:46:54
3216 在半导体制造的精密世界里,每一个微小的改进都可能引发效率的飞跃。今天,美能光子湾科技将带您一探晶圆背面磨削工艺中的关键技术——总厚度变化(TTV)控制的奥秘。随着三维集成电路3DIC制造技术
2025-08-05 17:55:08
3372 
电子发烧友网为你提供()低损耗双向功率分配器/合路器 2.2–2.8 GHz相关产品参数、数据手册,更有低损耗双向功率分配器/合路器 2.2–2.8 GHz的引脚图、接线图、封装手册、中文资料、英文
2025-07-30 18:34:36

晶圆清洗机中的晶圆夹持是确保晶圆在清洗过程中保持稳定、避免污染或损伤的关键环节。以下是晶圆夹持的设计原理、技术要点及实现方式: 1. 夹持方式分类 根据晶圆尺寸(如2英寸到12英寸)和工艺需求,夹持
2025-07-23 14:25:43
929 不同晶圆尺寸的清洗工艺存在显著差异,主要源于其表面积、厚度、机械强度、污染特性及应用场景的不同。以下是针对不同晶圆尺寸(如2英寸、4英寸、6英寸、8英寸、12英寸等)的清洗区别及关键要点:一、晶圆
2025-07-22 16:51:19
1332 
在集成电路生产过程中,晶圆背面二氧化硅边缘腐蚀现象是一个常见但复杂的问题。每个环节都有可能成为晶圆背面二氧化硅边缘腐蚀的诱因,因此需要在生产中严格控制每个工艺参数,尤其是对边缘区域的处理,以减少这种现象的发生。
2025-07-09 09:43:08
761 On Wafer WLS无线晶圆测温系统通过自主研发的核心技术将传感器嵌入晶圆集成,实时监控和记录晶圆在制程过程中的温度变化数据,为半导体制造过程提供一种高效可靠的方式来监测和优化关键
2025-06-27 10:37:30
并购重组审核委员会审议通过,后续尚需取得中国证监会同意注册的决定后方可实施。 芯联集成是全球领先的集成电路晶圆代工企业之一,根据ChipInsights发布的《2024年全球专属晶圆代工排行榜》,芯联集成跻身2024年全球专属晶圆代工榜单前十,中
2025-06-25 18:11:40
1062 
WD4000晶圆厚度测量设备兼容不同材质不同粗糙度、可测量大翘曲wafer、测量晶圆双面数据更准确。它通过非接触测量,将晶圆的三维形貌进行重建,强大的测量分析软件稳定计算晶圆厚度,TTV,BOW
2025-06-18 15:40:06
高反射率的物体表面,从纳米到微米级别工件的厚度、粗糙度、平整度、微观几何轮廓、曲率等,实现砷化镓、氮化镓、磷化镓、锗、磷化铟、铌酸锂、蓝宝石、硅、碳化硅、玻璃不同
2025-06-16 15:08:07
摘要:本文探讨晶圆边缘 TTV 测量在半导体制造中的重要意义,分析其对芯片制造工艺、器件性能和生产良品率的影响,同时研究测量方法、测量设备精度等因素对测量结果的作用,为提升半导体制造质量提供理论依据
2025-06-14 09:42:58
552 
电子发烧友网综合报道 近日消息,上海交大无锡光子芯片研究院(CHIPX)取得重大进展,其在国内首个光子芯片中试线成功下线首片6英寸薄膜铌酸锂光子芯片晶圆,并同步实现了超低损耗、超高带宽的高性能薄膜铌
2025-06-13 01:02:00
4852 的 Ari Novack 和 Matthew Streshinsky 创立。 Enosemi 专注于光子集成电路(PIC)研发 ,而且仅仅有
2025-06-04 16:38:27
1152 贴膜是指将一片经过减薄处理的晶圆(Wafer)固定在一层特殊的胶膜上,这层膜通常为蓝色,业内常称为“ 蓝膜 ”。贴膜的目的是为后续的晶圆切割(划片)工艺做准备。
2025-06-03 18:20:59
1180 
反应表面形貌的参数。可实现砷化镓、氮化镓、磷化镓、锗、磷化铟、铌酸锂、蓝宝石、硅、碳化硅、玻璃不同材质晶圆的量测。兼容不同材质不同粗糙度、可测量大翘曲wafer、
2025-05-30 11:03:11
晶圆是半导体制造的核心基材,所有集成电路(IC)均构建于晶圆之上,其质量直接决定芯片性能、功耗和可靠性,是摩尔定律持续推进的物质基础。其中晶圆的厚度(THK)、翘曲度(Warp) 和弯曲度(Bow
2025-05-28 16:12:46
关键词:键合晶圆;TTV 质量;晶圆预处理;键合工艺;检测机制 一、引言 在半导体制造领域,键合晶圆技术广泛应用于三维集成、传感器制造等领域。然而,键合过程中诸多因素会导致晶圆总厚度偏差(TTV
2025-05-26 09:24:36
854 
摘要:本文针对湿法腐蚀工艺后晶圆总厚度偏差(TTV)的管控问题,探讨从工艺参数优化、设备改进及检测反馈机制完善等方面入手,提出一系列优化方法,以有效降低湿法腐蚀后晶圆 TTV,提升晶圆制造质量
2025-05-22 10:05:57
511 
摘要:本文聚焦于降低晶圆 TTV(总厚度偏差)的磨片加工方法,通过对磨片设备、工艺参数的优化以及研磨抛光流程的改进,有效控制晶圆 TTV 值,提升晶圆质量,为半导体制造提供实用技术参考。 关键词:晶
2025-05-20 17:51:39
1028 
前言在半导体制造的前段制程中,晶圆需要具备足够的厚度,以确保其在流片过程中的结构稳定性。尽管芯片功能层的制备仅涉及晶圆表面几微米范围,但完整厚度的晶圆更有利于保障复杂工艺的顺利进行,直至芯片前制程
2025-05-16 16:58:44
1110 
在半导体制造流程中,晶圆在前端工艺阶段需保持一定厚度,以确保其在流片过程中的结构稳定性,避免弯曲变形,并为芯片制造工艺提供操作便利。不同规格晶圆的原始厚度存在差异:4英寸晶圆厚度约为520微米,6
2025-05-09 13:55:51
1976 在半导体制造流程中,晶圆拣选测试(Wafer Sort)堪称芯片从“原材料”到“成品”的关键质控节点。作为集成电路制造中承上启下的核心环节,其通过精密的电学测试,为每一颗芯片颁发“质量合格证”,同时为工艺优化提供数据支撑。
2025-04-30 15:48:27
5746 
的功率驱动部分。前级控制电路容易实现集成,通常是模拟数字混合集成电路。对于小功率系统,末级驱动电路也已集成化,称之为功率集成电路。功率集成电路可以将高电压、大电流、大功率的多个半导体开关器件集成在同一个
2025-04-24 21:30:16
本书共13章。第1章绪论,介绍国内外电机控制专用集成电路发展情况,电机控制和运动控制、智能功率集成电路概况,典型闭环控制系统可以集成的部分和要求。第2~7章,分别叙述直流电动机、无刷直流电动机、步进
2025-04-22 17:02:31
资料介绍本文系《中国集成电路大全》的接口集成电路分册,是国内第一次比较系统地介绍国产接口集成电路的系列、品种、特性和应用方而知识的书籍。全书共有总表、正文和附录三部分内容。总表部分列有国产接口
2025-04-21 16:33:37
ME-Pro是概伦电子自主研发的用于联动集成电路工艺与设计的创新性验证评估平台,为集成电路设计、CAD、工艺开发、SPICE模型和PDK专业从业人员提供了一个共用平台。
2025-04-16 09:34:33
1687 
本文介绍了半导体集成电路制造中的晶圆制备、晶圆制造和晶圆测试三个关键环节。
2025-04-15 17:14:37
2159 
光库科技96 GBaud和130 GBaud薄膜铌酸锂(TFLN)相干驱动调制器(CDM)产品现已实现面向全球头部客户批量出货。
2025-03-27 13:43:28
937 光库科技自主研发的AM70超高速薄膜铌酸锂(TFLN)调制器正式进入规模量产阶段,并开始向全球客户批量交付。
2025-03-25 10:09:35
1252 30KPA168A单向二极管:高耐压,低损耗,性能卓越
2025-03-15 14:19:52
17238 
半导体芯片集成电路(IC)工艺是现代电子技术的核心,涉及从硅材料到复杂电路制造的多个精密步骤。以下是关键工艺的概述:1.晶圆制备材料:高纯度单晶硅(纯度达99.9999999%),通过直拉法
2025-03-14 07:20:00
1443 
本文介绍了集成电路和光子集成技术的发展历程,并详细介绍了铌酸锂光子集成技术和硅和铌酸锂复合薄膜技术。
2025-03-12 15:21:24
1689 
圆不仅是芯片制造的基础材料,更是连接设计与现实的桥梁。在这张画布上,光刻、刻蚀、沉积等工艺如同精妙的画笔,将虚拟的电路图案转化为现实的功能芯片。 晶圆:从砂砾到硅片 晶圆的起点是普通的砂砾,其主要成分是二氧化硅(SiO₂
2025-03-10 17:04:25
1544 随着半导体技术的飞速发展,晶圆级封装(WLP)作为先进封装技术的重要组成部分,正逐渐成为集成电路封装的主流趋势。在晶圆级封装过程中,Bump工艺扮演着至关重要的角色。Bump,即凸块,是晶圆级封装中
2025-03-04 10:52:57
4980 
硅作为半导体材料在集成电路应用中的核心地位无可争议,然而,随着科技的进步和器件特征尺寸的不断缩小,硅集成电路技术正面临着一系列挑战,本文分述如下:1.硅集成电路的优势与地位;2.硅材料对CPU性能的影响;3.硅材料的技术革新。
2025-03-03 09:21:49
1385 
CSBA系列通过采用低损耗金属磁粉芯材料和优化的线圈结构,进一步降低磁芯损耗和电阻损耗,从而提升氮化镓电源的整体效率。例如,在数据中心服务器电源中,低损耗电感可减少能源浪费,符合绿色节能的发展趋势。
2025-02-20 10:50:17
1010 
集成电路为什么要封胶?汉思新材料:集成电路为什么要封胶集成电路封胶的主要原因在于提供多重保护和增强性能,具体来说包括以下几个方面:防止环境因素损害:集成电路在工作过程中可能会受到静电、湿气、灰尘等
2025-02-14 10:28:36
957 
一、集成电路的引脚识别 集成电路是在同一块半导体材料上,利用各种不同的加工方法同时制作出许多极其微小的电阻、电容及晶体管等电路元器件,并将它们相互连接起来,使之具有特定功能的电路。半导体集成电路
2025-02-11 14:21:22
1903 在半导体制造的复杂流程中,晶圆历经前道工序完成芯片制备后,划片工艺成为将芯片从晶圆上分离的关键环节,为后续封装奠定基础。由于不同厚度的晶圆具有各异的物理特性,因此需匹配不同的切割工艺,以确保切割效果与芯片质量。
2025-02-07 09:41:00
3050 
据新华社报道,日前,自南开大学获悉,南开大学携手香港城市大学,成功研制出薄膜铌酸锂光子毫米波雷达芯片,在毫米波雷达领域取得重大突破。这一创新成果,为未来6G通信、智能驾驶、精准感知等前沿领域
2025-02-06 09:42:57
665 
在当今数字化的时代,电子技术改变着我们的生活方式。而集成电路,作为电子技术的核心驱动力,更是发挥着至关重要的作用。 集成电路,简称 IC,是将大量的晶体管、电阻、电容等电子元件以及它们之间的连线
2025-02-05 11:06:00
646 在半导体制造领域,晶圆作为芯片的基础母材,其质量把控的关键环节之一便是对 BOW(弯曲度)的精确测量。而在测量过程中,特氟龙夹具的晶圆夹持方式与传统的真空吸附方式有着截然不同的特性,这些差异深刻影响
2025-01-21 09:36:24
520 
来源:Yole Group 光子集成电路正在通过实现更快的数据传输、推进量子计算技术、以及变革医疗行业来彻底改变多个领域。在材料和制造工艺的创新驱动下,光子集成电路有望重新定义光学技术的能力,并在
2025-01-13 15:23:03
1082 在半导体制造领域,晶圆的加工精度和质量控制至关重要,其中对晶圆 BOW(弯曲度)和 WARP(翘曲度)的精确测量更是关键环节。不同的吸附方案被应用于晶圆测量过程中,而晶圆的环吸方案因其独特
2025-01-09 17:00:10
639 
晶圆是集成电路、功率器件及半导体分立器件的核心原材料,超过90%的集成电路均在高纯度、高品质的晶圆上制造而成。晶圆的质量及其产业链供应能力,直接关乎集成电路的整体性能和竞争力。今天我们将详细介绍
2025-01-09 09:59:26
2100 
。在此之前,皖芯集成的注册资本仅为5000.01万元。 本次增资完成后,晶合集成持有皖芯集成的股权比例变更为43.75%,仍为第一大股东。 据TrendForce公布的24Q1全球晶圆代工厂商营收排名,晶合集成位居全球前九,是中国大陆本土第三的晶圆代工厂商。
2025-01-07 17:33:09
778 
随着半导体技术的飞速发展,晶圆级封装(Wafer Level Packaging, WLP)作为一种先进的封装技术,正逐渐在集成电路封装领域占据主导地位。晶圆级封装技术以其高密度、高可靠性、小尺寸
2025-01-07 11:21:59
3190 
评论