MAX195:16位、85ksps ADC的技术解析与应用指南
在电子设计领域,模拟 - 数字转换器(ADC)是连接现实世界模拟信号与数字系统的关键桥梁。MAX195作为一款16位、85ksps的ADC,凭借其高速、高精度、低功耗等特性,在众多应用场景中展现出卓越的性能。本文将深入剖析MAX195的技术细节、应用要点以及设计注意事项,为电子工程师们提供全面的参考。
文件下载:MAX195.pdf
一、MAX195概述
MAX195是一款16位逐次逼近型ADC,它集高速、高精度、低功耗于一身,还具备10µA的关断模式。内部校准电路可校正线性和失调误差,确保在整个工作温度范围内无需外部调整即可保持全额定性能。其电容 - DAC架构提供了固有的85ksps跟踪/保持功能。
1. 主要特性
- 高精度:16位分辨率,无丢失码,具有90dB的SINAD(信噪失真比)。
- 高速转换:转换时间仅9.4µs,采样率可达85ksps。
- 低功耗:关断模式下电流低至10µA(最大)。
- 灵活的输入范围:支持单极性(0V至VREF)和双极性(-VREF至VREF)输入范围,可通过引脚选择。
- 串行数据输出:三态串行数据输出,方便与微处理器连接。
- 多种封装形式:提供16引脚DIP、宽SO和陶瓷侧焊封装。
2. 应用领域
MAX195广泛应用于便携式仪器、音频、工业控制、机器人、多传感器测量、医疗信号采集、振动分析和数字信号处理等领域。
二、技术参数详解
1. 电气特性
- 精度指标:分辨率为16位,不同型号的差分非线性(DNL)和积分非线性(INL)有所差异,如MAX195A的DNL为±1 LSB,INL为±0.003 %FSR。
- 输入特性:输入范围可选择单极性或双极性,输入电容在单极性模式下为250pF,双极性模式下为125pF。
- 动态性能:在85kHz采样率下,SINAD典型值为90dB,总谐波失真(THD)在TA = +25°C时为 - 97dB。
- 电源要求:模拟和数字电源分开,VDDD和VDDA为 +5V,VSSD和VSSA为 -5V,不同电源的电流消耗在不同条件下有所不同。
2. 时序特性
MAX195的时序特性对于正确的转换和数据读取至关重要。例如,CONV脉冲宽度、CONV到CLK的同步时间、数据访问时间等都有明确的要求。在设计时,需要确保时钟信号的频率、占空比等满足规格要求,以保证ADC的正常工作。
三、工作原理与内部结构
1. 转换原理
MAX195采用逐次逼近寄存器(SAR)将模拟输入转换为16位数字代码,并以串行数据流的形式输出。在转换过程中,电容 - DAC架构起到关键作用。在单极性模式下,输入采集时电容阵列的公共端连接到AGND,自由端连接到输入信号。采集完成后,公共端与AGND断开,自由端与输入信号断开,将与输入电压成比例的电荷存储在电容阵列上。通过比较器依次确定每个数据位,直到所有位都被确定。
2. 校准机制
为了保证16位的性能,MAX195采用了校准机制。由于实际电容值存在一定的误差,通过校准DAC对主DAC的输出进行补偿。校准过程在上电时自动进行,也可以通过拉低RESET引脚来启动。校准需要约14,000个时钟周期,在最高时钟速度(1.7MHz)下约为8.2ms。
四、数字接口与数据读取
1. 数字接口引脚
数字接口引脚包括BP/UP/SHDN、CLK、SCLK、EOC、CS、CONV和RESET。BP/UP/SHDN用于选择输入范围或进入关断模式;CLK是转换时钟输入;SCLK用于在转换之间移出数据;EOC表示转换结束;CS用于使能串行接口和三态数据输出;CONV用于启动转换;RESET用于复位和启动校准。
2. 数据读取方式
有两种数据读取方式:
- 转换过程中读取:在转换过程中,将CS拉低,以CLK时钟速率读取数据位。这种方式可以实现最大的转换吞吐量,因为新的转换可以在输入采集期结束后立即开始。
- 转换之间读取:在转换结束后,将CS拉低,并以最高5MHz的SCLK速率读取数据。这种方式可以通过计数CLK周期、轮询EOC或产生EOC下降沿中断来确定转换是否完成。
五、应用设计要点
1. 参考电压选择
MAX195的参考电压范围为0V至VDDA。选择参考电压时,需要考虑等效输入噪声和内部保护二极管的影响。为了实现额定性能,参考电压源应具有低阻抗,通常通过运算放大器缓冲并使用大电容(1µF至47µF)和0.1µF陶瓷电容旁路。
2. 输入保护
REF和AIN信号不应超过MAX195的电源轨,可使用二极管钳位信号到电源轨,并使用10Ω限流电阻。正确放置旁路电容和限流电阻,避免形成RC低通滤波器导致线性误差。
3. 模拟输入处理
MAX195的电容 - DAC提供了固有的跟踪/保持功能。输入阻抗在单极性模式下为30Ω串联250pF,双极性模式下为50Ω串联125pF。大多数应用需要输入缓冲放大器,输入信号多路复用器应在转换开始附近切换,以确保输入缓冲放大器有足够的时间响应。
4. 数字噪声处理
数字噪声容易耦合到AIN和REF,可通过旁路AIN到AGND、使用具有宽带宽的放大器缓冲输入或两者结合来降低噪声。MAX195的校准机制可以消除同步噪声引起的偏移,但时钟信号的形状或相对时序变化时,可能需要重新校准。
5. 失真控制
为避免动态性能下降,应选择失真远小于MAX195 THD( - 97dB)的放大器。如果放大器的共模抑制不足,可使用反相配置消除误差。使用低温度系数的增益设置电阻和具有足够环路增益的放大器电路可以减少线性误差。
6. DC精度保障
如果DC精度很重要,应选择偏移远小于MAX195最大偏移的缓冲器,或者选择可以在所需温度范围内保持良好稳定性的可调节偏移缓冲器。
六、操作模式与接口
1. 模式1:同步转换和数据传输
在这种模式下,SCLK接地,CLK既作为转换时钟又作为串行数据时钟。数据在转换过程中逐位读取,EOC信号可用于监控校准和转换状态。使用SPI/QSPI接口时,需要根据时钟极性(CPOL)和相位(CPHA)设置合适的时钟速率。
2. 模式2:异步数据传输
该模式使用转换时钟(CLK)和串行时钟(SCLK),串行数据在转换之间移出。通过OR门同步“启动”信号到异步CLK,处理器需要监控EOC以确定校准和转换是否完成。SCLK - DOUT有效时间(tSD)对串行接口有一定限制,需要根据数据速率选择合适的时钟边沿进行数据读取。
七、电源、布局和接地
1. 电源要求
为了获得最佳系统性能,应使用具有独立模拟和数字接地平面的印刷电路板。模拟和数字电源应在低阻抗电源源和MAX195处连接在一起,若来自同一源,可使用10Ω电阻隔离数字电源和模拟电源。电源的施加顺序有一定要求,且电源应在MAX195的上电延迟(最小500ns)内稳定,否则需要重新校准。
2. 布局和接地
布局时应尽量将数字和模拟信号线分开,避免平行布线,交叉时应成直角。ADC的高速比较器对VDDA和VSSA电源上的高频噪声敏感,应使用0.1µF和1µF或10µF低ESR电容旁路这些电源到模拟接地平面,并保持电容引脚短以获得最佳电源噪声抑制。
八、关断模式
MAX195可以通过拉低BP/UP/SHDN引脚进入关断模式,降低功耗。关断后,若时间较短且电源电压和环境温度未发生显著变化,则无需进行复位(校准)。转换器“唤醒”并稳定所需的时间取决于可接受的额外误差,例如,对于0.5LSB额外误差,3.2µs的稳定时间足够,对于小于0.1LSB误差,则需要50µs。
九、动态性能分析
1. 信号 - 噪声比和有效位数
信号 - 噪声比(SNR)是衡量ADC性能的重要指标,MAX195的SINAD典型值为90dB。通过公式 (N=(SNR - 1.76) / 6.02) 可以计算出有效位数。当采样率低于MAX195的最大85ksps时,可以通过过采样和平均来提高噪声性能。
2. 总谐波失真
总谐波失真(THD)是指输入纯正弦波时,ADC输出中谐波成分与基波成分的比值。MAX195的THD主要由AIN采样开关的导通电阻变化和DAC电容的变化引起,在中等高频下会产生显著失真。
3. 无杂散动态范围
无杂散动态范围是指基波RMS幅度与下一个最大频谱分量幅度的比值,通常在输入频率的某个谐波处出现峰值。
4. 传输函数
MAX195在单极性模式下输出数据为二进制格式,在双极性模式下为偏移二进制格式。
十、总结
MAX195作为一款高性能的16位ADC,在精度、速度和功耗方面表现出色。电子工程师在设计应用时,需要充分考虑其电气特性、时序要求、接口模式、电源布局等因素,以确保ADC的正常工作和系统性能的优化。同时,合理选择参考电压、处理输入信号、控制噪声和失真等,能够进一步提升系统的整体性能。通过对MAX195的深入了解和正确应用,工程师们可以在各种领域实现高质量的模拟 - 数字转换。
你在使用MAX195的过程中遇到过哪些问题?或者对其性能有什么独特的见解?欢迎在评论区分享你的经验和想法。
-
adc
+关注
关注
100文章
7942浏览量
556859 -
MAX195
+关注
关注
0文章
3浏览量
7917
发布评论请先 登录
MAX195:16位、85ksps ADC的技术解析与应用指南
评论