0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

‌CDC391 时钟驱动器技术文档总结

科技绿洲 2025-09-24 14:04 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

CDC391 包含一个时钟驱动器电路,该电路分配一个 输入信号到六个输出,时钟分配的偏差最小。 通过使用极性控制 (T/C) 输入,各种 可以获得真实输出和互补输出的组合。这 output-enable 输入为 用于将输出禁用到高阻抗状态。

CDC391 的工作温度范围为 -40°C 至 85°C。
*附件:cdc391.pdf

特性

  • 低输出偏斜,适用于时钟分配和时钟生成应用
  • TTL 兼容输入和输出
  • 将一个时钟输入分配到六个时钟输出
  • 极性控制选择真输出或互补输出
  • 分布式VCCGND 引脚可降低开关噪声
  • 高驱动输出 (-48mA I , 48毫安 I )
  • 最先进的 EPIC-IIB^TM的^BiCMOS设计显著降低功耗
  • 采用塑料小外形封装

参数

image.png

1. 产品概述

CDC391是德州仪器(TI)推出的 ‌1输入转6输出‌ 低偏移时钟驱动器,支持极性选择和3态输出功能。核心特性包括:

  • 信号分配‌:单路时钟输入(A)驱动6路输出(Y1-Y4, 3Y, 4Y),高驱动能力(‌**±48mA**‌)。
  • 极性控制‌:通过 ‌T/C引脚‌ 选择输出同相(True)或反相(Complementary)信号。
  • 输出使能‌:‌OE引脚‌ 可禁用输出至高阻态(3态控制)。
  • 低偏移设计‌:输出间最大偏移(tsk(o))仅 ‌0.5ns‌。
  • 工作温度‌:‌**-40°C至85°C**‌(工业级)。
  • 封装‌:16引脚SOIC(D),符合RoHS标准。

2. 电气参数

参数条件最小值典型值最大值单位
‌**供电电压(VCC)**‌-4.7555.25V
‌**高电平输出电流(IOH)**‌VCC=4.75V-48--mA
‌**传播延迟(tPLH/tPHL)**‌CL=50pF, VCC=5V1.5-5ns
‌**输入电容(Ci)**‌VI=2.5V或0.5V-3-pF

3. 绝对最大额定值

  • 电压范围‌:输入/输出电压 ‌**-0.5V至7V ‌,电源电压 ‌ -0.5V至7V**‌。
  • 功耗限制‌:SOIC封装最大功耗 ‌0.77W‌(55°C静止空气)。
  • 存储温度‌:‌**-65°C至150°C**‌。

4. 应用设计注意事项

  • 布局建议‌:
    • 输入信号过渡时间需 ‌**≤2.5ns**‌,避免振铃。
    • 未使用的输入引脚需固定为高/低电平。
  • 热管理‌:确保结温≤150°C。
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 电路
    +关注

    关注

    173

    文章

    6064

    浏览量

    177510
  • BiCMOS
    +关注

    关注

    0

    文章

    124

    浏览量

    20553
  • 输入信号
    +关注

    关注

    0

    文章

    558

    浏览量

    13108
  • 时钟驱动器
    +关注

    关注

    0

    文章

    96

    浏览量

    14346
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    CDC328A1时钟驱动器数据表

    电子发烧友网站提供《CDC328A1时钟驱动器数据表.pdf》资料免费下载
    发表于 08-21 10:33 0次下载
    <b class='flag-5'>CDC</b>328A1<b class='flag-5'>时钟驱动器</b>数据表

    CDC391时钟驱动器数据表

    电子发烧友网站提供《CDC391时钟驱动器数据表.pdf》资料免费下载
    发表于 08-22 11:53 0次下载
    <b class='flag-5'>CDC391</b><b class='flag-5'>时钟驱动器</b>数据表

    CDC2509B时钟驱动器数据表

    电子发烧友网站提供《CDC2509B时钟驱动器数据表.pdf》资料免费下载
    发表于 08-22 11:49 0次下载
    <b class='flag-5'>CDC</b>2509B<b class='flag-5'>时钟驱动器</b>数据表

    CDC516: 3.3V锁相LOOP时钟驱动器数据表

    电子发烧友网站提供《CDC516: 3.3V锁相LOOP时钟驱动器数据表.pdf》资料免费下载
    发表于 08-22 10:38 0次下载
    <b class='flag-5'>CDC</b>516: 3.3V锁相LOOP<b class='flag-5'>时钟驱动器</b>数据表

    CDC203反相/时钟驱动器数据表

    电子发烧友网站提供《CDC203反相/时钟驱动器数据表.pdf》资料免费下载
    发表于 08-23 11:14 0次下载
    <b class='flag-5'>CDC</b>203反相<b class='flag-5'>器</b>/<b class='flag-5'>时钟驱动器</b>数据表

    CDC2351-Q1 1:10时钟驱动器技术文档总结

    CDC2351是一种高性能时钟驱动器电路,可将一个输入 (A) 分配到十个输出 (Y),时钟分配的偏斜最小。输出使能 (OE\) 输入将输出禁用为高阻抗状态。每个输出都有一个内部串联阻尼电阻,以提高负载的信号完整性。该
    的头像 发表于 09-22 15:54 661次阅读
    ‌<b class='flag-5'>CDC</b>2351-Q1 1:10<b class='flag-5'>时钟驱动器</b><b class='flag-5'>技术</b><b class='flag-5'>文档</b><b class='flag-5'>总结</b>

    CDC509 3.3V相位锁定环时钟驱动器技术文档总结

    CDC509 是一款高性能、低偏斜、低抖动、锁相环 (PLL) 时钟驱动器。它使用 PLL 在频率和相位上将反馈 (FBOUT) 输出精确对齐到时钟 (CLK) 输入信号。它专为与同步 DRAM 一起使用而设计。
    的头像 发表于 09-23 10:09 722次阅读
    ‌<b class='flag-5'>CDC</b>509 3.3V相位锁定环<b class='flag-5'>时钟驱动器</b><b class='flag-5'>技术</b><b class='flag-5'>文档</b><b class='flag-5'>总结</b>

    CDC516 3.3V相位锁定环时钟驱动器技术文档总结

    CDC516 是一款高性能、低偏斜、低抖动、锁相环时钟驱动器。它使用锁相环 (PLL) 将反馈输出 (FBOUT) 与时钟 (CLK) 输入信号在频率和相位上精确对齐。它专为与同步 DRAM 一起使用而设计。
    的头像 发表于 09-23 10:15 670次阅读
    ‌<b class='flag-5'>CDC</b>516 3.3V相位锁定环<b class='flag-5'>时钟驱动器</b><b class='flag-5'>技术</b><b class='flag-5'>文档</b><b class='flag-5'>总结</b>

    CDC351 1:10时钟驱动器技术文档总结

    CDC351 是一款高性能时钟驱动器电路,可将 1 个输入 (A) 分配到 10 个输出 (Y),时钟分配偏斜最小。输出使能 (OE)\ 输入将输出禁用到高阻抗状态。CDC351 的工
    的头像 发表于 09-23 10:26 534次阅读
    ‌<b class='flag-5'>CDC</b>351 1:10<b class='flag-5'>时钟驱动器</b><b class='flag-5'>技术</b><b class='flag-5'>文档</b><b class='flag-5'>总结</b>

    CDC341 1线至8线时钟驱动器技术文档总结

    CDC341 是一款高性能时钟驱动器电路,可将一 (A) 输入信号分配到八 (Y) 输出,时钟分配偏移最小。通过使用控制引脚(1G 和 2G),无论 A 输入如何,输出都可以置于低电平状态。 传播延迟在工厂使用 P0 和
    的头像 发表于 09-24 11:02 544次阅读
    ‌<b class='flag-5'>CDC</b>341 1线至8线<b class='flag-5'>时钟驱动器</b><b class='flag-5'>技术</b><b class='flag-5'>文档</b><b class='flag-5'>总结</b>

    CDC340 1线至8线时钟驱动器技术文档总结

    CDC340 是一款高性能时钟驱动器电路,可将一 (A) 输入信号分配给八 (Y) 输出,时钟分配偏斜最小。通过使用控制引脚(1G 和 2G),无论 A 输入如何,输出都可以置于高电平状态。
    的头像 发表于 09-24 11:11 524次阅读
    ‌<b class='flag-5'>CDC</b>340 1线至8线<b class='flag-5'>时钟驱动器</b><b class='flag-5'>技术</b><b class='flag-5'>文档</b><b class='flag-5'>总结</b>

    CDC328A 时钟驱动器技术文档总结

    CDC328A包含一个时钟驱动器电路,该电路分配一个 输入信号到六个输出,时钟分配的偏差最小。 通过使用极性控制输入 (T\/C),各种 可以获得真实输出和互补输出的组合。
    的头像 发表于 09-24 13:46 573次阅读
    ‌<b class='flag-5'>CDC</b>328A <b class='flag-5'>时钟驱动器</b><b class='flag-5'>技术</b><b class='flag-5'>文档</b><b class='flag-5'>总结</b>

    CDC329A 时钟驱动器技术文档总结

    CDC329A包含一个时钟驱动器电路,该电路将一个输入信号分配到六个输出,时钟分配的偏斜最小。通过使用极性控制输入(T\/C),可以获得真输出和互补输出的各种组合。 该CDC3
    的头像 发表于 09-24 13:53 549次阅读
    ‌<b class='flag-5'>CDC</b>329A <b class='flag-5'>时钟驱动器</b><b class='flag-5'>技术</b><b class='flag-5'>文档</b><b class='flag-5'>总结</b>

    CDC2536 锁相环时钟驱动器技术文档总结

    CDC2536是一款高性能、低偏斜、低抖动的时钟驱动器。它使用锁相环 (PLL) 将时钟输出信号在频率和相位上精确对齐到时钟输入 (CLKIN) 信号。它专门设计用于同步 DRAM 和
    的头像 发表于 09-24 14:10 575次阅读
    ‌<b class='flag-5'>CDC</b>2536 锁相环<b class='flag-5'>时钟驱动器</b><b class='flag-5'>技术</b><b class='flag-5'>文档</b><b class='flag-5'>总结</b>‌

    CDC2351 1线转10线时钟驱动器技术文档总结

    CDC2351是一种高性能时钟驱动器电路,可将一个输入 (A) 分配到十个输出 (Y),时钟分配的偏斜最小。输出使能 (OE\) 输入将输出禁用为高阻抗状态。每个输出都有一个内部串联阻尼电阻,以提高负载的信号完整性。该
    的头像 发表于 09-24 14:20 561次阅读
    ‌<b class='flag-5'>CDC</b>2351 1线转10线<b class='flag-5'>时钟驱动器</b><b class='flag-5'>技术</b><b class='flag-5'>文档</b><b class='flag-5'>总结</b>