0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

【科普】什么是晶圆级封装

jf_pJlTbmA9 2023-12-07 11:34 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

晶圆级封装(Wafer Level Packaging,缩写WLP)是一种先进的封装技术,因其具有尺寸小、电性能优良、散热好、成本低等优势,近年来发展迅速。根据Verified Market Research 研究数据,晶圆级封装市场 2020 年为 48.4 亿美元,预计到 2028 年将达到 228.3 亿美元,从 2021 年到 2028 年的复合年增长率为 21.4%。

一、晶圆级封装VS传统封装

在传统晶圆封装中,是将成品晶圆切割成单个芯片,然后再进行黏合封装。不同于传统封装工艺,晶圆级封装是在芯片还在晶圆上的时候就对芯片进行封装,保护层可以黏接在晶圆的顶部或底部,然后连接电路,再将晶圆切成单个芯片。

wKgZomVdk_qASGF2AAGwkz0MWkw285.png

相比于传统封装,晶圆级封装具有以下优点:

1、封装尺寸小

由于没有引线、键合和塑胶工艺,封装无需向芯片外扩展,使得WLP的封装尺寸几乎等于芯片尺寸。

2、高传输速度

与传统金属引线产品相比,WLP一般有较短的连接线路,在高效能要求如高频下,会有较好的表现。

3、高密度连接

WLP可运用数组式连接,芯片和电路板之间连接不限制于芯片四周,提高单位面积的连接密度。

4、生产周期短

WLP从芯片制造到、封装到成品的整个过程中,中间环节大大减少,生产效率高,周期缩短很多。

5、工艺成本低

WLP是在硅片层面上完成封装测试的,以批量化的生产方式达到成本最小化的目标。WLP的成本取决于每个硅片上合格芯片的数量,芯片设计尺寸减小和硅片尺寸增大的发展趋势使得单个器件封装的成本相应地减少。WLP可充分利用晶圆制造设备,生产设施费用低。

二、晶圆级封装的工艺流程

wKgZomVdk_uAeSMlAAMdRvflil8052.png

图 WLP工艺流程

晶圆级封装工艺流程如图所示:

1、涂覆第一层聚合物薄膜,以加强芯片的钝化层,起到应力缓冲的作用。聚合物种类有光敏聚酰亚胺(PI)、苯并环丁烯(BCB)、聚苯并恶唑(PBO)。

2、重布线层(RDL)是对芯片的铝/铜焊区位置重新布局,使新焊区满足对焊料球最小间距的要求,并使新焊区按照阵列排布。光刻胶作为选择性电镀的模板以规划RDL的线路图形,最后湿法蚀刻去除光刻胶和溅射层。

3、涂覆第二层聚合物薄膜,是圆片表面平坦化并保护RDL层。在第二层聚合物薄膜光刻出新焊区位置。

4、凸点下金属层(UBM)采用和RDL一样的工艺流程制作。

5、植球。焊膏和焊料球通过掩膜板进行准确定位,将焊料球放置于UBM上,放入回流炉中,焊料经回流融化与UBM形成良好的浸润结合,达到良好的焊接效果。

三、晶圆级封装的发展趋势

随着电子产品不断升级换代,智能手机5GAI等新兴市场对封装技术提出了更高要求,使得封装技术朝着高度集成、三维、超细节距互连等方向发展。晶圆级封装技术可以减小芯片尺寸、布线长度、焊球间距等,因此可以提高集成电路的集成度、处理器的速度等,降低功耗,提高可靠性,顺应了电子产品日益轻薄短小、低成本的发展要需求。

晶圆级封装技术要不断降低成本,提高可靠性水平,扩大在大型IC方面的应用:

1、通过减少WLP的层数降低工艺成本,缩短工艺时间,主要是针对I/O少、芯片尺寸小的产品。

2、通过新材料应用提高WLP的性能和可靠度。主要针对I/O多、芯片尺寸大的产品。

免责声明:本文转载于网络,转载此文目的在于传播相关技术知识,版权归原作者所有,如涉及侵权,请联系小编删除。

审核编辑 黄宇

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 晶圆
    +关注

    关注

    53

    文章

    5348

    浏览量

    131704
  • 封装
    +关注

    关注

    128

    文章

    9146

    浏览量

    147909
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    功率半导体封装的发展趋势

    在功率半导体封装领域,芯片规模封装技术正引领着分立功率器件向更高集成度、更低损耗及更优热性能方向演进。
    的头像 发表于 10-21 17:24 3673次阅读
    功率半导体<b class='flag-5'>晶</b><b class='flag-5'>圆</b><b class='flag-5'>级</b><b class='flag-5'>封装</b>的发展趋势

    MOSFET的直接漏极设计

    本文主要讲述什么是芯粒封装中的分立式功率器件。 分立式功率器件作为电源管理系统的核心单元,涵盖二极管、MOSFET、IGBT等关键产品,在个人计算机、服务器等终端设备功率密度需求
    的头像 发表于 09-05 09:45 2957次阅读
    <b class='flag-5'>晶</b><b class='flag-5'>圆</b><b class='flag-5'>级</b>MOSFET的直接漏极设计

    封装:连接密度提升的关键一步

    了解封装如何进一步提高芯片的连接密度,为后续技术发展奠定基础。
    的头像 发表于 06-27 16:51 544次阅读

    什么是扇出封装技术

    扇出封装(FO-WLP)通过环氧树脂模塑料(EMC)扩展芯片有效面积,突破了扇入型封装的I/O密度限制,但其技术复杂度呈指数
    的头像 发表于 06-05 16:25 1970次阅读
    什么是<b class='flag-5'>晶</b><b class='flag-5'>圆</b><b class='flag-5'>级</b>扇出<b class='flag-5'>封装</b>技术

    什么是扇入封装技术

    在微电子行业飞速发展的背景下,封装技术已成为连接芯片创新与系统应用的核心纽带。其核心价值不仅体现于物理防护与电气/光学互联等基础功能,更在于应对多元化市场需求的适应性突破,本文着力介绍
    的头像 发表于 06-03 18:22 950次阅读
    什么是<b class='flag-5'>晶</b><b class='flag-5'>圆</b><b class='flag-5'>级</b>扇入<b class='flag-5'>封装</b>技术

    扇出型封装技术的工艺流程

    常规IC封装需经过将与IC封装基板焊接,再将IC基板焊接至普通PCB的复杂过程。与之不同,WLP基于IC
    的头像 发表于 05-14 11:08 2224次阅读
    扇出型<b class='flag-5'>晶</b><b class='flag-5'>圆</b><b class='flag-5'>级</b><b class='flag-5'>封装</b>技术的工艺流程

    封装工艺中的封装技术

    我们看下一个先进封装的关键概念——封装(Wafer Level Package,WLP)。
    的头像 发表于 05-14 10:32 1443次阅读
    <b class='flag-5'>封装</b>工艺中的<b class='flag-5'>晶</b><b class='flag-5'>圆</b><b class='flag-5'>级</b><b class='flag-5'>封装</b>技术

    封装技术的概念和优劣势

    封装(WLP),也称为封装,是一种直接在
    的头像 发表于 05-08 15:09 1706次阅读
    <b class='flag-5'>晶</b><b class='flag-5'>圆</b><b class='flag-5'>级</b><b class='flag-5'>封装</b>技术的概念和优劣势

    详解可靠性评价技术

    随着半导体工艺复杂度提升,可靠性要求与测试成本及时间之间的矛盾日益凸显。可靠性(Wafer Level Reliability, WLR)技术通过直接在未封装
    的头像 发表于 03-26 09:50 1367次阅读
    详解<b class='flag-5'>晶</b><b class='flag-5'>圆</b><b class='flag-5'>级</b>可靠性评价技术

    签约顶级封装厂,普莱信巨量转移技术掀起封装和板封装的技术革命

    经过半年的测试,普莱信智能和某顶级封装厂就其巨量转移式板封装设备(FOPLP)设备XBonder Pro达成战略合作协议,这将是巨量转移技术在IC封装领域第一次规模化的应用,将掀起
    的头像 发表于 03-04 11:28 1110次阅读
    签约顶级<b class='flag-5'>封装</b>厂,普莱信巨量转移技术掀起<b class='flag-5'>晶</b><b class='flag-5'>圆</b><b class='flag-5'>级</b><b class='flag-5'>封装</b>和板<b class='flag-5'>级</b><b class='flag-5'>封装</b>的技术革命

    深入探索:封装Bump工艺的关键点

    随着半导体技术的飞速发展,封装(WLP)作为先进封装技术的重要组成部分,正逐渐成为集成电路封装
    的头像 发表于 03-04 10:52 4496次阅读
    深入探索:<b class='flag-5'>晶</b><b class='flag-5'>圆</b><b class='flag-5'>级</b><b class='flag-5'>封装</b>Bump工艺的关键点

    SOT1381-2芯片尺寸封装

    电子发烧友网站提供《SOT1381-2芯片尺寸封装.pdf》资料免费下载
    发表于 02-08 17:30 0次下载
    SOT1381-2<b class='flag-5'>晶</b><b class='flag-5'>圆</b><b class='flag-5'>级</b>芯片尺寸<b class='flag-5'>封装</b>

    一种新型RDL PoP扇出封装工艺芯片到键合技术

    扇出型中介层封装( FOWLP)以及封装堆叠(Package-on-Package, PoP)设计在移动应用中具有许多优势,例如低功耗
    的头像 发表于 01-22 14:57 4360次阅读
    一种新型RDL PoP扇出<b class='flag-5'>晶</b><b class='flag-5'>圆</b><b class='flag-5'>级</b><b class='flag-5'>封装</b>工艺芯片到<b class='flag-5'>晶</b><b class='flag-5'>圆</b>键合技术

    封装技术详解:五大工艺铸就辉煌!

    随着半导体技术的飞速发展,封装(Wafer Level Packaging, WLP)作为一种先进的封装技术,正逐渐在集成电路
    的头像 发表于 01-07 11:21 2928次阅读
    <b class='flag-5'>晶</b><b class='flag-5'>圆</b><b class='flag-5'>级</b><b class='flag-5'>封装</b>技术详解:五大工艺铸就辉煌!

    什么是微凸点封装

    微凸点封装,更常见的表述是微凸点技术或
    的头像 发表于 12-11 13:21 1350次阅读