0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

新思科技携手台积公司加速N2工艺下的SoC创新

新思科技 来源:新思科技 2023-10-24 16:42 次阅读

新思科技认证的数字和模拟设计流程可提高高性能计算、移动和AI芯片产品质量。

Synopsys.ai EDA解决方案中的模拟设计迁移流程可实现台积公司跨工艺节点的快速设计迁移。

新思科技接口IP和基础IP的广泛产品组合正在开发中,将助力缩短设计周期并降低集成风险。

新思科技近日宣布,其数字和定制/模拟设计流程已通过台积公司N2工艺技术认证,能够帮助采用先进工艺节点的SoC实现更快、更高质量的交付。新思科技这两类芯片设计流程的发展势头强劲,其中数字设计流程已实现多次成功流片,模拟设计流程也正应用于多个设计项目。这些设计流程在AI驱动型Synopsys.ai 全栈式EDA解决方案的支持下,大大提升了生产率。新思科技针对台积公司N2工艺开发的基础IP和接口IP将有助于降低集成风险,并加快高性能计算、AI和移动SoC的上市时间。此外,包括新思科技DSO.ai在内的新思科技领先AI驱动型芯片设计技术,还能加速基于N2工艺的芯片设计,从而提高芯片的功耗、性能和面积。

高效复用跨工艺节点的设计

新思科技的模拟设计流程在台积公司先进工艺上实现了节点之间的设计高效复用。作为经认证的EDA流程的一部分,新思科技提供可互操作的工艺设计套件(iPDKs)和新思科技IC Validator物理验证,用于全芯片物理签核。

台积公司和新思科技的长期合作,实现了先进SoC设计领域的高设计结果质量,以及更快速的上市时间。我们与新思科技等设计生态系统合作伙伴密切合作,为台积公司先进的工艺技术提供全面、一流的解决方案,能够以显著的技术优势满足我们共同客户在高性能应用领域的芯片需求,并为不同工艺节点间的设计快速迁移提供成熟的路径。

Dan Kochpatcharin

设计基础架构管理事业部负责人

台积公司

针对台积公司N2工艺开发的数字和模拟设计流程代表着新思科技在EDA全栈解决方案上的重大投入,致力于帮助开发者快速启动N2工艺设计,为他们的SoC带来更出色的功耗、性能和芯片密度,进而建立产品的差异化优势并加速产品上市时间。我们与台积公司携手在每一代台积公司的工艺技术上紧密合作,不断精进我们全球领先的EDA和IP解决方案,以满足客户的创新需求并增强其竞争力。

Sanjay Bali

EDA事业部战略与产品管理副总裁

新思科技

审核编辑:汤梓红

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • soc
    soc
    +关注

    关注

    38

    文章

    3745

    浏览量

    215678
  • eda
    eda
    +关注

    关注

    71

    文章

    2537

    浏览量

    170863
  • 新思科技
    +关注

    关注

    5

    文章

    716

    浏览量

    50065
  • AI芯片
    +关注

    关注

    17

    文章

    1652

    浏览量

    34380

原文标题:新思科技携手台积公司加速N2工艺下的SoC创新,助力跨工艺节点设计快速迁移

文章出处:【微信号:Synopsys_CN,微信公众号:新思科技】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    思科技于2023台积公司OIP生态系统论坛上荣获多项年度合作伙伴大奖

    多个奖项高度认可新思科技在推动先进工艺硅片成功和技术创新领导方面所做出的卓越贡献 摘要 : 新思科技全新数字与模拟设计流程认证针对台积公司
    发表于 11-14 14:18 147次阅读

    思科技可互操作工艺设计套件助力开发者快速上手模拟设计

    模拟设计 新思科携手Ansys 和 Keysight 共同推出全新射频设计参考流程,能够为现代射频集成电路设计提供完整解决方案 新思科技(Synopsys)近日宣布,其模拟设计迁移流程已应用于台积
    的头像 发表于 11-09 10:59 472次阅读

    思科携手是德科技、Ansys面向台积公司4 纳米射频FinFET工艺推出全新参考流程,助力加速射频芯片设计

    摘要: 全新参考流程针对台积公司 N4PRF 工艺打造,提供开放、高效的射频设计解决方案。 业界领先的电磁仿真工具将提升WiFi-7系统的性能和功耗效率。 集成的设计流程提升了开发者的生产率,提高了
    发表于 10-30 16:13 127次阅读

    思科技面向台积公司N5A工艺技术推出领先的广泛车规级IP组合

    思科技(Synopsys, Inc.)近日宣布,面向台积公司N5A工艺推出业界领先的广泛车规级接口IP和基础IP产品组合,携手台积公司推动
    的头像 发表于 10-24 17:24 539次阅读

    思科技提供跨台积公司先进工艺的参考流程,助力加速模拟设计迁移

    设计质量的同时,节省数周的手动迭代时间。 新思科技可互操作工艺设计套件(iPDK)适用于台积公司所有FinFET先进工艺节点,助力开发者快速上手模拟设计。 新
    发表于 10-24 11:41 218次阅读

    思科携手台积公司加速2nm工艺创新,为先进SoC设计提供经认证的数字和模拟设计流程

    多个设计流程在台积公司N2工艺上成功完成测试流片;多款IP产品已进入开发进程,不断加快产品上市时间   摘要: 新思科技经认证的数字和模拟设计流程可提高高性能计算、移动和AI芯片的产品
    发表于 10-19 11:44 128次阅读

    ARM Neoverse™N2核心技术参考手册

    Neoverse™N2内核是一款高性能、低功耗的产品,采用ARM®v9.0-A架构。 此实施支持所有以前的ARMv8-A架构实施,包括ARM®v8.5-A。 Neoversedsu n2核心在
    发表于 08-29 08:12

    以硬核科技加速全球创新,新思科技市值Up Up Up!

    原文标题:以硬核科技加速全球创新,新思科技市值Up Up Up! 文章出处:【微信公众号:新思科技】欢迎添加关注!文章转载请注明出处。
    的头像 发表于 08-22 18:50 283次阅读
    以硬核科技<b class='flag-5'>加速</b>全球<b class='flag-5'>创新</b>,新<b class='flag-5'>思科</b>技市值Up Up Up!

    Arm Neoverse™ N2核心加密扩展技术参考手册

    Neoverse™N2核心支持可选的ARM®v8.0-A和ARM®v8.2-A加密扩展。 ARM®v8.0-A加密扩展为Advanced SIMD添加了A64指令,可加速高级加密标准(AES)加密
    发表于 08-17 07:08

    Arm Neoverse N2汽车硬件技术概述

    本文件描述了NeoverseTM N2汽车参考堆栈的底层硬件架构。 本文件适用于计划评估和使用NeoverseTM N2汽车参考堆栈的软件、硬件和系统工程师。重点是了解NeoverseTM N2汽车
    发表于 08-10 06:25

    ARM Neoverse N2 PMU指南

    2. 本文介绍在NEVER N2中实施的不同性能监测单位(PMU)活动的行为。 NEVER N2有6个可编程32位计数器(对应0-5),每个计数器可编程以计数本文件所描述的PMU事件之一
    发表于 08-09 06:07

    两大IP扩大IP合作,新思科携手三星加速新兴领域复杂SoC设计

    存储器、TCAM和GPIO,可以在各先进节点上提供行业领先的功耗、性能和面积(PPA) 新思科技车规级IP集成到三星的工艺中,有助于确保ADAS、动力总成和雷达SoC的长期运行并提高可靠性 三星
    的头像 发表于 07-26 17:40 281次阅读

    思科技与三星扩大IP合作,加速新兴领域先进SoC设计

    面向三星8LPU、SF5 (A)、SF4 (A)和SF3工艺的新思科技接口和基础IP,加速先进SoC设计的成功之路 摘要: 新思科技接口IP
    发表于 06-30 13:40 357次阅读

    思科技系统级解决方案赋能Arm全新计算平台,携手加速下一代移动SoC开发

    开发低至2纳米工艺节点的SoC思科技验证系列产品,包括使用Arm快速模型的虚拟原型设计、以及硬件辅助验证和验证IP,可加快软件开发速度 经过流片验证的新思科技接口/安全
    的头像 发表于 06-07 01:50 408次阅读
    新<b class='flag-5'>思科</b>技系统级解决方案赋能Arm全新计算平台,<b class='flag-5'>携手</b><b class='flag-5'>加速</b>下一代移动<b class='flag-5'>SoC</b>开发

    思科技利用优化的EDA流程快速啟动台积电N2 製程设计

    为了不断满足新一代系统单晶片(SoC) 的严格设计目标,新思科技在台积电最先进的 N2 製程中提供数位与客製化设计 EDA 流程。相较於N3E 製程,台积公司
    的头像 发表于 05-11 19:02 2034次阅读