0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

Arm、Xilinx、Cadence和台积公司共同宣布首款采用7 nm工艺的CCIX测试芯片

pmkA_arm_china 来源:互联网 作者:佚名 2017-09-19 10:54 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

Arm赛灵思Cadence和台积公司日前宣布一项合作,将共同构建首款基于台积 7 纳米 FinFET 工艺的支持芯片间缓存一致性(CCIX)的加速器测试芯片,并计划在 2018 年交付。这一测试芯片旨在从硅芯片层面证明 CCIX 能够支持多核高性能 Arm CPUFPGA 加速器实现一致性互联。

关于CCIX

出于功耗及空间方面的考虑,在数据中心内对应用进行加速的需求日益增长,诸如大数据分析、搜索、机器学习4G/5G无线、内存内数据处理、视频分析及网络处理等应用,都已受益于可在多个系统部件中无缝移动数据的加速器引擎。CCIX将支持部件在无需复杂编程环境的情况下,获取并处理位于任何地方的数据。

CCIX将利用现有的服务器互连基础架构,实现对共享内存更高带宽、更低延迟和缓存一致性的访问。这将大幅提升加速器的可用性以及数据中心平台的整体性能和效率,降低进入现有服务器系统的壁垒,并改善加速系统的总拥有成本(TCO)。

关于测试芯片

这款采用台积7纳米工艺的测试芯片将以Arm最新的DynamIQ CPU为基础,并采用CMN-600互联片上总线和其他基础IP。为了验证完整的子系统,Cadence提供了关键I/O和内存子系统,其中包括了CCIX IP解决方案(控制器和PHY)、PCI Express 4.0/3.0(PCIe 4/3)IP解决方案(控制器和PHY)、DDR4 PHY、外设IP(例如I2C、SPI和QSPI)、以及相关的IP驱动程序。 Cadence的验证和实施工具将被用于构建该测试芯片。测试芯片可通过CCIX片到片互联一致性协议(CCIX chip-to-chip coherent interconnect protocol)实现与赛灵思16纳米Virtex UltraScale+ FPGAs的连接。

供应流程

测试芯片将在2018年第一季度流片,

并于2018年下半年提供芯片。

“我们正在通过先进技术的创新实现计算加速,因此对于此次合作我们感到非常兴奋。我们的Virtex UltraScale+ HBM系列采用了第三代CoWoS技术,该技术是我们与台积公司共同研发的,现已成为CCIX的HBM集成和高速缓存一致性加速的行业装配标准。”

——Victor Peng,赛灵思首席运营官

“随着人工智能和大数据的蓬勃发展,我们发现越来越多的应用对异构计算提出持续增长的需求。这一测试芯片将不仅证明Arm的最新技术和一致性多芯片加速器可拓展至数据中心,更展现了我们致力于解决快速轻松访问数据这一挑战的承诺。此次针对一致性内存的创新协作是迈向高性能、高效率数据中心平台的重要一步。”

——Noel Hurley,Arm公司副总裁暨基础架构部门总经理

“通过与合作伙伴构建高性能计算的生态系统,我们将帮助客户在7纳米和其他高级节点上快速部署创新的新架构,从而服务于不断增长的数据中心应用。CCIX行业标准将有助于推动下一代互联,提供市场所需的高性能缓存一致性。”

——BabuMandava,Cadence高级副总裁兼IP部门总经理

“人工智能和深度学习将深刻影响诸多行业,包括医疗健康、媒体和消费电子等。台积最先进的7纳米FinFET工艺技术具备高性能和低功耗的优势,可满足上述市场对高性能计算(HPC)应用的不同需求。”

——侯永清博士,台积公司暨技术平台副总经理

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • ARM
    ARM
    +关注

    关注

    135

    文章

    9588

    浏览量

    393556
  • 台积电
    +关注

    关注

    44

    文章

    5808

    浏览量

    177033
  • Xilinx
    +关注

    关注

    73

    文章

    2206

    浏览量

    131855
  • Cadence
    +关注

    关注

    68

    文章

    1026

    浏览量

    147308

原文标题:全球首发!Arm、Xilinx、Cadence和台积公司共同宣布首款采用7 nm工艺的CCIX测试芯片

文章出处:【微信号:arm_china,微信公众号:Arm芯闻】欢迎添加关注!文章转载请注明出处。

收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    2nm“诸神之战”打响!性能飙升+功耗骤降,电携联发科领跑

    电子发烧友网报道(文/莫婷婷)2025年,2nm制程正式开启全球半导体“诸神之战”。就在近期,MediaTek(联发科)宣布采用
    的头像 发表于 09-19 09:40 1.3w次阅读
      2<b class='flag-5'>nm</b>“诸神之战”打响!性能飙升+功耗骤降,<b class='flag-5'>台</b><b class='flag-5'>积</b>电携联发科领跑

    电2nm芯片成本暴涨80%!苹果A20、高通骁龙旗舰芯片集体涨价

    据外媒消息,iPhone折叠屏手机 和 iPhone 18 Pro 机型将搭载 A20 Pro 芯片,展示电最新的 2nm 工艺 N2,
    的头像 发表于 01-20 13:44 8955次阅读
    <b class='flag-5'>台</b><b class='flag-5'>积</b>电2<b class='flag-5'>nm</b><b class='flag-5'>芯片</b>成本暴涨80%!苹果A20、高通骁龙旗舰<b class='flag-5'>芯片</b>集体涨价

    1.4nm制程工艺电公布量产时间表

    供应一度面临紧张局面。为应对市场激增的订单,电已启动新建三座工厂的扩产计划,旨在进一步提升产能,保障客户供应链的稳定交付。   与此同时,电在更尖端的1.4
    的头像 发表于 01-06 08:45 7261次阅读

    三星发布Exynos 2600,全球2nm SoC,NPU性能提升113%

    电子发烧友网综合报道 近日,三星电子正式发布其手机芯片Exynos 2600。这款芯片意义非凡,它不仅是三星2nm
    的头像 发表于 12-25 08:56 9009次阅读
    三星发布Exynos 2600,全球<b class='flag-5'>首</b><b class='flag-5'>款</b>2<b class='flag-5'>nm</b> SoC,NPU性能提升113%

    新思科技旗下Ansys仿真和分析解决方案产品组合已通过公司认证

    新思科技近日宣布,其旗下的Ansys仿真和分析解决方案产品组合已通过公司认证,支持对面向
    的头像 发表于 10-21 10:11 781次阅读

    电2纳米制程试产成功,AI、5G、汽车芯片

    电2nm 制程试产成功 近日,晶圆代工龙头电(TSMC)正式宣布其2纳米制程技术试产成功
    的头像 发表于 10-16 15:48 2550次阅读

    Cadence AI芯片与3D-IC设计流程支持公司N2和A16工艺技术

    楷登电子(美国 Cadence 公司,NASDAQ:CDNS)近日宣布芯片设计自动化和 IP 领域取得重大进展,这一成果得益于其与
    的头像 发表于 10-13 13:37 2455次阅读

    MediaTek采用电2纳米制程开发芯片

    MediaTek 今日宣布,MediaTek 采用电 2 纳米制程的旗舰系统单
    的头像 发表于 09-16 16:40 1248次阅读

    全球2nm芯片被曝准备量产 三星Exynos 2600

    据外媒韩国媒体 ETNews 在9 月 2 日发文报道称全球2nm芯片被曝准备量产;三星公司已确认 Exynos 2600 将成为全球
    的头像 发表于 09-04 17:52 2782次阅读

    印度推本土封装芯片7月交付

    电子发烧友网综合报道 据金融时报报道,Kaynes Semicon宣布,将于2025年7月交付该国封装半导体芯片,初期样品将交付Alph
    的头像 发表于 07-26 07:33 5878次阅读

    电2nm良率超 90%!苹果等巨头抢单

    当行业还在热议3nm工艺量产进展时,电已经悄悄把2nm技术推到了关键门槛!据《经济日报》报道,
    的头像 发表于 06-04 15:20 1603次阅读

    新思科技携手公司开启埃米级设计时代

    新思科技近日宣布持续深化与公司的合作,为公司
    的头像 发表于 05-27 17:00 1330次阅读

    Cadence携手公司,推出经过其A16和N2P工艺技术认证的设计解决方案,推动 AI 和 3D-IC芯片设计发展

    同时宣布针对台公司 N3C 工艺的工具认证完成,并基于
    的头像 发表于 05-23 16:40 2021次阅读

    雷军:小米自研芯片采用二代3nm工艺 雷军分享小米芯片之路感慨

    Ultra,小米SUV小米yu7 等。 雷军还透露,小米玄戒O1,采用第二代3nm工艺制程
    的头像 发表于 05-19 16:52 1572次阅读

    AMD实现首个基于电N2制程的硅片里程碑

    代号为“Venice”的新一代AMD EPYC CPU是基于电新一代N2制程的高性能计算产品。   AMD表示,其代号为“Venice”的新一代AMD EPYC™处理器是业界首
    的头像 发表于 05-06 14:46 897次阅读
    AMD实现首个基于<b class='flag-5'>台</b><b class='flag-5'>积</b>电N2制程的硅片里程碑