0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

新思科技面向台积公司N5A工艺技术推出领先的广泛车规级IP组合

半导体芯科技SiSC 来源:新思科技 作者:新思科技 2023-10-24 17:24 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

来源:新思科技

新思科技接口和基础 IP 组合已获多家全球领先企业采用,可为 ADAS 系统级芯片提供高可靠性保障

摘要:

· 面向台积公司N5A工艺的新思科技IP产品在汽车温度等级2级下符合 AEC-Q100 认证,确保了系统级芯片(SoC)的长期运行可靠性。

· 新思科技IP产品在随机硬件故障评估下符合 ISO 26262 ASIL B 级和 D 级标准,有助于客户达成其汽车安全完整性(ASIL)目标。

· 新思科技的基础IP、LPDDR5X/5/4X、PCIe 4.0/5.0、以太网、MIPI C-PHY/D-PHY 和 M-PHY ,以及 USB IP 产品都遵循了 TSMC N5A 工艺领先的车载等级设计规则。

新思科技(Synopsys, Inc.)近日宣布,面向台积公司N5A工艺推出业界领先的广泛车规级接口IP和基础IP产品组合,携手台积公司推动下一代“软件定义汽车”发展,满足汽车系统级芯片(SoC)的长期可靠性和高性能计算需求。

台积公司设计基础架构管理事业部负责人Dan Kochpatcharin表示:“我们长期与设计生态系统的合作伙伴保持密切合作,为车载半导体行业提供IP、EDA和制造技术方面的领先解决方案。新思科技面向台积公司N5A工艺所打造的车规级IP产品组合充分利用了该工艺在性能、功耗效率、逻辑密度上的显著优势,助力汽车芯片创新者加快其安全关键型SoC的设计。”

新思科技IP营销与战略高级副总裁John Koeter表示:“新一代汽车SoC设计需要在极快速度和高可靠性下,处理海量安全关键型数据。新思科技面向台积公司N5A工艺提供的车规级高质量接口和基础IP产品,能够帮助主机厂商、一级供应商和芯片公司极大限度地降低IP集成风险,并满足其SoC所需的功能安全、性能和可靠性水平。”

面向台积公司N5A工艺的新思科技IP产品,其设计及测试均符合AEC-Q100规范的可靠性标准和2级汽车温度等级标准(环境温度-40°C至105°C),有助于确保高级驾驶辅助系统(ADAS)、高度自动驾驶(HAD)系统和区域架构SoC的可靠性。新思科技的IP产品组合还符合了ISO 26262随机硬件故障标准,助力主机厂商、一级供应商和芯片公司能够加快其安全关键型SoC的开发和评估,确保其芯片的功能安全设计达到汽车安全完整性等级(ASIL)目标。目前,新思科技的车规级IP产品已被集成到 100 多款 ADAS 芯片中,是新思科技汽车 SoC 和软件开发整体解决方案的重要组成部分。该解决方案包含了芯片设计、芯片验证、电子数字孪生和原型开发等,全面加速“软件定义汽车”芯片的开发。

上市情况及更多信息

· 新思科技面向 TSMC N5A 工艺的车规级 IP 产品已经上市,包括逻辑库、嵌入式存储器、GPIO、SLM PVT 监控,以及LPDDR5X/5/4X PHY、PCIe 4.0/5.0 PHY、10G USXGMII 以太网 PHY、MIPI C-PHY/D-PHY 和 M-PHY 以及 USB PHY 等IP产品。

审核编辑:汤梓红

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 接口
    +关注

    关注

    33

    文章

    9601

    浏览量

    157628
  • 新思科技
    +关注

    关注

    5

    文章

    979

    浏览量

    52989
  • 车规级芯片
    +关注

    关注

    2

    文章

    295

    浏览量

    13456
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    锐成芯微推出基于0.153μm HD BCD工艺eFlash IP

    的市场需求,成都锐成芯微科技股份有限公司(简称:锐成芯微、Actt)推出基于0.153μm HD BCD工艺
    的头像 发表于 04-11 10:41 469次阅读

    基于MediaTek全球首款5G-A平台,移远通信率先推出5G R18模组AR588MA

    1月4日,在2026年国际消费电子产品展览会(CES2026)前夕,全球领先的物联网和联网整体解决方案供应商移远通信宣布,率先推出其符合3GPPR18标准的
    的头像 发表于 01-04 19:05 1104次阅读
    基于MediaTek全球首款<b class='flag-5'>5G-A</b>平台,移远通信率先<b class='flag-5'>推出</b>车<b class='flag-5'>规</b><b class='flag-5'>级</b><b class='flag-5'>5</b>G R18模组AR588MA

    请问芯源的只有A系列是吗?

    芯源的只有A系列是吗?那照比F系列的消费机,会价格高一些吗?
    发表于 12-05 07:02

    思科技LPDDR6 IP已在台公司N2P工艺成功流片

    思科技近期宣布,其LPDDR6 IP已在台公司 N2P 工艺成功流片,并完成初步功能验证。这
    的头像 发表于 10-30 14:33 2183次阅读
    新<b class='flag-5'>思科</b>技LPDDR6 <b class='flag-5'>IP</b>已在台<b class='flag-5'>积</b><b class='flag-5'>公司</b><b class='flag-5'>N</b>2P<b class='flag-5'>工艺</b>成功流片

    思科技斩获2025年公司开放创新平台年度合作伙伴大奖

    思科技作为重要的合作伙伴,再次获公司认可。在2025年
    的头像 发表于 10-24 16:31 1394次阅读

    思科技旗下Ansys仿真和分析解决方案产品组合已通过公司认证

    思科技近日宣布,其旗下的Ansys仿真和分析解决方案产品组合已通过公司认证,支持对面向
    的头像 发表于 10-21 10:11 792次阅读

    Cadence AI芯片与3D-IC设计流程支持公司N2和A16工艺技术

    上市周期,以满足 AI 和 HPC 客户的应用需求。Cadence 与公司在 AI 驱动的 EDA、3D-IC、IP 及光子学等领域展开了紧密合作,
    的头像 发表于 10-13 13:37 2469次阅读

    Cadence基于N4工艺交付16GT/s UCIe Gen1 IP

    我们很高兴展示基于电成熟 N4 工艺打造的 Gen1 UCIe IP 的 16GT/s 眼图。该 I
    的头像 发表于 08-25 16:48 2247次阅读
    Cadence基于<b class='flag-5'>台</b><b class='flag-5'>积</b>电<b class='flag-5'>N</b>4<b class='flag-5'>工艺</b>交付16GT/s UCIe Gen1 <b class='flag-5'>IP</b>

    大普技术获得AEC-Q100认证证书

    近日,大普技术自主研发的高精度RTC(实时时钟)芯片INS5A8900、INS5A8804
    的头像 发表于 08-01 17:30 2078次阅读

    和消费有什么区别?为什么自动驾驶需要

    [首发于智驾最前沿微信公众号]某企高管专门讨论某使用消费芯片的事情,再次引发了关于
    的头像 发表于 07-15 08:55 2025次阅读
    <b class='flag-5'>车</b><b class='flag-5'>规</b><b class='flag-5'>级</b>和消费<b class='flag-5'>级</b>有什么区别?为什么自动驾驶需要<b class='flag-5'>车</b><b class='flag-5'>规</b><b class='flag-5'>级</b>?

    晟联科受邀出席技术研讨会,高速接口IP组合及解决方案助推海量数据畅行

    6月25日,电中国技术研讨会在上海国际会议中心盛大召开。晟联科作为IP联盟成员受邀亮相
    的头像 发表于 07-01 10:26 720次阅读
    晟联科受邀出席<b class='flag-5'>台</b><b class='flag-5'>积</b>电<b class='flag-5'>技术</b>研讨会,高速接口<b class='flag-5'>IP</b><b class='flag-5'>组合</b>及解决方案助推海量数据畅行

    思科技携手是德科技推出AI驱动的射频设计迁移流程

    思科技与是德科技宣布联合推出人工智能(AI)驱动的射频设计迁移流程,旨在加速从公司N6RF
    的头像 发表于 06-27 17:36 1720次阅读

    思科技携手公司开启埃米设计时代

    思科技近日宣布持续深化与公司的合作,为公司
    的头像 发表于 05-27 17:00 1341次阅读

    Cadence携手公司推出经过其A16和N2P工艺技术认证的设计解决方案,推动 AI 和 3D-IC芯片设计发展

    同时宣布针对台公司 N3C 工艺的工具认证完成,并基于
    的头像 发表于 05-23 16:40 2023次阅读

    西门子与电合作推动半导体设计与集成创新 包括N3P N3C A14技术

    西门子和电在现有 N3P 设计解决方案的基础上,进一步推进针对台N3C 技术的工具认证
    发表于 05-07 11:37 1619次阅读