0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

新思科技面向台积公司N5A工艺技术推出领先的广泛车规级IP组合

半导体芯科技SiSC 来源:新思科技 作者:新思科技 2023-10-24 17:24 次阅读

来源:新思科技

新思科技接口和基础 IP 组合已获多家全球领先企业采用,可为 ADAS 系统级芯片提供高可靠性保障

摘要:

· 面向台积公司N5A工艺的新思科技IP产品在汽车温度等级2级下符合 AEC-Q100 认证,确保了系统级芯片(SoC)的长期运行可靠性。

· 新思科技IP产品在随机硬件故障评估下符合 ISO 26262 ASIL B 级和 D 级标准,有助于客户达成其汽车安全完整性(ASIL)目标。

· 新思科技的基础IP、LPDDR5X/5/4X、PCIe 4.0/5.0、以太网、MIPI C-PHY/D-PHY 和 M-PHY ,以及 USB IP 产品都遵循了 TSMC N5A 工艺领先的车载等级设计规则。

新思科技(Synopsys, Inc.)近日宣布,面向台积公司N5A工艺推出业界领先的广泛车规级接口IP和基础IP产品组合,携手台积公司推动下一代“软件定义汽车”发展,满足汽车系统级芯片(SoC)的长期可靠性和高性能计算需求。

台积公司设计基础架构管理事业部负责人Dan Kochpatcharin表示:“我们长期与设计生态系统的合作伙伴保持密切合作,为车载半导体行业提供IP、EDA和制造技术方面的领先解决方案。新思科技面向台积公司N5A工艺所打造的车规级IP产品组合充分利用了该工艺在性能、功耗效率、逻辑密度上的显著优势,助力汽车芯片创新者加快其安全关键型SoC的设计。”

新思科技IP营销与战略高级副总裁John Koeter表示:“新一代汽车SoC设计需要在极快速度和高可靠性下,处理海量安全关键型数据。新思科技面向台积公司N5A工艺提供的车规级高质量接口和基础IP产品,能够帮助主机厂商、一级供应商和芯片公司极大限度地降低IP集成风险,并满足其SoC所需的功能安全、性能和可靠性水平。”

面向台积公司N5A工艺的新思科技IP产品,其设计及测试均符合AEC-Q100规范的可靠性标准和2级汽车温度等级标准(环境温度-40°C至105°C),有助于确保高级驾驶辅助系统(ADAS)、高度自动驾驶(HAD)系统和区域架构SoC的可靠性。新思科技的IP产品组合还符合了ISO 26262随机硬件故障标准,助力主机厂商、一级供应商和芯片公司能够加快其安全关键型SoC的开发和评估,确保其芯片的功能安全设计达到汽车安全完整性等级(ASIL)目标。目前,新思科技的车规级IP产品已被集成到 100 多款 ADAS 芯片中,是新思科技汽车 SoC 和软件开发整体解决方案的重要组成部分。该解决方案包含了芯片设计、芯片验证、电子数字孪生和原型开发等,全面加速“软件定义汽车”芯片的开发。

上市情况及更多信息

· 新思科技面向 TSMC N5A 工艺的车规级 IP 产品已经上市,包括逻辑库、嵌入式存储器、GPIO、SLM PVT 监控,以及LPDDR5X/5/4X PHY、PCIe 4.0/5.0 PHY、10G USXGMII 以太网 PHY、MIPI C-PHY/D-PHY 和 M-PHY 以及 USB PHY 等IP产品。

审核编辑:汤梓红

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 接口
    +关注

    关注

    33

    文章

    7639

    浏览量

    148485
  • 新思科技
    +关注

    关注

    5

    文章

    716

    浏览量

    50065
  • 车规级芯片
    +关注

    关注

    2

    文章

    199

    浏览量

    11882
收藏 人收藏

    评论

    相关推荐

    半导体发展的四个时代

    开始呈爆炸式增长。工艺技术、EDA、IP 和设计方法之间深奥而微妙的相互作用对于与分解的供应链进行协调变得非常具有挑战性。电也是这个时代的先驱。
    发表于 03-27 16:17

    半导体发展的四个时代

    和设计复杂性开始呈爆炸式增长。工艺技术、EDA、IP 和设计方法之间深奥而微妙的相互作用对于与分解的供应链进行协调变得非常具有挑战性。电也是这个时代的先驱。
    发表于 03-13 16:52

    LT9211D龙迅显示桥接,MIPI转1/2PortLVDS

    龙迅2023年Q4推出LT9211D_U2Q07CAN,通过AEC-Q100 二测试合格。本篇
    发表于 03-11 22:26

    思科技与英特尔深化合作,以新思科IP和经Intel 18A工艺认证的EDA流程加速先进芯片设计

     芯片制造商与EDA解决方案和广泛IP组合紧密合作, 能够提升产品性能并加快上市时间 摘要: 新思科技数字和模拟EDA流程经过认证和优化,针对Intel 18A
    发表于 03-05 10:16 111次阅读

    武汉芯源半导体首款MCU,CW32A030C8T7通过AEC-Q100测试考核

    源半导体提供线上公众号(武汉芯源半导体、CW32生态社区)、芯源CW32 MCU技术论坛等多个渠道的技术交流与支持服务。 广泛的车身应用,丰富汽车电子智能体验 CW32A030C8T7
    发表于 11-30 15:47

    思科推出业界领先广泛车规级接口IP和基础IP产品组合

    和 M-PHY ,以及 USB IP 产品都遵循了 TSMC N5A 工艺领先的车载等级设计规则。 新思科技宣布
    的头像 发表于 10-31 09:18 759次阅读

    思科技携手是德科技、Ansys面向台积公司4 纳米射频FinFET工艺推出全新参考流程,助力加速射频芯片设计

    是德科技(Keysight)、Ansys共同推出面向台积公司业界领先N4PRF工艺(4纳米射频FinFET工艺)的全新参考流程。该
    发表于 10-30 16:13 127次阅读

    思科技携手台积公司加速N2工艺下的SoC创新

    思科技近日宣布,其数字和定制/模拟设计流程已通过台积公司N2工艺技术认证,能够帮助采用先进工艺节点的SoC实现更快、更高质量的交付。新思科
    的头像 发表于 10-24 16:42 507次阅读

    思科面向台积公司N5A工艺技术推出业内领先广泛车规级IP组合

    思科技接口和基础 IP 组合已获多家全球领先企业采用,可为 ADAS 系统级芯片提供高可靠性保障 摘要: 面向台积
    发表于 10-23 15:54 1047次阅读

    思科技携手台积公司加速2nm工艺创新,为先进SoC设计提供经认证的数字和模拟设计流程

    。 Synopsys.ai™ EDA解决方案中的模拟设计迁移流程可实现台积公司工艺节点的快速设计迁移。 新思科技接口IP和基础IP
    发表于 10-19 11:44 128次阅读

    产品推荐 | Abracon 的共模扼流圈

    过滤。这些扼流圈可以广泛应用于汽车、工业、IIoT以及网络和电信。 电源线共模扼流圈
    发表于 09-12 14:48

    思科IP成功在台积公司3nm工艺实现流片

    基于台积公司N3E工艺技术的新思科IP能够为希望降低集成风险并加快首次流片成功的芯片制造商建立竞争优势
    的头像 发表于 08-24 17:37 694次阅读

    两大IP扩大IP合作,新思科技携手三星加速新兴领域复杂SoC设计

    存储器、TCAM和GPIO,可以在各先进节点上提供行业领先的功耗、性能和面积(PPA) 新思科技车规级IP集成到三星的工艺中,有助于确保ADAS、动力总成和雷达SoC的长期运行并提高可
    的头像 发表于 07-26 17:40 281次阅读

    思科技与三星扩大IP合作,加速新兴领域先进SoC设计

    、UCIe、LPDDR、DDR、MIPI等广泛使用的协议中,并在三星工艺中实现高性能和低延迟 新思科技基础IP,包括逻辑库、嵌入式存储器、TCAM和GPIO,可以在各先进节点上提供行业
    发表于 06-30 13:40 357次阅读

    思科技、台积公司和Ansys强化生态系统合作,共促多裸晶芯片系统发展

    在3DFabric™技术和3Dblox™标准中的合作,新思科技能够为台积公司先进的7纳米、5纳米和3纳米工艺技术上的多裸晶芯片系统设计,提供业界领先
    的头像 发表于 05-18 16:04 821次阅读