0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

Cadence发布基于台积电N4P工艺的112G超长距离SerDes IP

Cadence楷登 来源:Cadence楷登 2023-04-28 10:07 次阅读

内容提要

● 基于 DSP 的灵活速率 SerDes IP 已针对 PPA 进行优化,适用于下一代云网络AI/ML 和 5G 无线应用

● 新架构提供卓越的 ELR 性能,能实现有损信道和反射信道的系统稳定性

● 该 IP 支持 ELR、LR、MR 和 VSR 应用,并在不同的信道上提供灵活的功耗节省能力

楷登电子(美国 Cadence 公司NASDAQ:CDNS)今日发布基于台积电 N4P 工艺的 112G 超长距离(112G-ELR)SerDes IP,该 IP 适用于超大规模 ASIC人工智能/机器学习(AI/ML)加速器、交换架构系统级芯片(SoC)和 5G 无线基础设施。超长距离 SerDes PHY 支持 43db 的插入损耗(IL),比特误码率为 10e-7,从而提供超出长距离标准规范的额外性能裕度,并可为开放箱式平台以及较长直连铜(DAC)电缆的有损信道和反射信道提供卓越的系统稳定性。

基于台积电 N4P 工艺(台积电 5nm 技术平台的性能增强版)的 Cadence 112G-ELR SerDes PHY IP 采用业界领先的基于数字信号处理器(DSP)的 SerDes 架构,配备最大似然序列检测(MLSD)和反射消除技术。

该 SerDes PHY IP 符合 IEEE 和 OIF Long-Reach(LR)标准,同时为 ELR 应用提供了额外的性能裕度。优化的功耗、性能和面积非常适合不同的用户场景,包括高端口密度应用。

除了 ELR 和 LR 信道外,该 IP 还支持中距离(MR)和极短距离(VSR)应用,在不同的信道上提供灵活的功耗节省能力。支持的数据速率从 1G 到 112G 不等,采用 NRZ 和 PAM4 信号,可通过背板、直连电缆(DAC)、芯片到芯片和芯片到模块信道实现可靠的高速数据传输。

“基于台积电 N4P 工艺的 Cadence 112G-ELR IP 显著提升了芯片性能,将使我们的共同客户受益,依托不断进步的 Cadence IP 解决方案和台积电先进工艺技术,帮助他们应对设计挑战,”台积电设计基础设施管理部负责人 Dan Kochpatcharin说道,“我们与 Cadence 的最新合作促进了超大规模、人工智能/机器学习、5G 基础设施和其他应用的新技术开发。”

“我们基于台积电 N4P 解决方案的下一代 112G-ELR SerDes 为客户应用提供卓越的性能裕度和系统稳定性,”Cadence 公司全球副总裁兼 IP 事业部总经理 Sanjive Agarwala说道,“我们与领先的超大规模和数据中心客户紧密合作,十分了解严苛的行业要求,因此开发出增强架构,可改善 112G SerDes 的所有关键参数。我们基于台积电 N4P 工艺的 112G-ELR SerDes 解决方案进一步巩固了我们在为超大规模数据中心提供高性能连接 IP 方面的领导地位。此外,客户还可以获得台积电 N4P 工艺带来的相关技术优势。”

Cadence 目前在台积电 N4P 测试芯片上包含了 112G-ELR,展现出强大的性能。基于台积电 N4P 工艺的 Cadence 112G-ELR SerDes 解决方案现已面向客户推出,有不同版本可供选择,为公司的 PAM4 SerDes 建立了庞大的客户群。基于台积电 N4P 工艺的 112G-ELR SerDes PHY IP 是 Cadence IP 产品组合的一部分,支持 Cadence 智能系统设计(Intelligent System Design)战略,该战略可实现卓越的先进节点 SoC 设计。

审核编辑:汤梓红

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 台积电
    +关注

    关注

    43

    文章

    5276

    浏览量

    164795
  • 工艺
    +关注

    关注

    3

    文章

    539

    浏览量

    28585
  • Cadence
    +关注

    关注

    62

    文章

    881

    浏览量

    140787
  • 芯片设计
    +关注

    关注

    15

    文章

    895

    浏览量

    54411

原文标题:Cadence 发布基于台积电 N4P 工艺的下一代 112G 扩展长距离 SerDes IP,加快超大规模系统级芯片设计

文章出处:【微信号:gh_fca7f1c2678a,微信公众号:Cadence楷登】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    AMD硅芯片设计中112G PAM4串扰优化分析

    在当前高速设计中,主流的还是PAM4的设计,包括当前的56G,112G以及接下来的224G依然还是这样。突破摩尔定律2.5D和3D芯片的设计又给高密度高速率芯片设计带来了空间。
    发表于 03-11 14:39 176次阅读
    AMD硅芯片设计中<b class='flag-5'>112G</b> PAM4串扰优化分析

    高速 112G 设计和通道运行裕度

    高速 112G 设计和通道运行裕度
    的头像 发表于 12-05 14:24 356次阅读
    高速 <b class='flag-5'>112G</b> 设计和通道运行裕度

    自动化建模和优化112G封装过孔 ——封装Core层过孔和BGA焊盘区域的阻抗优化

    自动化建模和优化112G封装过孔 ——封装Core层过孔和BGA焊盘区域的阻抗优化
    的头像 发表于 11-29 15:19 246次阅读
    自动化建模和优化<b class='flag-5'>112G</b>封装过孔 ——封装Core层过孔和BGA焊盘区域的阻抗优化

    # #冷战 张忠谋回母校演讲称:应避免冷战

    行业资讯
    深圳市浮思特科技有限公司
    发布于 :2023年10月26日 17:17:08

    Cadence扩大TSMC N3E制程IP产品组合,推出新一代224G-LR SerDes IP,助力超大规模SoC设计

    ●  112G-ELR SerDes 在 TSMC N3E 制程上的硅结果实现了最佳 PPA ●  多个 Cadence IP 测试芯片在 TSMC N3E 制程上成功流片,包括 P
    的头像 发表于 09-26 10:10 366次阅读

    112G 高速I/O互连产品,为数字化转型加速

    (以下简称“TE”)一直都在。近期 TE 再推新品-QSFP 112G 1xSMT 连接器与笼,进一步助力您的快速数据传输需求! 新品系列概览 该产品系列在设计上支持 112G-PAM4 信号调制,每端口总数据速率可达 400 Gbps,具有信号完整性、高密度性和卓越散热
    的头像 发表于 09-04 12:56 342次阅读

    Cadence收购Rambus SerDes和存储器接口PHY IP业务

    中国上海,2023 年 7 月 28 日——楷登电子(美国 Cadence 公司,NASDAQ:CDNS)近日宣布,双方已就 Cadence 收购 Rambus SerDes 和存储器接口 PHY
    的头像 发表于 07-28 17:11 1039次阅读

    112G高速连接器又添重磅玩家 安费诺发布新品释放AI硬件算力效能

    ,ExaMAX2® Gen2较上一代在性能方面有了显著改进。此次升级将使ExaMAX2® 连接器在信号完整性(包括反射和隔离)方面成为性能最佳的112G连接器之一。
    的头像 发表于 07-21 09:16 3257次阅读
    <b class='flag-5'>112G</b>高速连接器又添重磅玩家 安费诺<b class='flag-5'>发布</b>新品释放AI硬件算力效能

    Cadence 数字、定制/模拟设计流程通过认证,Design IP 现已支持 Intel 16 FinFET 制程

    流程现已通过 Intel 16 FinFET 工艺技术认证,其 Design IP 现可支持 Intel Foundry Services(IFS)的此工艺节点。 与此同时,Cadence
    的头像 发表于 07-14 12:50 407次阅读
    <b class='flag-5'>Cadence</b> 数字、定制/模拟设计流程通过认证,Design <b class='flag-5'>IP</b> 现已支持 Intel 16 FinFET 制程

    Amphenol安费诺焕新发布ExaMAX2® Gen2 解放AI硬件算力效能,引领112G风潮!

    ,ExaMAX2 Gen2较上一代在性能方面有了显著改进。此次升级将使ExaMAX2连接器在信号完整性(包括反射和隔离)方面成为性能最佳的112G连接器之一。
    发表于 07-13 16:48 598次阅读
    Amphenol安费诺焕新<b class='flag-5'>发布</b>ExaMAX2® Gen2 解放AI硬件算力效能,引领<b class='flag-5'>112G</b>风潮!

    Cadence发布面向TSMC 3nm 工艺112G-ELR SerDes IP 展示

    3nm 时代来临了!Cadence 在 2023 年 TSMC 北美技术研讨会期间发布了面向台积电 3nm 工艺(N3E)的 112G 超长距离
    的头像 发表于 07-10 09:26 441次阅读

    Cadence 发布面向 TSMC 3nm 工艺112G-ELR SerDes IP 展示

    3nm 时代来临了!Cadence 在 2023 年 TSMC 北美技术研讨会期间发布了面向台积电 3nm 工艺(N3E)的 112G 超长距离
    发表于 05-19 16:25 807次阅读
    <b class='flag-5'>Cadence</b> <b class='flag-5'>发布</b>面向 TSMC 3nm <b class='flag-5'>工艺</b>的 <b class='flag-5'>112</b>G-ELR <b class='flag-5'>SerDes</b> <b class='flag-5'>IP</b> 展示

    Cadence发布面向TSMC 3nm工艺112G-ELR SerDes IP展示

    3nm 时代来临了!Cadence 在 2023 年 TSMC 北美技术研讨会期间发布了面向台积电 3nm 工艺(N3E)的 112G 超长距离
    的头像 发表于 05-19 15:23 703次阅读
    <b class='flag-5'>Cadence</b><b class='flag-5'>发布</b>面向TSMC 3nm<b class='flag-5'>工艺</b>的<b class='flag-5'>112</b>G-ELR <b class='flag-5'>SerDes</b> <b class='flag-5'>IP</b>展示

    MLCC龙头涨价;车厂砍单芯片;28nm设备订单全部取消!

    %。西安二厂预计将生产13.5万片,比之前的14.5万片减少了约7%。业界观察人士认为,三星选择砍掉部分NAND产能,因为当前内存市场形势惨淡。 【28nm设备订单全部取消!】 4
    发表于 05-10 10:54

    Cadence与GUC在人工智能、高性能计算和网络方面展开合作,促进先进封装技术发展

    楷登电子(美国 Cadence 公司,NASDAQ:CDNS)近日宣布,Cadence 112G-LR SerDes 在 Global Unichip Corp.(GUC)的 HBM3
    的头像 发表于 05-09 15:06 1175次阅读