0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

Cadence发布基于台积电N4P工艺的112G超长距离SerDes IP

Cadence楷登 来源:Cadence楷登 2023-04-28 10:07 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

内容提要

● 基于 DSP 的灵活速率 SerDes IP 已针对 PPA 进行优化,适用于下一代云网络、AI/ML 和 5G 无线应用

● 新架构提供卓越的 ELR 性能,能实现有损信道和反射信道的系统稳定性

● 该 IP 支持 ELR、LR、MR 和 VSR 应用,并在不同的信道上提供灵活的功耗节省能力

楷登电子(美国 Cadence 公司,NASDAQ:CDNS)今日发布基于台积电 N4P 工艺的 112G 超长距离(112G-ELR)SerDes IP,该 IP 适用于超大规模 ASIC人工智能/机器学习(AI/ML)加速器、交换架构系统级芯片(SoC)和 5G 无线基础设施。超长距离 SerDes PHY 支持 43db 的插入损耗(IL),比特误码率为 10e-7,从而提供超出长距离标准规范的额外性能裕度,并可为开放箱式平台以及较长直连铜(DAC)电缆的有损信道和反射信道提供卓越的系统稳定性。

基于台积电 N4P 工艺(台积电 5nm 技术平台的性能增强版)的 Cadence 112G-ELR SerDes PHY IP 采用业界领先的基于数字信号处理器(DSP)的 SerDes 架构,配备最大似然序列检测(MLSD)和反射消除技术。

该 SerDes PHY IP 符合 IEEE 和 OIF Long-Reach(LR)标准,同时为 ELR 应用提供了额外的性能裕度。优化的功耗、性能和面积非常适合不同的用户场景,包括高端口密度应用。

除了 ELR 和 LR 信道外,该 IP 还支持中距离(MR)和极短距离(VSR)应用,在不同的信道上提供灵活的功耗节省能力。支持的数据速率从 1G 到 112G 不等,采用 NRZ 和 PAM4 信号,可通过背板、直连电缆(DAC)、芯片到芯片和芯片到模块信道实现可靠的高速数据传输。

“基于台积电 N4P 工艺的 Cadence 112G-ELR IP 显著提升了芯片性能,将使我们的共同客户受益,依托不断进步的 Cadence IP 解决方案和台积电先进工艺技术,帮助他们应对设计挑战,”台积电设计基础设施管理部负责人 Dan Kochpatcharin说道,“我们与 Cadence 的最新合作促进了超大规模、人工智能/机器学习、5G 基础设施和其他应用的新技术开发。”

“我们基于台积电 N4P 解决方案的下一代 112G-ELR SerDes 为客户应用提供卓越的性能裕度和系统稳定性,”Cadence 公司全球副总裁兼 IP 事业部总经理 Sanjive Agarwala说道,“我们与领先的超大规模和数据中心客户紧密合作,十分了解严苛的行业要求,因此开发出增强架构,可改善 112G SerDes 的所有关键参数。我们基于台积电 N4P 工艺的 112G-ELR SerDes 解决方案进一步巩固了我们在为超大规模数据中心提供高性能连接 IP 方面的领导地位。此外,客户还可以获得台积电 N4P 工艺带来的相关技术优势。”

Cadence 目前在台积电 N4P 测试芯片上包含了 112G-ELR,展现出强大的性能。基于台积电 N4P 工艺的 Cadence 112G-ELR SerDes 解决方案现已面向客户推出,有不同版本可供选择,为公司的 PAM4 SerDes 建立了庞大的客户群。基于台积电 N4P 工艺的 112G-ELR SerDes PHY IP 是 Cadence IP 产品组合的一部分,支持 Cadence 智能系统设计(Intelligent System Design)战略,该战略可实现卓越的先进节点 SoC 设计。

审核编辑:汤梓红

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 台积电
    +关注

    关注

    44

    文章

    5787

    浏览量

    174770
  • 工艺
    +关注

    关注

    4

    文章

    708

    浏览量

    30112
  • Cadence
    +关注

    关注

    68

    文章

    999

    浏览量

    146211
  • 芯片设计
    +关注

    关注

    15

    文章

    1128

    浏览量

    56452

原文标题:Cadence 发布基于台积电 N4P 工艺的下一代 112G 扩展长距离 SerDes IP,加快超大规模系统级芯片设计

文章出处:【微信号:gh_fca7f1c2678a,微信公众号:Cadence楷登】欢迎添加关注!文章转载请注明出处。

收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    基于TE Connectivity QSFP-DD 112G连接器数据手册的技术解析

    TE Connectivity (TE) 堆叠式四通道小型可插拔双密度 (QSFP-DD) 112G连接器和屏蔽罩为数据基础设施提供改进的互连解决方案。QSFP-DD产品支持112G PAM4速度
    的头像 发表于 11-04 15:39 252次阅读

    TE Connectivity QSFP 112G SMT连接器与屏蔽罩技术解析

    TE Connectivity QSFP 112G SMT连接器和屏蔽罩可实现每端口高达400Gbps的高速数据传输。 这些连接器支持112G-PAM4调制,并向后兼容,可轻松从现有解决方案升级
    的头像 发表于 11-03 15:56 467次阅读

    新思科技LPDDR6 IP已在台公司N2P工艺成功流片

    新思科技近期宣布,其LPDDR6 IP已在台公司 N2P 工艺成功流片,并完成初步功能验证。这一成果不仅巩固并强化了新思科技在先进工艺节点
    的头像 发表于 10-30 14:33 1758次阅读
    新思科技LPDDR6 <b class='flag-5'>IP</b>已在台<b class='flag-5'>积</b>公司<b class='flag-5'>N2P</b><b class='flag-5'>工艺</b>成功流片

    Cadence AI芯片与3D-IC设计流程支持公司N2和A16工艺技术

    楷登电子(美国 Cadence 公司,NASDAQ:CDNS)近日宣布在芯片设计自动化和 IP 领域取得重大进展,这一成果得益于其与公司的长期合作关系,双方共同开发先进的设计基础设
    的头像 发表于 10-13 13:37 1935次阅读

    Cadence基于N4工艺交付16GT/s UCIe Gen1 IP

    我们很高兴展示基于成熟 N4 工艺打造的 Gen1 UCIe IP 的 16GT/s 眼图
    的头像 发表于 08-25 16:48 1641次阅读
    <b class='flag-5'>Cadence</b>基于<b class='flag-5'>台</b><b class='flag-5'>积</b><b class='flag-5'>电</b><b class='flag-5'>N4</b><b class='flag-5'>工艺</b>交付16GT/s UCIe Gen1 <b class='flag-5'>IP</b>

    贸泽即日起开售适用于数据中心和网络应用的 全新TE Connectivity QSFP 112G SMT连接器

    QSFP 112G SMT连接器支持112G-PAM4调制,具备出色的散热性能和向后兼容性,能轻松升级现有的解决方案。QSFP 112G连接器采用集成式散热桥和拉链式散热器技术,有助于提
    发表于 07-04 14:51 1369次阅读

    晟联科受邀出席技术研讨会,高速接口IP组合及解决方案助推海量数据畅行

    6月25日,中国技术研讨会在上海国际会议中心盛大召开。晟联科作为
    的头像 发表于 07-01 10:26 421次阅读
    晟联科受邀出席<b class='flag-5'>台</b><b class='flag-5'>积</b><b class='flag-5'>电</b>技术研讨会,高速接口<b class='flag-5'>IP</b>组合及解决方案助推海量数据畅行

    Cadence携手公司,推出经过其A16和N2P工艺技术认证的设计解决方案,推动 AI 和 3D-IC芯片设计发展

    :CDNS)近日宣布进一步深化与公司的长期合作,利用经过认证的设计流程、经过硅验证的 IP 和持续的技术协作,加速 3D-IC 和先进节点技术的芯片开发进程。作为
    的头像 发表于 05-23 16:40 1662次阅读

    西门子与合作推动半导体设计与集成创新 包括N3P N3C A14技术

    西门子和在现有 N3P 设计解决方案的基础上,进一步推进针对台
    发表于 05-07 11:37 1263次阅读

    英特尔18A与N2工艺各有千秋

    TechInsights与SemiWiki近日联合发布了对英特尔Intel 18A(1.8nm级别)和N2(2nm级别)
    的头像 发表于 02-17 13:52 990次阅读

    苹果M5芯片量产,采用N3P制程工艺

    工艺——N3P。与前代工艺相比,N3P在性能上实现了约5%的提升,同时在功耗方面降低了5%至10%。这一显著的进步意味着,搭载M5芯片的设备将能够提供更强大的处理能力,同时拥有更出色的
    的头像 发表于 02-06 14:17 1246次阅读

    美国Fab 21晶圆厂2024年Q4量产4nm芯片

    近日,据外媒报道,已确认其位于美国亚利桑那州的Fab 21晶圆厂将在2024年第四季度正式进入大批量生产阶段,主要生产4nm工艺(
    的头像 发表于 01-20 14:49 1051次阅读

    2025年起调整工艺定价策略

    近日,据台湾媒体报道,随着AI领域对先进制程与封装产能的需求日益旺盛,计划从2025年1月起,针对其3nm、5nm以及先进的CoWoS封装工艺进行价格调整。 具体而言,
    的头像 发表于 12-31 14:40 1308次阅读

    2nm工艺将量产,苹果iPhone成首批受益者

    。然而,最新的供应链消息却透露了一个不同的方向。据悉,A19系列芯片将采用的第三代3nm工艺(N3P)进行制造,并将由即将
    的头像 发表于 12-26 11:22 1022次阅读

    400G ZR光模块-高速长距离传输解决方案

    光模块厂家提供超长距离传输400G ZR光模块,本文介绍400G光模块工作原理,400G ZR光模块优势、价格、应用及400G和800
    的头像 发表于 12-23 14:43 1459次阅读