0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

新思科技面向台积公司先进技术推出多裸晶芯片设计解决方案,共同推动系统级创新

全球TMT 来源:全球TMT 作者:全球TMT 2022-11-16 16:25 次阅读

新思科技针对采用台积公司先进工艺和3DFabric™技术的2.5D/3D设计提供全面的EDA和IP解决方案,助力将集成度和功能提升到全新水平

为满足客户对异构计算密集型应用的复杂要求,新思科技(Synopsys,Inc.,纳斯达克股票代码:SNPS)近日宣布,推出业界领先的全面EDA和IP解决方案,面向采用了台积公司先进N7、N5和N3工艺技术的2D/2.5D/3D多裸晶芯片系统。基于与台积公司在3DFabric™技术和3Dblox™标准中的合作,新思科技提供了一系列全面的、系统级的、经过产品验证的解决方案,助力共同客户能够满足复杂的多裸晶芯片系统对于功耗和性能的严苛要求。

台积公司设计基础架构管理事业部负责人DanKochpatcharin表示:"新思科技在多裸晶芯片系统设计技术上取得的成就与台积公司在该领域的先进封装和硅工艺技术相得益彰,为我们的共同客户提供了全面解决方案,从而进一步推动半导体和系统级的创新。我们携手以差异化设计解决方案引领行业发展,为人工智能、高性能计算、互联网、移动设备等其他关键领域带来全新的应用。"

为什么系统级方法学对多裸晶芯片设计的成功至关重要

当前,诸多关键的驱动因素,如高成本效益的集成度、优化的系统成本和性能、更低的总功耗和更快的上市时间等,正在加速芯片设计向多裸晶芯片系统的转变。与单片系统相比,多裸晶芯片系统具有大量的相互依赖性,必须从系统的角度进行整体处理。新思科技EDA工具和IP可以处理多裸晶芯片系统的各方面问题,包括架构分区、硅/封装协同设计,热和功耗管理、实现、验证、软件验证、系统签核和芯片生命周期管理。

经过流片验证的新思科技3DIC Compiler是该解决方案中的一个关键技术。作为统一的多裸晶芯片协同设计和分析平台,3DICCompiler可与台积公司的3Dblox和3DFabric技术无缝集成,用于3D系统集成、先进的封装和从分析到签核的完整实现。通过3DICCompiler,开发者能够采用经台积公司N4P和N3E先进工艺认证的新思科技数字和定制设计流程,高效地将多个裸晶芯片整合到一起。新思科技广泛的IP组合,包括基于台积公司先进工艺技术开发的UCIe和HBM3IP,能够为多裸晶芯片系统提供高带宽和低功耗连接。

新思科技EDA事业部营销和战略副总裁SanjayBali表示:"无论是异构计算应用中的高度集成,还是规模和系统级复杂性的挑战,多裸晶芯片系统已成为实现更高阶系统功能的前进路径。通过与台积公司的紧密合作,我们提供了业界领先的全面、可扩展和值得信赖的EDA和IP解决方案,助力开发者在降低风险的情况下加速系统集成。"

关于新思科技

新思科技(Synopsys, Inc.,纳斯达克股票代码:SNPS)是众多创新型公司的Silicon toSoftware™("芯片到软件")合作伙伴,这些公司致力于开发我们日常所依赖的电子产品和软件应用。作为全球第15大软件公司,新思科技长期以来一直是电子设计自动化(EDA)和半导体IP领域的全球领导者,并且在软件安全和质量解决方案方面也发挥着越来越大的领导作用。无论您是先进半导体的片上系统(SoC)开发者,还是编写需要最高安全性和质量的应用程序的软件开发者,新思科技都能够提供您所需要的解决方案,帮助您推出创新性、高质量、安全的产品。

审核编辑:汤梓红

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 芯片
    +关注

    关注

    454

    文章

    50564

    浏览量

    422683
  • 台积
    +关注

    关注

    0

    文章

    14

    浏览量

    21205
  • 新思科技
    +关注

    关注

    5

    文章

    792

    浏览量

    50330
收藏 人收藏

    评论

    相关推荐

    西门子扩大与电合作推动IC和系统设计

    西门子数字化工业软件与电进一步扩大合作,基于电的新工艺,推行多个新项目的开发、产品认证以及技术创新,结合西门子EDA
    发表于 11-27 11:20 86次阅读

    思科技再获公司多项OIP年度合作伙伴大奖

    半导体技术领域的发展速度十分惊人,新思科技与公司(TSMC)始终处于行业领先地位,不断突破技术
    的头像 发表于 10-31 14:28 223次阅读

    思科技7月份行业事件

    思科技宣布推出面向英特尔代工EMIB先进封装技术的可量产
    的头像 发表于 08-12 09:50 555次阅读

    电布局FOPLP技术推动芯片封装新变革

    近日,业界传来重要消息,电已正式组建专注于扇出型面板封装(FOPLP)的团队,并规划建立小型试产线(mini line),标志着这家全球领先的半导体制造企业在芯片封装
    的头像 发表于 07-16 16:51 913次阅读

    思科技携手英特尔推出可量产Multi-Die芯片设计解决方案

    思科技(Synopsys)近日宣布推出面向英特尔代工EMIB先进封装技术的可量产
    的头像 发表于 07-16 09:42 555次阅读

    思科技引领EMIB封装技术革新,推出量产芯片设计参考流程

    ,即面向英特尔代工服务中的EMIB(嵌入式芯片互连桥接)先进封装技术,成功推出了可量产的
    的头像 发表于 07-11 09:47 472次阅读

    思科面向英特尔代工推出可量产的芯片设计参考流程,加速芯片创新

    3DIC Compiler协同设计与分析解决方案结合新思科技IP,加速英特尔代工EMIB技术的异构集成 摘要: 新思科技人工智能(AI)驱动型
    发表于 07-09 13:42 774次阅读

    思科推出业界首款PCIe 7.0 IP解决方案

    PCIe 7.0 IP解决方案,加速万亿参数领域的芯片设计 新思科推出业界首款完整的PCIe 7.0 IP解决
    的头像 发表于 06-29 15:13 600次阅读

    电探索先进芯片封装技术:矩形基板引领创新

    在全球半导体产业日新月异的今天,电(TSMC)再次站在了技术革新的前沿。据外媒最新报道,这家全球知名的芯片制造商正在研究一种新的先进
    的头像 发表于 06-24 10:54 723次阅读

    电研发芯片封装新技术:从到面板的革新

    在半导体制造领域,电一直是技术革新的引领者。近日,有知情人士透露,这家全球知名的芯片制造商正在积极探索一种全新的芯片封装
    的头像 发表于 06-22 14:31 1351次阅读

    思科技与公司深化EDA与IP合作

    思科技近日与公司宣布,在先进工艺节点设计领域开展了广泛的EDA和IP合作。双方的合作成果已经成功应用于一系列人工智能、高性能计算和移动
    的头像 发表于 05-13 11:04 499次阅读

    思科技与公司深度合作,推动芯片设计创新

     新思科技EDA事业部战略与产品管理副总裁Sanjay Bali表示:“新思科技在可投产的EDA流程和支持3Dblox标准的3DIC Compiler光子集成方面的先进成果,结合我们广泛的IP产品组合,使得我们与
    的头像 发表于 05-11 16:25 417次阅读

    思科面向公司先进工艺加速下一代芯片创新

    套件赋能可投产的数字和模拟设计流程能够针对台公司N3/N3P和N2工艺,助力实现芯片设计成功,并加速模拟设计迁移。 新思科技物理验证解决方案
    发表于 05-11 11:03 430次阅读
    新<b class='flag-5'>思科</b>技<b class='flag-5'>面向</b><b class='flag-5'>台</b><b class='flag-5'>积</b><b class='flag-5'>公司</b><b class='flag-5'>先进</b>工艺加速下一代<b class='flag-5'>芯片</b><b class='flag-5'>创新</b>

    思科技硬件加速解决方案技术日在成都和西安站成功举办

    近日,【新思科技术日】硬件加速验证解决方案专场成都站和西安站顺利举行,来自国内领先的系统公司
    的头像 发表于 04-19 17:35 435次阅读

    文远知行与联想车计算共同推出L4别自动驾驶解决方案

    文远知行与联想车计算共同推出的L4别自动驾驶解决方案是一项具有里程碑意义的合作。此次合作不仅将双方的先进技术进行了深度整合,更在自动驾驶领
    的头像 发表于 03-20 10:15 512次阅读