0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

10Gbps SerDes键合线封装规范

高频高速研究中心 来源:信号完整性与电源完整性 作者:信号完整性与电源 2020-11-12 15:31 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

对于10Gbps及以上数据速率的SerDes,每个数据位的单位间隔是随着近 20~30ps的信号上升/下降时间而缩短的。选择合适的封装互连结构,有效地传输这些信号已成为最大限度减少信号完整性问题的重要考虑因素,如串扰、阻抗不连续性等。对于低成本应用,键合线封装是替代相对高端的倒装芯片封装的首选方案,但它缺乏执行大I/O数、控制阻抗及为芯片提供有效电源的设计灵活性。

本文将讨论通过优化封装内的阻抗不连续性和改善其回波损耗性能,以满足10Gbps SerDes键合线封装规范。

差分阻抗

一个典型的SerDes通道包含使用两个单独互连结构的互补信号发射器和接收器之间的信息交换。两个端点之间的物理层包括一个连接到子卡的键合线封装或倒装芯片封装的发射器件。子卡通过一个连接器插在背板上。背板上的路由通过插入的子卡连接到一个或一组连接器。采用键合线或倒装芯片封装的接收芯片也位于这些子卡上。

如果设计不合适,一个通道中的这些多重转换将会影响信号完整性性能。在10Gbps及以上,通过最大限度地减少阻抗不连续性,得到适合的互连设计已成为提高系统性能的一个重要的考虑因素。由于封装内有许多不连续区,该收发器封装在提高回波损耗性能方面存在一个重要瓶颈。

SerDes通道设计通常为100Ω差分阻抗。由于差分信号采用奇模传播,差分对的每线奇模阻抗都必须是50Ω。差分对的每线信号都需要有50Ω的恒阻抗,以尽量减少回波损耗,最大限度地提高性能。

损耗较少的系统的奇模阻抗定义为:

为了优化每线阻抗,所有四个分量都需要平衡,以达到50Ω阻抗。对于差分对,在每一个单端信号传送一对信号,L12和C12分量都不存在,Zodd是自L/C的平方根。

一次预处理封装

有三个差分对的典型的键合线封装的截面如图1所示。发射器对以蓝色显示,居中的接收器对为红色。该封装基板是一个传统的4层基板,顶层有微带印制线,第二层和第三层是电源/接地,焊球在最后一层。这个一次预处理设计的优化可以满足基频数据速率下-15dB和一次谐波频率数据速率下-10dB的回波损耗规范。

图1 一次预处理封装


一个典型的键合线封装可以分成三个阻抗区;主要是感应键合线区、印制线路由传输线区和电容焊球/通孔区。

单端和差分TDR响应
时域反射计(TDR)技术用来监控从芯片到PCB的信号遇到的阻抗。图2显示了作为一个单端信号,也可作为一个差分信号驱动的差分对中的每线TDR响应。图1中只有一个对用于TDR分析,而其他对接地,忽略串扰对TDR响应的影响。
单端TDR曲线显示了主要电感、后面跟着一小段传输线的高阻抗键合线区互连结构,其后面是电容、低阻抗通孔和焊球区。由于在差分对键合线区有强大的相互感耦合,当相同的结构进行差分驱动时,电感键合线尖峰不太明显。由于差分设置的互电容增加了一倍,电容dip显着恶化。消除来自通孔/焊球区的额外电容是实现100Ω 差分阻抗的关键。图2 还显示了焊点区的电场(E-field)曲线,以及集中在焊点上的强电场。

图2 单端和差分TDR曲线

提高TDR 性能

图3显示了原来布局的变化(在焊点/通孔区)及其对差分TDR性能的影响。这些略大于焊点的孔是在焊点上的金属层Layout_2上实现的。原有布局的电容dip现在大约小到20Ω。另一个来自Layout_2的试图修改的部分是从松散耦合到紧耦合来改变通孔定位,如Layout_3所示。紧耦合通孔旨在提高差分对的串扰性能。它已在另一项研究中得到证明,串扰性能的改善微乎其微,这里不介绍这项研究的其他内容。Layout_3的粉色波形显示,由于额外两个通孔之间的电容耦合,电容dip略差。

图3 三种布局的差分TDR响应

回波损耗性能的影响

图4显示了每次修改后回波损耗性能的影响。Layout_3原始布局的整体回波损耗最差。Layout_2 显示出最佳的整体回波损耗,它直接关系到其TDR性能。

5GHz下Layout_2的回波损耗为-16dB,而在10GHz下为-14dB,可以轻易满足基频为-15dB的规范,以及10Gbps SerDes接口一次谐波频率-10dB的规范。

图4 每次修改后回波损耗性能的影响

芯片焊点环布局的影响
为了尽量减少对间串扰,理想的是用回波焊点隔开芯片上的每个差分对。当边缘速率在20-30ps级时,由于干扰源-受扰者串扰,可能严重恶化接收器性能,这一点至关重要。要保持通孔和焊球焊点区与Layout_2一致,图5给出了与芯片封装键合线连接相关的两个额外的封装布局变化。

图5 片芯焊点环和键合线布局变化

图6显示了三个布局的差分TDR和回波损耗性能。蓝色的Layout_2响应与前边的图一样。由于相对较小的间断电感,但其频域影响不变,Layout_4的TDR性能稍好。Layout_5 TDR响应显示,由于相对于其他两个布局的键合线,感应尖峰几乎为2倍。图6也显示了长键合线对回波损耗性能恶化的直接影响。

图6 由于 片芯焊点环和键合线布局的改变影响了TDR和回波损耗性能

本文小结

本文解释了键合线封装中的两个主要不连续区;讨论了10Gbps数据速率范围优化键合线封装布局的快速技术;也显示了键合线长度对回波损耗性能恶化的影响。

责任编辑:lq

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 芯片
    +关注

    关注

    462

    文章

    53534

    浏览量

    459001
  • 连接器
    +关注

    关注

    102

    文章

    15919

    浏览量

    145369
  • 封装
    +关注

    关注

    128

    文章

    9139

    浏览量

    147887

原文标题:SI-list【中国】10G SerDes 封装优化

文章出处:【微信号:si-list,微信公众号:高频高速研究中心】欢迎添加关注!文章转载请注明出处。

收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    芯片工艺技术介绍

    在半导体封装工艺中,芯片(Die Bonding)是指将晶圆芯片固定到封装基板上的关键步骤。
    的头像 发表于 10-21 17:36 1716次阅读
    芯片<b class='flag-5'>键</b><b class='flag-5'>合</b>工艺技术介绍

    IGBT 芯片平整度差,引发线与芯片连接部位应力集中,失效

    一、引言 在 IGBT 模块的可靠性研究中,线失效是导致器件性能退化的重要因素。研究发现,芯片表面平整度与
    的头像 发表于 09-02 10:37 1693次阅读
    IGBT 芯片平整度差,引发<b class='flag-5'>键</b><b class='flag-5'>合</b><b class='flag-5'>线</b>与芯片连接部位应力集中,<b class='flag-5'>键</b><b class='flag-5'>合</b>失效

    ‌TUSB1044 USB Type-C™ 10Gbps多协议双向线性重驱动器芯片总结

    TUSB1044是一款 USB Type-C Alt 模式转接驱动器开关,支持高达 10Gbps 的数据速率。这款与协议无关的线性转接驱动器能够支持 USB Type-C Alt 模式接口,包括
    的头像 发表于 08-09 10:42 1407次阅读
    ‌TUSB1044 USB Type-C™ <b class='flag-5'>10Gbps</b>多协议双向线性重驱动器芯片总结

    智多晶多分辨率HDMI传输Demo概述

    FPGA在图像传输领域扮演着非常重要的角色,FPGA的SerDes在图像传输领域是实现高速串行通信的核心技术,尤其在处理高分辨率、大带宽图像数据时发挥了关键作用,SerDes可提供高达3Gbps、6
    的头像 发表于 07-22 11:37 846次阅读
    智多晶多分辨率HDMI传输Demo概述

    铝丝的具体步骤

    铝丝常借助超声楔焊技术,通过超声能量实现铝丝与焊盘的直接。由于所用劈刀工具头为楔形,
    的头像 发表于 07-16 16:58 1258次阅读

    硅限幅器二极管、封装和可芯片 skyworksinc

    电子发烧友网为你提供()硅限幅器二极管、封装和可芯片相关产品参数、数据手册,更有硅限幅器二极管、封装和可
    发表于 07-09 18:32
    硅限幅器二极管、<b class='flag-5'>封装</b>和可<b class='flag-5'>键</b><b class='flag-5'>合</b>芯片 skyworksinc

    什么是引线键合?芯片引线键合保护胶用什么比较好?

    引线键合的定义--什么是引线键合?引线键合(WireBonding)是微电子封装中的关键工艺,通过金属细丝(如金线、铝线或铜线)将芯片焊盘与
    的头像 发表于 06-06 10:11 884次阅读
    什么是引线<b class='flag-5'>键合</b>?芯片引线<b class='flag-5'>键合</b>保护胶用什么比较好?

    芯片封装中的打线介绍

    线就是将芯片上的电信号从芯片内部“引出来”的关键步骤。我们要用极细的金属线(多为金线、铝线或铜线)将芯片的焊盘(bond pad)和支
    的头像 发表于 06-03 18:25 1555次阅读

    芯片封装技术工艺流程以及优缺点介绍

    芯片封装是半导体制造的关键环节,承担着为芯片提供物理保护、电气互连和散热的功能,这其中的技术就是将裸芯片与外部材料连接起来的方法。
    的头像 发表于 03-22 09:45 4995次阅读
    芯片<b class='flag-5'>封装</b><b class='flag-5'>键</b><b class='flag-5'>合</b>技术工艺流程以及优缺点介绍

    金丝的主要过程和关键参数

    ,金丝工艺便能与其他耐受温度在300℃以下的微组装工艺相互适配,在高可靠集成电路封装领域得到广泛运用。
    的头像 发表于 03-12 15:28 3232次阅读
    金丝<b class='flag-5'>键</b><b class='flag-5'>合</b>的主要过程和关键参数

    Dockcase推出USB-C 10Gbps 扩展坞

    2 月 6 日消息,海外厂商 Dockcase 近日推出了一款七合一 USB-C 10Gbps 扩展坞,为数码设备用户带来了全新的解决方案。 从接口配置来看,该扩展坞十分丰富。它拥有 1 个
    的头像 发表于 02-07 18:02 1215次阅读

    什么是引线键合(WireBonding)

    线(WireBonding)线是一种使用细金属线
    的头像 发表于 01-06 12:24 1714次阅读
    什么是引线<b class='flag-5'>键合</b>(WireBonding)

    引线键合的基础知识

    引线键合是一种将裸芯片的焊垫与封装框架的引脚或基板上的金属布线焊区通过金属引线(如金线、铜线、铝线等)进行连接的工艺。 这一步骤确保了芯片与外部电路的有效电气连接和信号传输。
    的头像 发表于 01-02 10:18 2504次阅读
    引线<b class='flag-5'>键合</b>的基础知识

    带你一文了解什么是引线键合(WireBonding)技术?

    微电子封装中的引线键合技术引线键合技术在微电子封装领域扮演着至关重要的角色,它通过金属线将半导体芯片与外部电路相连,实现电气互连和信息传递。
    的头像 发表于 12-24 11:32 2647次阅读
    带你一文了解什么是引线<b class='flag-5'>键合</b>(WireBonding)技术?

    10Gbps传输速率高速线缆,对于不同长度的线缆,TLK1101E和ONET1191P是否需要做信号调节?

    10Gbps传输速率高速线缆,长度分的1M,2M,3M,5M的产品,对于不同长度的线缆,TLK1101E和ONET1191P IC是需要做信号调节???
    发表于 12-12 08:33