0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

芯片是如何实现多达100多亿个晶体管的

5qYo_ameya360 来源:皇华电子元器件IC供应商 作者:皇华电子元器件 2020-09-04 18:12 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

随着芯片工艺的不断提升,芯片中可以多达100多亿个晶体管,如此之多的晶体管,究竟是如何实现的呢?

当芯片被不停地放大,里面宛如一座巨大的城市。

这是一个Top-down View 的SEM照片,可以非常清晰的看见CPU内部的层状结构,越往下线宽越窄,越靠近器件层。

这是CPU的截面视图,可以清晰的看到层状的CPU结构,芯片内部采用的是层级排列方式,这个CPU大概是有10层。其中最下层为器件层,即是MOSFET晶体管。

Mos管在芯片中放大可以看到像一个“讲台”的三维结构,晶体管是没有电感、电阻这些容易产生热量的器件的。最上面的一层是一个低电阻的电极,通过绝缘体与下面的平台隔开,它一般是采用了P型或N型的多晶硅用作栅极的原材料,下面的绝缘体就是二氧化硅。 平台的两侧通过加入杂质就是源极和漏极,它们的位置可以互换,两者之间的距离就是沟道,就是这个距离决定了芯片的特性。

当然,芯片中的晶体管不仅仅只有Mos管这一种类,还有三栅极晶体管等,晶体管不是安装上去的,而是在芯片制造的时候雕刻上去的。 在进行芯片设计的时候,芯片设计师就会利用EDA工具,对芯片进行布局规划,然后走线、布线。

如果我们将设计的门电路放大,白色的点就是衬底, 还有一些绿色的边框就是掺杂层。

晶圆代工厂就是根据芯片设计师设计好的物理版图进行制造。 芯片制造的两个趋势,一个是晶圆越来越大,这样就可以切割出更多的芯片,节省效率,另外就一个就是芯片制程,制程这个概念,其实就是栅极的大小,也可以称为栅长,在晶体管结构中,电流从Source流入Drain,栅极(Gate)相当于闸门,主要负责控制两端源极和漏级的通断。 电流会损耗,而栅极的宽度则决定了电流通过时的损耗,表现出来就是手机常见的发热和功耗,宽度越窄,功耗越低。而栅极的最小宽度(栅长),也就是制程。 缩小纳米制程的用意,就是可以在更小的芯片中塞入更多的电晶体,让芯片不会因技术提升而变得更大。 但是我们如果将栅极变更小,源极和漏极之间流过的电流就会越快,工艺难度会更大。

芯片制造过程共分为七大生产区域,分别是扩散、光刻、刻蚀、离子注入、薄膜生长、抛光、金属化,光刻和刻蚀是其中最为核心的两个步骤。 而晶体管就是通过光刻和蚀刻雕刻出来的,光刻就是把芯片制作所需要的线路与功能区做出来。 利用光刻机发出的光通过具有图形的光罩对涂有光刻胶的薄片曝光,光刻胶见光后会发生性质变化,从而使光罩上得图形复印到薄片上,从而使薄片具有电子线路图的作用。 这就是光刻的作用,类似照相机照相。照相机拍摄的照片是印在底片上,而光刻刻的不是照片,而是电路图和其他电子元件。

刻蚀是使用化学或者物理方法有选择地从硅片表面去除不需要材料的过程。通常的晶圆加工流程中,刻蚀工艺位于光刻工艺之后,有图形的光刻胶层在刻蚀中不会受到腐蚀源的显著侵蚀,从而完成图形转移的工艺步骤。刻蚀环节是复制掩膜图案的关键步骤。

而其中,还涉及到的材料就是光刻胶,我们要知道电路设计图首先通过激光写在光掩模板上,然后光源通过掩模板照射到附有光刻胶的硅片表面,引起曝光区域的光刻胶发生化学效应,再通过显影技术溶解去除曝光区域或未曝光区域,使掩模板上的电路图转移到光刻胶上,最后利用刻蚀技术将图形转移到硅片上。

而光刻根据所采用正胶与负胶之分,划分为正性光刻和负性光刻两种基本工艺。在正性光刻中,正胶的曝光部分结构被破坏,被溶剂洗掉,使得光刻胶上的图形与掩模版上图形相同。 相反地,在负性光刻中,负胶的曝光部分会因硬化变得不可溶解,掩模部分则会被溶剂洗掉,使得光刻胶上的图形与掩模版上图形相反。

我们可以简单地从微观上讲解这个步骤。

在涂满光刻胶的晶圆(或者叫硅片)上盖上事先做好的光刻板,然后用紫外线隔着光刻板对晶圆进行一定时间的照射。原理就是利用紫外线使部分光刻胶变质,易于腐蚀。

溶解光刻胶:光刻过程中曝光在紫外线下的光刻胶被溶解掉,清除后留下的图案和掩模上的一致。

“刻蚀”是光刻后,用腐蚀液将变质的那部分光刻胶腐蚀掉(正胶),晶圆表面就显出半导体器件及其连接的图形。然后用另一种腐蚀液对晶圆腐蚀,形成半导体器件及其电路。

清除光刻胶:蚀刻完成后,光刻胶的使命宣告完成,全部清除后就可以看到设计好的电路图案。

而100多亿个晶体管就是通过这样的方式雕刻出来的,晶体管可用于各种各样的数字和模拟功能,包括放大,开关,稳压,信号调制和振荡器。 晶体管越多就可以增加处理器的运算效率;再者,减少体积也可以降低耗电量;最后,芯片体积缩小后,更容易塞入行动装置中,满足未来轻薄化的需求。

芯片晶体管横截面 到了3nm之后,目前的晶体管已经不再适用,目前,半导体行业正在研发nanosheet FET(FET是Field Effect Transistor的缩写,意思是场效应晶体管)和nanowire FET,它们被认为是当今finFET的前进之路。 三星押注的是GAA环绕栅极晶体管技术,台积电目前还没有公布其具体工艺细节。三星在2019年抢先公布了GAA环绕栅极晶体管,根据三星官方的说法,基于全新的GAA晶体管结构,三星通过使用纳米片设备制造出MBCFET(Multi-Bridge-Channel FET,多桥-通道场效应管),该技术可以显著增强晶体管性能,取代FinFET晶体管技术。

此外,MBCFET技术还能兼容现有的FinFET制造工艺的技术及设备,从而加速工艺开发及生产。

原文标题:芯片:一颗芯片含有100亿个晶体管的登峰造极技术之路

文章出处:【微信公众号:皇华电子元器件IC供应商】欢迎添加关注!文章转载请注明出处。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 芯片
    +关注

    关注

    462

    文章

    53543

    浏览量

    459214
  • 晶体管
    +关注

    关注

    78

    文章

    10262

    浏览量

    146311

原文标题:芯片:一颗芯片含有100亿个晶体管的登峰造极技术之路

文章出处:【微信号:ameya360,微信公众号:皇华电子元器件IC供应商】欢迎添加关注!文章转载请注明出处。

收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    MUN5136数字晶体管技术解析与应用指南

    onsemi MUN5136数字晶体管旨在取代单个器件及其外部电阻偏置网络。这些数字晶体管包含一晶体管和一单片偏置网络,单片偏置网络由两
    的头像 发表于 11-24 16:27 468次阅读
    MUN5136数字<b class='flag-5'>晶体管</b>技术解析与应用指南

    电压选择晶体管应用电路第二期

    电压选择晶体管应用电路第二期 以前发表过关于电压选择晶体管的结构和原理的文章,这一期我将介绍一下电压选择晶体管的用法。如图所示: 当输入电压Vin等于电压选择晶体管QS的栅极控制电压时
    发表于 11-17 07:42

    多值电场型电压选择晶体管结构

    ,有没有一种简单且有效的器件实现对电压的选择呢?本文将介绍一种电场型多值电压选择晶体管,之所以叫电压型,是因为通过调控晶体管内建电场大小来实现对电压的选择,原理是PN结有内建电场,通过
    发表于 09-15 15:31

    晶体管架构的演变过程

    芯片制程从微米级进入2纳米时代,晶体管架构经历了从 Planar FET 到 MBCFET的四次关键演变。这不仅仅是形状的变化,更是一次次对物理极限的挑战。从平面晶体管到MBCFET,每一次架构演进到底解决了哪些物理瓶颈呢?
    的头像 发表于 07-08 16:28 1890次阅读
    <b class='flag-5'>晶体管</b>架构的演变过程

    晶体管光耦的工作原理

    晶体管光耦(PhotoTransistorCoupler)是一种将发光器件和光敏器件组合在一起的半导体器件,用于实现电路之间的电气隔离,同时传递信号或功率。晶体管光耦的工作原理基于光电效应和半导体
    的头像 发表于 06-20 15:15 633次阅读
    <b class='flag-5'>晶体管</b>光耦的工作原理

    下一代高速芯片晶体管解制造问题解决了!

    允许两晶体管容纳在一晶体管的面积内,同时提升性能并降低功耗。然而,CFET 的生产难度极高,因此像 Imec 这样的芯片制造商和研究人员
    发表于 06-20 10:40

    无结场效应晶体管详解

    当代所有的集成电路芯片都是由PN结或肖特基势垒结所构成:双极结型晶体管(BJT)包含两背靠背的PN 结,MOSFET也是如此。结型场效应晶体管(JFET) 垂直于沟道方向有一
    的头像 发表于 05-16 17:32 992次阅读
    无结场效应<b class='flag-5'>晶体管</b>详解

    什么是晶体管?你了解多少?知道怎样工作的吗?

    晶体管(Transistor)是一种‌半导体器件‌,用于‌放大电信号‌、‌控制电流‌或作为‌电子开关‌。它是现代电子技术的核心元件,几乎所有电子设备(从手机到超级计算机)都依赖晶体管实现功能。以下
    的头像 发表于 05-16 10:02 3442次阅读

    LP395 系列 36V 功率晶体管数据手册

    LP395 是一款具有完全过载保护的快速单片晶体管。这非常 片上包括高增益晶体管、电流限制、功率限制和热 过载保护,使其几乎难以因任何类型的过载而销毁。适用于 该器件采用环氧树脂 TO-92 晶体管封装,额定电流为
    的头像 发表于 05-15 10:36 551次阅读
    LP395 系列 36V 功率<b class='flag-5'>晶体管</b>数据手册

    多值电场型电压选择晶体管结构

    ,有没有一种简单且有效的器件实现对电压的选择呢?本文将介绍一种电场型多值电压选择晶体管,之所以叫电压型,是因为通过调控晶体管内建电场大小来实现对电压的选择,原理是PN结有内建电场,通过
    发表于 04-15 10:24

    晶体管电路设计(下)

    晶体管,FET和IC,FET放大电路的工作原理,源极接地放大电路的设计,源极跟随器电路设计,FET低频功率放大器的设计与制作,栅极接地放大电路的设计,电流反馈型OP放大器的设计与制作,进晶体管
    发表于 04-14 17:24

    晶体管电路设计(下) [日 铃木雅臣]

    本书主要介绍了晶体管,FET和Ic,FET放大电路的工作原理,源极接地放大电路的设计,源极跟随电路的设计,FET低频功率放大器的设计和制作,栅极接地放大电路的设计,电流反馈行型op放大器的设计与制作
    发表于 03-07 13:55

    晶体管电路设计与制作

    这本书介绍了晶体管的基本特性,单电路的设计与制作, 双管电路的设计与制作,3~5电路的设计与制作,6以上电路的设计与制作。书中具体内容有:直流工作解析,交流工作解析,接地形式,单
    发表于 02-26 19:55

    BJT晶体管的工作原理

    BJT(Bipolar Junction Transistor)是双极结型晶体管的缩写,是一种三端有源器件,通过控制基区电流来控制集电区电流,从而实现电流的放大、调节和开关等功能。BJT的工作原理
    的头像 发表于 12-31 16:11 5341次阅读