探秘ICS841402I:PCIe与sRIO时钟生成的理想之选
在电子设计领域,时钟信号的稳定性和准确性对于系统的性能至关重要。今天,我们就来深入了解一款优化的PCIe和sRIO时钟生成器——ICS841402I。
文件下载:841402DKILF.pdf
产品概述
ICS841402I是一款专为电信、网络和工业应用设计的时钟生成器。它使用25MHz并行谐振晶体,能够生成100MHz、125MHz、200MHz和400MHz的时钟信号,替代了需要多个振荡器和扇出缓冲器的解决方案。该设备具有出色的相位抖动,适用于需要精确和低抖动PCIe、sRIO或两者时钟信号的组件,还支持为PCIe应用配置扩频生成。
关键特性剖析
输出特性
- 双0.7V差分HCSL输出:可配置为PCIe(100MHz或200MHz)和sRIO(125MHz)时钟信号,满足不同应用场景的需求。
- LVCMOS/LVTTL参考时钟输出:提供了额外的灵活性,方便与其他设备进行接口。
输入特性
- 可选晶体振荡器接口:支持25MHz、18pF并行谐振晶体或LVCMOS/LVTTL单端参考时钟输入,用户可以根据实际需求进行选择。
频率特性
- 输出频率选择丰富:支持100MHz、125MHz、200MHz或400MHz的输出频率,VCO频率范围为950MHz - 1.25GHz。
- 低相位抖动:在200MHz时,使用25MHz晶体(12kHz – 20MHz)的RMS相位抖动典型值为1.21ps,满足PCI Express(2.5 Gb/S)、Gen 2(5 Gb/s)和Gen 3(8 Gb/s)的抖动要求(REF_OUT禁用)。
其他特性
- 扩频生成:可配置的扩频生成功能,有助于降低电磁干扰(EMI)。
- PLL旁路和输出使能:提供了更多的控制选项,方便用户根据实际情况进行调整。
- 宽工作温度范围:支持-40°C至85°C的环境工作温度,适用于各种恶劣环境。
- 环保封装:采用无铅(RoHS 6)封装,符合环保要求。
引脚分配与功能
ICS841402I采用32引脚VFQFN封装,引脚分配清晰明确,每个引脚都有特定的功能。例如,XTAL_IN和XTAL_OUT用于连接并行谐振晶体,MR/nOE用于主复位,OE_REFOUT用于输出使能等。详细的引脚描述和功能表在数据手册中有明确说明,工程师可以根据实际需求进行配置。
电气特性
绝对最大额定值
了解设备的绝对最大额定值对于确保设备的安全运行至关重要。ICS841402I的电源电压VDD最大为4.6V,输入和输出电压也有相应的限制。同时,还需要注意存储温度和封装热阻等参数。
DC电气特性
在DC电气特性方面,电源电压VDD为3.3V ± 5%,模拟电源电压VDD为VDD – 0.16至VDD。电源电流IDD和模拟电源电流IDA在输出未端接时也有相应的典型值。
AC电气特性
AC电气特性包括输出频率、输入频率、输出偏斜、周期到周期抖动、RMS相位抖动等参数。这些参数对于评估设备的性能和稳定性非常重要。例如,在不同输出频率下,设备的RMS相位抖动在一定范围内波动,工程师可以根据实际需求进行选择。
应用指南
未使用引脚的处理
对于未使用的输入和输出引脚,有一些推荐的处理方法。例如,LVCMOS控制引脚可以添加1kΩ电阻进行额外保护;REF_IN和晶体输入在不使用时可以悬空,但也可以通过1kΩ电阻接地进行保护;未使用的LVCMOS输出和差分输出可以悬空,且不建议连接走线。
晶体接口的驱动
XTAL_IN输入可以通过LVCMOS驱动器或差分驱动器的一侧通过交流耦合电容进行驱动。输入信号的幅度应在500mV至1.8V之间,压摆率不应小于0.2V/nS。在设计时,需要注意匹配阻抗,以确保信号的稳定性。
热释放路径
为了最大化散热和提高电气性能,需要在印刷电路板(PCB)上设计与封装暴露金属焊盘或散热片对应的焊盘图案,并通过热过孔将其连接到接地平面。热过孔的数量和直径需要根据具体应用进行调整,以确保良好的散热效果。
PCI Express应用
在PCI Express应用中,需要进行抖动分析。通过建立系统响应模型,将系统传递函数应用于时钟频谱,得到接收器看到的抖动频谱。不同的PCI Express版本有不同的评估范围和抖动结果报告方式,工程师需要根据具体要求进行设计。
推荐终端
根据不同的应用场景,推荐了不同的终端方式。当驱动器和接收器在不同的PCB上时,推荐使用源终端;当采用点对点连接时,推荐在接收器端进行匹配终端,并在驱动器端添加串联电阻以减少反射。
原理图布局
在原理图布局中,需要注意电源引脚的隔离,以减少随机噪声对内部PLL的影响。推荐将0.1µF电容尽可能靠近电源引脚放置,以实现最佳的滤波效果。同时,还需要根据具体情况调整负载电容,以确保频率准确性。
功率考虑
功率耗散
ICS841402I的总功率耗散包括核心功率和负载功率。通过计算不同部分的功率耗散,可以得到总功率耗散。例如,在VDD = 3.465V时,核心功率为596mW,HCSL输出功率为89mW,LVCMOS输出功率为13.7mW,总功率为698.7mW。
结温计算
结温Tj是影响设备可靠性的重要因素。通过公式Tj = θJA * Pd_total + TA,可以计算出结温。其中,θJA为结到环境的热阻,Pd_total为总功率耗散,TA为环境温度。在实际应用中,需要确保结温不超过125°C,以保证设备的可靠性。
可靠性与订购信息
ICS841402I的晶体管数量为12,330,具有一定的可靠性。同时,提供了不同的订购选项,包括托盘和卷带包装,温度范围为-40°C至85°C。
ICS841402I是一款功能强大、性能稳定的时钟生成器,适用于各种PCIe和sRIO应用。在设计过程中,工程师需要根据具体需求合理配置引脚、处理未使用引脚、注意热释放路径和功率考虑等方面,以确保设备的最佳性能和可靠性。你在使用类似时钟生成器时遇到过哪些问题呢?欢迎在评论区分享你的经验和见解。
发布评论请先 登录
探秘ICS841402I:PCIe与sRIO时钟生成的理想之选
评论