0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

玄铁C925首秀!思尔芯助推玄铁RISC‑V全场景验证与落地

思尔芯S2C 2026-04-01 10:03 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

面对日益复杂的AI推理任务与多样化的端侧需求,RISC‑V 凭借其灵活可扩展的架构特性,正成为 AI 时代的重要算力底座。然而,在RISC‑V高度碎片化的应用场景下, “如何在通用标准下做出差异化创新”成为关键命题,而答案往往藏在早期的处理器选型、 IP 评估与验证之中。


在近日举行的“2026 玄铁 RISC‑V 生态大会”上,阿里巴巴达摩院重磅发布全球最高性能 RISC‑V CPU IP——玄铁 C950,以及主打高能效的 C925。自此,连同早前发布的C930,玄铁构建起新一代旗舰级 RISC‑V CPU 产品矩阵。其中,玄铁 C925 处理器在思尔芯第八代原型验证系统“芯神瞳 S8‑100”平台上完成首发展示。作为 C930 的能效优化版,C925 以更高性价比精准契合智能终端、工业控制等中低算力场景的规模化需求。


阿里达摩院首席科学家孟建熠在会上表示:“芯片企业的SoC设计往往需要高中低产品搭配,玄铁的这三张牌,正是为了给客户提供一站式的解决方案。”


面对玄铁高中低不同层级的处理器矩阵,思尔芯早已实现与玄铁全系列高性能处理器的深度适配。思尔芯副总裁陈英仁表示:“其实早在之前,我们就已经完成了与玄铁全系列高性能处理器的深度适配,R 系列与 C 系列均有成熟 Demo 验证。基于这一合作基础,思尔芯广泛的原型验证产品组合,可支撑从 IP 到系统的全场景验证,为玄铁及客户量身打造创新方案,加速先进 RISC‑V 芯片开发。”


039c43ce-2d6f-11f1-96ea-92fbcf53809c.jpg

思尔芯副总裁陈英仁现场讲解


此次 C925 的首发演示,基于思尔芯第八代原型验证系统——芯神瞳 S8‑100(搭载 AMD VP1902 芯片)。该系统凭借创新的硬件架构与高性能 I/O 互联拓扑,显著提升了系统性能、数据吞吐量与验证效率;配合最新的RTL 级分割编译、多系统调试、实时控制等软件工具,可快速部署复杂芯片或完整 SoC 的原型验证环境。同时,思尔芯还提供丰富的外设子卡、降速桥方案及快速定制服务,进一步加快系统搭建与验证节奏。


03a8abfa-2d6f-11f1-96ea-92fbcf53809c.jpg

玄铁 C925基于思尔芯S8-100首发展示


这不仅是一次新品首发,更是玄铁与思尔芯共同打造的解决方案范式的延续。双方通过“左移”策略,将 IP 评估与架构选型前置到设计早期,从源头规避风险,打通从 IP 评估到应用场景的前端设计闭环。由此,芯片研发也从“确保芯片设计正确”,升级为“确保设计出正确的芯片”,从而有效加速研发进程,支撑复杂芯片创新高效落地。


事实上,双方的合作由来已久。玄铁 C907、R908 等高性能 IP 处理器此前均已在思尔芯原型验证系统上完成验证和展示,技术协同与生态互信持续加深。


03b7ca18-2d6f-11f1-96ea-92fbcf53809c.jpg


值得关注的是,玄铁今年的一个重要变化,是从底层软件走向更明确的下游应用场景,主动寻找细分赛道、头部客户与垂直行业标杆。因为只有从真实应用需求中生长出来的创新,才能在场景中建立真正的竞争力,而非停留在概念层面的“生态话术”。


“‘标准化’曾是工业时代的皇冠,但在 RISC-V高度碎片化的今天,它正逐渐成为一种枷锁。如何在通用标准之下实现快速创新?”思尔芯副总裁陈英仁指出:“没有任何一家公司能独自完成全部工作。客户希望获得面向新技术与新应用的完整解决方案,以支持自身产品的快速迭代——这需要 EDA 工具在早期就介入验证与评估,也正是 EDA 的核心价值所在。”


基于此,思尔芯积极构建开放生态,与玄铁等行业头部伙伴深度协同,将 IP、架构、评估与应用场景提前纳入前端设计闭环,帮助复杂芯片创新从理念走向现实。此前,双方共建的玄铁IP评测中心,已实现从 IP 到系统的全场景验证,为 RISC‑V 生态注入更多确定性。


当算力需求日益碎片化,EDA 与 IP 的深度协同将成为破局关键。思尔芯正通过与玄铁的紧密合作,持续推动 RISC‑V 从“可用”走向“好用”,为 AI 时代的新兴应用筑牢底层算力基石。在算力重构的时代节点上,思尔芯正与玄铁一道,让每一次底层创新都拥有落地的路径。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • cpu
    cpu
    +关注

    关注

    68

    文章

    11320

    浏览量

    225832
  • RISC-V
    +关注

    关注

    49

    文章

    2941

    浏览量

    53519
  • 思尔芯
    +关注

    关注

    0

    文章

    152

    浏览量

    1743
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    西门子EDA亮相2026RISC-V生态大会

    2026年3月24日,“开放·连接” 2026 RISC-V 生态大会在上海圆满举办。西门子 EDA 携 Veloce proFPGA CS 系列亮相展台,为在场观众展示了专为
    的头像 发表于 04-01 13:43 1558次阅读

    直击RISC-V生态大会,看ALINX FPGA+RISC-V解决方案

    2026年3月24日,由达摩院主办的 RISC-V 行业年度盛会“RISC-V生态大会”现场人头攒动。在主论坛展区一角,ALINX 最新推出的AXPGL50 开发板吸引了众多参会者
    的头像 发表于 03-30 14:58 1320次阅读

    微亮相2026RISC-V生态大会

    3月24日,2026RISC-V生态大会于上海圆满落幕,这场汇聚政企研大咖与领军企业的全球RISC-V生态核心盛会,全方位展现了该架构在AI大模型时代的技术突破与
    的头像 发表于 03-25 14:06 336次阅读

    RT-Thread 邀您参与“开放・连接”2026 RISC-V 生态大会,携手共铸 RISC-V”纪元

    2026年3月24日,由浦东新区人民政府科经委指导,达摩院主办,上海开放处理器产业创新中心、RISC-V工作委员会、中国开放指令(RISC-V)生态联盟联合协办的本届
    的头像 发表于 03-22 10:05 545次阅读
    RT-Thread 邀您参与“开放・连接”2026<b class='flag-5'>玄</b><b class='flag-5'>铁</b> <b class='flag-5'>RISC-V</b> 生态大会,携手共铸 <b class='flag-5'>RISC-V</b>“<b class='flag-5'>芯</b>”纪元

    新思科技邀您共赴2026RISC-V生态大会

    作为从芯片到系统的工程解决方案的全球领导者,新思科技积极投入 RISC-V 生态建设,与国内合作伙伴深度合作,共同推动 RISC-V 技术创新。作为首批无剑联盟成员和多年合作伙伴,
    的头像 发表于 03-19 17:41 1726次阅读

    RISC-V创新中心联合达摩院发布无剑芯片设计平台定制版

    设计平台定制版”,标志着RISC-V生态建设取得新突破。江苏省工信厅电子信息产业处、苏州市工信局电子信息产业处,以及达摩院、国科技、
    的头像 发表于 03-18 16:30 456次阅读

    大咖集结·即刻报名 | 2026 RISC-V 生态大会主论坛议程正式发布!

    2026 年 3 月 24 日,“开放·连接” 2026 RISC-V 生态大会将在上海世博桐森酒店盛大启幕。主论坛议程现已正式发布,立即扫描下方海报二维码报名。期待与大家再聚申城,春暖花开,共启
    发表于 03-17 20:45

    Powered by XuanTie,Qwen Inside:阿里通义大模型携手 RISC-V开启“端侧智能”新纪元

    在 AI 迈向“端边云协同”的新时代,大模型的价值不仅在于云端的超强算力,更在于能否高效、低成本地部署到千行百业的终端设备中。近日,阿里通义大模型与达摩院旗下 RISC-V 宣布将基于开源架构
    的头像 发表于 01-12 11:49 372次阅读
    Powered by XuanTie,Qwen Inside:阿里通义大模型携手<b class='flag-5'>玄</b><b class='flag-5'>铁</b> <b class='flag-5'>RISC-V</b>开启“端侧智能”新纪元

    新思科技HAPS-200助力阿里巴巴达摩院加速C930开发验证

    在AI驱动的时代,验证不仅仅是功能正确,更要确保性能、功耗和软件兼容性。HAPS-200的引入,助力达摩院团队能够在设计早期完成系统级验证,显著缩短上市时间,降低风险,并推动
    的头像 发表于 11-18 11:12 1054次阅读

    学以致用 虚位以待|RV学院课程正式上线,与PLCT实验室邀您创“”未来

    等多款处理器产品,实现全场景性能需求覆盖,包括智能终端、网络通讯、AI 智算、服务器及周边等多个热门场景。 团队积极拥抱开源,坚持开放创新,已逐渐构建起以
    发表于 10-29 17:14

    【RT-Thread× | 硬核直播】RISC-V新核E901发布!RT-Thread手把手带你玩转生态! | 博观讲堂

    重磅消息!下周四!RT-Thread携手阿里巴巴达摩院,带来RISC-V技术深度直播!2025年8月,正式发布嵌入式E系列全新一代产
    的头像 发表于 10-21 19:47 706次阅读
    【RT-Thread×<b class='flag-5'>玄</b><b class='flag-5'>铁</b> | 硬核直播】<b class='flag-5'>RISC-V</b>新核E901发布!RT-Thread手把手带你玩转<b class='flag-5'>玄</b><b class='flag-5'>铁</b>生态! | 博观讲堂

    RT-Thread生成RISC-V BSP的CDK工程开发指南 | 技术集结

    目录开发环境配置工程创建CDK工程运行CDK工程编译工程运行与调试RT-Thread课程上线系列RISC-VBSP上手指南RT-Thread已对
    的头像 发表于 09-28 10:06 4637次阅读
    RT-Thread生成<b class='flag-5'>玄</b><b class='flag-5'>铁</b><b class='flag-5'>RISC-V</b> BSP的CDK工程开发指南 | 技术集结

    下一代旗舰处理器C930:双算力引擎,助力 RISC-V高性能计算

    在2025 RISC-V中国峰会的高性能计算论坛上,阿里巴巴达摩院高级技术专家贾昊分享了处理器IP和生态的最新进展。他表示,IP持
    的头像 发表于 07-18 13:35 3763次阅读

    RT-Thread BSP全面支持全系列RISC-V 处理器 | 技术集结

    RT-ThreadBSP全面支持全系列RISC-V处理器。系列RISC-V处理器由阿里达
    的头像 发表于 07-03 18:03 3451次阅读
    RT-Thread BSP全面支持<b class='flag-5'>玄</b><b class='flag-5'>铁</b>全系列<b class='flag-5'>RISC-V</b> 处理器 | 技术集结

    邀您共赴2025 RISC-V中国峰会!

    在上海张江科学会堂盛大启幕。作为国内首家数字EDA供应商,(S2C)将受邀亮相本届RISC-V中国峰会。
    的头像 发表于 06-26 09:52 1473次阅读
    <b class='flag-5'>思</b><b class='flag-5'>尔</b><b class='flag-5'>芯</b>邀您共赴2025 <b class='flag-5'>RISC-V</b>中国峰会!