0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

晟联科UCIe+SerDes方案塑造高性能计算(HPC)新未来

科技讯息 来源:科技讯息 作者:科技讯息 2024-12-25 10:17 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

从2001年到现在,全球半导体市场规模的增长先后主要依靠PC、Smart Phone和HPC三大驱动力。在HPC的驱动下,全球半导体市场规模将从2023年的5150亿美元增长到2028年的8000亿美元,CAGR高达9.2%。基于SerDes的Chip-to-Chip技术能够实现HPC集群的万卡、十万卡等超大规模组网,提升整体数据中心的算力协同效率。

wKgZPGdrazmAGtiMAAD6NTBeN28869.png

数据来源:World Semiconductor Trade Statistics

UCIe+SerDes对大算力芯片的价值

目前,基于UCIe的Multi-Die Chiplet是实现More than Moore的重要手段,结合先进的2.5D和3D封装技术已经实现产业化的高效量产与推广,成为国内外HPC芯片的主流设计选择。

wKgZO2drazqAClL8AAJhID4fM1g545.png

图源:晟联科

UCIe作为统一的接口标准,可以让不同Foundry,不同工艺之间的Chiplet互联,让Chiplet的封装成本和效率得到进一步优化,最终将Chiplet推向Market Place的终极形态。

晟联科16G/32G UCIe IP解决方案作为一种低延时、低功耗和高性能的Chiplet芯片互联方案,正在为Chiplet的广泛应用场景赋能。目前在高性能计算(HPC)、数据中心、CPU、加速器等应用场景助力Chiplet实现低功耗和低延迟。

晟联科UCIe+SerDes高速IP对大算力芯片的价值
1、High Bandwidth 高带宽

当前大部分国内HPC芯片Die-to-Die Bandwidth在几百GB/s~1TB/s之间,国际巨头HPC芯片Die-to-Die Bandwidth在10TB/s级别。UCIe+SerDes技术,提升了数据传输效率,使得海量数据能够在芯片内部及芯片间快速流通,满足人工智能、高性能计算等领域对高速数据传输能力的迫切需求。

2、Low Latency 低延时

UCIe SPEC要求在2D和2.5D封装下实现≤ 2ns的Latency,高速SerDes的RX+TX Latency通常为10ns上下,UCIe+SerDes技术,将会有效优化信号传输路径、减少信号失真及采用高效的时钟同步机制,为实时数据处理、大参数模型训练等场景提供了坚实的技术支撑。

3、Improve Time-to-Market 加快市场速度

HPC芯片作为大算力芯片,Die面积越做越大,采用Multi-Die有利于提升良率,不同Die也可以灵活配置成不同的产品系列,从而进一步降低成本,满足未来多元化、复杂化的计算需求,加快Time-to-Market的节奏。

UCIe+SerDes,实现Interface IP高速互连

为了应对HPC等大算力应用带来的挑战,晟联科112G SerDes跟光模块配合实现Chip-to-Chip高速互连,让分布式运行的多Die集成为一颗高性能运行的芯片,做到低延时,高速度。同时支持同构和异构集成HPC芯片架构,并提供优秀的产品性能表现。

wKgZPGdrazqADmSBAAFUdN2WiEQ966.png

▲ 晟联科112G SerDes IP跟光模块配合实现Chip-to-Chip高速互连

UCIe SPEC要求在2D和2.5D封装下Latency≤2ns,在3D封装下≤125ps。Speed要求要求32GT/s。

晟联科UCIe+SerDes高速IP互连解决方案能经过多年的研发和积累,是国内少数在先进工艺,同时支持32G UCIe和112G SerDes的高速接口IP解决方案的公司,能够实现High Speed + Low Latency + Long Reach,晟联科支持HPC高性能计算客户取得更大的创新:

• UCIe速率达到32GT/s,达到业界领先水平

• 低延时,快至接近2ns

• 提供高效稳定的数据传输需求

UCIe+SerDes IP的使用方式主要有2种,一种是UCIe+SerDes IP跟xPU集成在同一个Die里,Die和Die之间采用同构或者异构的集成方式。

wKgZO2drazuAF8B_AAE1zpR8pNs674.png

▲ SerDes和UCIe在同构/异构集成系统中的应用方式

另外一种是UCIe+SerDes+PCIe等IP组成一个独立的IOD,并跟计算Die做互连,从而形成IOD和计算Die在功能上的分离。根据客户需求不同芯片可以采用不同的使用方式。

wKgZPGdrazuAYpjcAAD1liIvZSc266.png

▲ IOD的应用方式

晟联科,科技智连,异构集成

晟联科作为国内领先的高速接口IP供应商,致力于为加速算力提供高速接口解决方案。拥有涵盖远距离、低功耗、低延时的高速SerDes及UCIe IP、PCIe6.0高速接口IP解决方案,满足高性能计算。2014年起,公司自主研发并掌握DSP-based高速SerDes核心技术,PAM4 SerDes已经量产出货,并在2021年全球率先商用Die-to-Die技术!目前,公司的高速SerDes IP已有超过2亿条通道在世界500强客户芯片和设备中出货。

晟联科全球总部和研发中心位于上海,在深圳、武汉等地拥有办事处,为全国各地客户提供专业、周到、及时的售前、售中与售后的本地化技术支持服务。在专利方面,晟联科拥有20多项发明专利,为客户技术和应用场景赋能。

审核编辑 黄宇

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • HPC
    HPC
    +关注

    关注

    0

    文章

    342

    浏览量

    24831
  • SerDes
    +关注

    关注

    8

    文章

    230

    浏览量

    36579
  • UCIe
    +关注

    关注

    0

    文章

    52

    浏览量

    1994
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    Amphenol 400POS 0.635MM PITCH COM - HPC 连接器:高性能嵌入式应用新选择

    Amphenol 400POS 0.635MM PITCH COM - HPC 连接器:高性能嵌入式应用新选择 在嵌入式计算机领域,随着应用对性能和带宽的要求不断攀升,
    的头像 发表于 12-11 10:30 81次阅读

    2025 ICCAD | 重磅展示PCIe PHY+CTRL集成方案,3D Interface IP引领创新互联基石

    专业观众的技术盛宴上,国内领先的高速接口 IP 及解决方案提供商成为全场焦点:不仅首次公开展示 PCIe PHY+Controller 一体化
    的头像 发表于 11-28 10:11 227次阅读
    2025 ICCAD | <b class='flag-5'>晟</b><b class='flag-5'>联</b><b class='flag-5'>科</b>重磅展示PCIe PHY+CTRL集成<b class='flag-5'>方案</b>,3D Interface IP引领创新互联基石

    【产品介绍】Altair HPCWorks高性能计算管理平台(HPC平台)

    AltairHPCWorksAltair高性能计算平台最大限度地利用复杂的计算资源,并简化计算密集型任务的工作流程管理,包括人工智能、建模和仿真,以及可视化应用。强大的
    的头像 发表于 09-18 17:56 537次阅读
    【产品介绍】Altair HPCWorks<b class='flag-5'>高性能</b><b class='flag-5'>计算</b>管理平台(<b class='flag-5'>HPC</b>平台)

    拓普充电端子冠簧:以高性能连接技术,驱动电气化未来

    随着新能源汽车和大功率设备的快速发展,高效与可靠的电力连接已成为保障系统安全和性能的核心要素。拓普基于在连接器领域的持续深耕,推出新一代充电端子冠簧产品,以多项领先技术指标为高需求应用场景提供
    的头像 发表于 08-22 16:30 786次阅读
    拓普<b class='flag-5'>联</b><b class='flag-5'>科</b>充电端子冠簧:以<b class='flag-5'>高性能</b>连接技术,驱动电气化<b class='flag-5'>未来</b>

    受邀出席台积电技术研讨会,高速接口IP组合及解决方案助推海量数据畅行

    接口 IP 组合与解决方案,助力客户创新。 高速接口IP组合惊艳亮相,“打破边界,让数据畅行” 在数字化浪潮席卷全球的当下,数据量呈指数级增长,数据的高效稳定传输成为数字经济蓬勃发展的核心关键。研讨会现场,
    的头像 发表于 07-01 10:26 428次阅读
    <b class='flag-5'>晟</b><b class='flag-5'>联</b><b class='flag-5'>科</b>受邀出席台积电技术研讨会,高速接口IP组合及解决<b class='flag-5'>方案</b>助推海量数据畅行

    高性能计算集群在AI领域的应用前景

    随着人工智能技术的飞速发展,高性能计算集群(HPC)在AI领域的应用前景日益受到关注。HPC提供的计算能力与AI的智能分析能力相结合,为解决
    的头像 发表于 06-23 13:07 1062次阅读
    <b class='flag-5'>高性能</b><b class='flag-5'>计算</b>集群在AI领域的应用前景

    高性能计算面临的芯片挑战

    高性能计算(简称HPC)听起来像是科学家在秘密实验室里才会用到的东西,但它实际上是当今世界上最重要的技术之一。从预测天气到研发新药,甚至训练人工智能,高性能
    的头像 发表于 05-27 11:08 830次阅读
    <b class='flag-5'>高性能</b><b class='flag-5'>计算</b>面临的芯片挑战

    什么是SerDesSerDes有哪些应用?

    SerDes是一种功能块,用于对高速芯片间通信中使用的数字化数据进行序列化和反序列化。用于高性能计算HPC)、人工智能(AI)、汽车、移动和物联网(IoT)应用的现代片上系统(SoC
    的头像 发表于 03-27 16:18 4873次阅读
    什么是<b class='flag-5'>SerDes</b>?<b class='flag-5'>SerDes</b>有哪些应用?

    超级计算HPC 之间的界限日趋模糊

    难以区分,这推动了商业和科学应用性能的巨大提升,也给两者带来了类似的挑战。虽然超级计算高性能计算(HPC)的目标一直很相似(超快处理速度)
    的头像 发表于 03-17 10:33 841次阅读
    超级<b class='flag-5'>计算</b>与 <b class='flag-5'>HPC</b> 之间的界限日趋模糊

    康佳特推出高性能COM-HPC模块conga-HPC/cBLS

    德国康佳特,作为嵌入式和边缘计算技术的领先供应商,近日宣布扩展其高性能COM-HPC计算机模块产品线,推出了全新的conga-HPC/cBL
    的头像 发表于 02-08 16:49 910次阅读

    康佳特发布高性能COM-HPC模块

    德国康佳特近日宣布扩展其高性能COM-HPC计算机模块产品线,推出全新的conga-HPC/cBLS模块。该模块专为需要强大计算
    的头像 发表于 02-05 18:21 1243次阅读

    HPC计算的技术架构

    HPC计算结合了HPC的强大计算能力和云计算的弹性、可扩展性,为用户提供了按需获取高性能
    的头像 发表于 02-05 14:51 704次阅读

    CES 2025上黑芝麻智能与大陆集团签署合作备忘录,共同发力高性能计算单元 (HPC)

    黑芝麻智能与大陆集团(Continental)签署合作备忘录,双方将在高性能计算单元(HPC)领域展开合作。 CES 2025如期开幕,在此期间,黑芝麻智能与大陆集团(Continental)签署
    的头像 发表于 01-11 10:12 2109次阅读
    CES 2025上黑芝麻智能与大陆集团签署合作备忘录,共同发力<b class='flag-5'>高性能</b><b class='flag-5'>计算</b>单元 (<b class='flag-5'>HPC</b>)

    电获得高通高性能计算先进封装大单

    近日,据台媒最新报道,电成功夺得高通高性能计算(HPC)领域的先进封装大单,这一合作将涵盖AI PC、车用以及当前热门的AI服务器市场,甚至涉及高带宽存储器(HBM)的整合。 据悉,
    的头像 发表于 12-20 14:54 918次阅读

    计算HPC的关系

    尽管云计算HPC在架构、应用场景和成本效益等方面存在显著差异,但云计算HPC之间并非孤立存在,而是相互补充、协同发展的关系。下面,AI部落小编带您探讨云
    的头像 发表于 12-14 10:35 671次阅读