0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

新思科技携手英特尔推出可量产Multi-Die芯片设计解决方案

新思科技 来源:新思科技 2024-07-16 09:42 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

新思科技人工智能AI)驱动型多裸晶芯片(Multi-die)设计参考流程已扩展至英特尔代工(Intel Foundry)的EMIB先进封装技术,可提升异构集成的结果质量;

新思科技3DIC Compiler是一个从探索到签核的统一平台,可支持采用英特尔代工EMIB封装技术的多裸晶芯片协同设计;

新思科技用于多裸晶芯片设计的IP支持高效的芯片到芯片(die-to-die)连接和高内存带宽要求。

新思科技(Synopsys)近日宣布推出面向英特尔代工EMIB先进封装技术的可量产多裸晶芯片设计参考流程,该流程采用了Synopsys.ai EDA全面解决方案和新思科技IP。该经过优化的参考流程提供了一个统一的协同设计与分析解决方案,通过新思科技3DIC Compiler加速从芯片到系统的各个阶段的多裸晶芯片设计的探索和开发。此外,新思科技3DSO.ai与新思科技3DIC Compiler原生集成,实现了信号电源和热完整性的优化,极大程度地提高了生产力并优化系统性能。

随着带宽需求飙升至全新高度,许多公司正在加速转向多裸晶芯片设计,以提高其人工智能(AI)和高性能计算(HPC)应用的处理能力和性能。我们与英特尔代工长期深入合作,面向其EMIB封装技术打造可量产的AI驱动型多裸晶芯片设计参考流程,为我们的共同客户提供了全面的解决方案,助力他们成功开发十亿至万亿级晶体管的多裸晶芯片系统。

Sanjay Bali

EDA事业部战略与产品管理副总裁

新思科技

应对多裸晶芯片架构在设计和封装上的复杂性,需要采用一种全面整体的方法来解决散热、信号完整性和互连方面的挑战。英特尔代工的制造与先进封装技术,结合新思科技经认证的多裸晶芯片设计参考流程和可信IP,为开发者提供了一个全面且可扩展的解决方案,使他们能够利用英特尔代工EMIB封装技术来快速实现异构集成。

Suk Lee

副总裁兼生态系统技术办公室总经理

英特尔代工

面向多裸晶芯片设计的AI驱动型EDA参考流程和IP

新思科技为快速异构集成提供了一个全面且可扩展的多裸晶芯片系统解决方案。该从芯片到系统的全面解决方案可实现早期架构探索、快速软件开发和系统验证、高效的芯片和封装协同设计、稳健的芯片到芯片连接,以及更高的制造和可靠性。新思科技3DIC Compiler是该多裸晶芯片系统解决方案的关键组成部分,它与Ansys RedHawk-SC Electrothermal多物理场技术相结合,解决了2.5D/3D多裸晶芯片设计中关键的供电和散热的签核问题,已经被多位全球领先科技客户采用。此外,该解决方案还可通过针对2.5D和3D多裸晶芯片设计的自主AI驱动型优化引擎新思科技3DSO.ai,迅速地大幅提升系统性能和成果质量。

目前,新思科技正在面向英特尔代工工艺技术开发IP,提供构建多裸晶芯片封装所需的互连,降低集成风险并加快产品上市时间。相较于传统的手动流程,新思科技IP和新思科技3DIC Compiler相结合可以提供自动布线、中介层研究和信号完整性分析,从而减少工作量高达30%,并提升成果质量15%(以裕度衡量)。

上市时间和更多资源

该参考流程现已上市,可通过英特尔代工或新思科技获取。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 英特尔
    +关注

    关注

    61

    文章

    10275

    浏览量

    179337
  • 芯片设计
    +关注

    关注

    15

    文章

    1128

    浏览量

    56454
  • 新思科技
    +关注

    关注

    5

    文章

    926

    浏览量

    52645

原文标题:效率↑30%,结果质量↑15%,新思科技携手英特尔推出可量产Multi-Die芯片设计解决方案

文章出处:【微信号:Synopsys_CN,微信公众号:新思科技】欢迎添加关注!文章转载请注明出处。

收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    五家大厂盯上,英特尔EMIB成了?

    和联发科也正在考虑将英特尔EMIB封装应用到ASIC芯片中。   EMIB(Embedded Multi-die Interconnect Bridge,嵌入式多芯片互连桥)是
    的头像 发表于 12-06 03:48 5178次阅读

    英特尔举办行业解决方案大会,共同打造机器人“芯”动脉

    11月19日,在2025英特尔行业解决方案大会上,英特尔展示了基于英特尔® 酷睿™ Ultra平台的最新边缘AI产品及解决方案,并预览了针对
    的头像 发表于 11-19 21:51 5255次阅读
    <b class='flag-5'>英特尔</b>举办行业<b class='flag-5'>解决方案</b>大会,共同打造机器人“芯”动脉

    京东方携手英特尔推出首款AI驱动多频显示解决方案

    近日,BOE(京东方)与英特尔共同宣布,双方将携手推出基于人工智能技术的笔记本电脑显示屏节能解决方案。该方案融合AI多频显示(MFD)、1H
    的头像 发表于 11-11 10:13 2856次阅读

    思科技以AI驱动EDA加速Multi-Die创新

    Multi-Die设计将多个异构或同构裸片无缝集成在同一封装中,大幅提升了芯片的性能和能效,因而在高性能计算(HPC)、人工智能(AI)、数据分析、先进图形处理和其他要求严苛的应用领域中至关重要。
    的头像 发表于 11-07 10:17 342次阅读

    英特尔先进封装,新突破

    英特尔在技术研发上的深厚底蕴,也为其在先进封装市场赢得了新的竞争优势。 英特尔此次的重大突破之一是 EMIB-T 技术。EMIB-T 全称为 Embedded Multi-die Interconnect Bridge wit
    的头像 发表于 06-04 17:29 782次阅读

    思科技与英特尔在EDA和IP领域展开深度合作

    近日,在英特尔代工Direct Connect 2025上,新思科技宣布与英特尔在EDA和IP领域展开深度合作,包括利用其通过认证的AI驱动数字和模拟设计流程支持英特尔18A工艺;为I
    的头像 发表于 05-22 15:35 743次阅读

    更高效更安全的商务会议:英特尔联合海信推出会议领域新型垂域模型方案

    2025年4月16日,北京 ——在今日召开的专业视听行业的年度盛会InfoComm China 2025上,英特尔携手海信联合发布海信自研端侧会议领域垂域模型解决方案,助力商务会议更加安全、高效
    的头像 发表于 04-21 09:50 508次阅读
    更高效更安全的商务会议:<b class='flag-5'>英特尔</b>联合海信<b class='flag-5'>推出</b>会议领域新型垂域模型<b class='flag-5'>方案</b>

    盟通科技携手Acontis助力英特尔虚拟化驱动工业负载整合

    近期,盟通科技联合合作伙伴Acontis与英特尔针对虚拟化驱动工业负载的整合这一课题展开了合作。Acontis经过多年技术积累,推出了成熟、可靠且高效的实时虚拟化扩展方案,对于这些方案
    的头像 发表于 04-11 10:50 773次阅读
    盟通科技<b class='flag-5'>携手</b>Acontis助力<b class='flag-5'>英特尔</b>虚拟化驱动工业负载整合

    利用新思科Multi-Die解决方案加快创新速度

    Multi-Die设计是一种在单个封装中集成多个异构或同构裸片的方法,虽然这种方法日益流行,有助于解决与芯片制造和良率相关的问题,但也带来了一系列亟待攻克的复杂性和变数。尤其是,开发者必须努力确保
    的头像 发表于 02-25 14:52 1115次阅读
    利用新<b class='flag-5'>思科</b>技<b class='flag-5'>Multi-Die</b><b class='flag-5'>解决方案</b>加快创新速度

    英特尔推出具备高性能和能效的以太网解决方案

    和网络适配器,以及英特尔以太网控制器E610和网络适配器,旨在满足企业、电信、云、边缘、科学计算(HPC)和AI等领域日益增长的需求。这些新一代解决方案可以提供强劲的高性能连接,同时提升能效与安全性,并降低总体拥有成本(TCO)。 英特
    发表于 02-25 11:17 350次阅读
    <b class='flag-5'>英特尔</b><b class='flag-5'>推出</b>具备高性能和能效的以太网<b class='flag-5'>解决方案</b>

    思科技与英特尔携手完成UCIe互操作性测试

    近日,新思科技与英特尔携手合作,率先完成了UCIe(Universal Chiplet Interconnect Express)互操作性测试芯片演示,并成功
    的头像 发表于 02-18 14:18 780次阅读

    思科技全新40G UCIe IP解决方案助力Multi-Die设计

    随着物理极限开始制约摩尔定律的发展,加之人工智能不断突破技术边界,计算需求和处理能力要求呈现爆发式增长。为了赋能生成式人工智能应用,现代数据中心不得不采用Multi-Die设计,而这又带来了许多技术要求,包括高带宽和低功耗Die-to-Die连接。
    的头像 发表于 02-18 09:40 828次阅读

    利用Multi-Die设计的AI数据中心芯片对40G UCIe IP的需求

    。为了快速可靠地处理AI工作负载,Multi-Die设计中的Die-to-Die接口必须兼具稳健、低延迟和高带宽特性,最后一点尤为关键。本文概述了利用Multi-Die设计的AI数据中心芯片
    的头像 发表于 01-09 10:10 1657次阅读
    利用<b class='flag-5'>Multi-Die</b>设计的AI数据中心<b class='flag-5'>芯片</b>对40G UCIe IP的需求

    英特尔带您解锁云上智算新引擎

    在近日举办的2024火山引擎FORCE原动力大会上,英特尔与火山引擎联合发布基于英特尔 至强 6 性能核处理器的第四代服务器实例,以打造弹性算力底座的产品化实践。同时,英特尔携手扣子
    的头像 发表于 12-23 14:05 1235次阅读

    思科Multi-Die系统如何满足现代计算需求

    的处理需求。为此,我们不断创新工程技术,Multi-Die系统也应运而生。这种在单一封装中实现异构集成的技术突破,不仅带来了更优越的系统功耗和性能,还提高了产品良率,加速了更多系统功能的整合。
    的头像 发表于 12-19 10:34 993次阅读