0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

Efinity Interface Designer报错案例-v2

XL FPGA技术交流 2024-04-07 08:41 次阅读

(1)ERROR:Interface Designer constraint generation was not successfull,will not proceed to efx_pnr...

1db0f07e-f21c-11ee-b759-92fbcf53809c.png

原因:(1)有些客户使用Win7版本,目前Efinity对Win7的支持不好。建议升级成win10。

(2)杀毒软件删除了文件,实际interface生成约束是没有问题的,客户pnr的时候就报错,需要重新安装软件。

(3)电脑存在加密系统 。造成的现象是新建工程时interface可以打开,但是生成xxx.peri.xml文件之后再次打开就会报错。

(2)Interface打不开。

现象:(1)打开interface的时候指示:Efinity Interface Designer finished. Exit code = 1 Exit status : NormalInterface design file exists, check and migrate done1dc1c796-f21c-11ee-b759-92fbcf53809c.png(2)新建工程第一次可以打开interface Designer(3)删除xxx.peri.xml之后,第一次也可以打开Interface Designer.原因:电脑存在加密 (3) interface打不开打开interface Designer时会报以下错误。EfinityIPCatalogfinished.Exit code = 0Exit status:Normal

1dc68326-f21c-11ee-b759-92fbcf53809c.jpg

编译过程可能报以下错误:

ERROR: Interface Designer constraint generation was not successful, will not processpnr..

1dd93264-f21c-11ee-b759-92fbcf53809c.png

解决方案:安装VC_redist.x64.exe,注意参考软件安装指导的版本。

(4)repeated,non-bussed pin found in verilog template generation:clk_27m

1dde8f84-f21c-11ee-b759-92fbcf53809c.png

说明:在GPIO处定义了一个clk_27m,在pll的输出上又定义了一个clk_27m,两个信号名冲突。

(5)ERROR: Interface Designer constraint generation was not successful, will not processpnr..

1de4942e-f21c-11ee-b759-92fbcf53809c.png

原因:1)一般是软件有360或者别的杀毒软件的相关文件删除了,需要找回文件或者重新安装软件。

2)客户使用Win7版本,目前Efinity对Win7的支持不好。建议升级成win10。

(6)cannot connect to more than 4 different clocks per region on left and right

1dfcba54-f21c-11ee-b759-92fbcf53809c.png

1e014470-f21c-11ee-b759-92fbcf53809c.png

原因是在pinout文件中对应的Clock Region中,不能超过4个时钟去驱动。

  • 也就是GPIOR_PN_42,41,40三组差分对,不能由两组LVDS来驱动,因为每组LVDS时钟有lvds_fast_clk和lvds_slow_clk两个,两组就会有4个时钟在Region clock R13区域。

  • 结论就是把LVDS差分对放在同一个Clock Region.

(7)Resource name is empty

1e1f6fd6-f21c-11ee-b759-92fbcf53809c.png

解决方案:Resource是指管脚,这里是指没有分配管脚。

(8)用新版本软件打开老版本工程时interface Desinger打不开

1e2368a2-f21c-11ee-b759-92fbcf53809c.jpg


发给客户的peri.xml,客户打不开有问题,叫他们文本打开peri看看,有些客户没有动peri文件,但是内容却改了

(9) Valid characters are alphanumeric haracters with dash and underscore only

1e27576e-f21c-11ee-b759-92fbcf53809c.png

原因:在LVDS添加Block时不能添加bus,所以在Input Pin/Bus Name中命名上不能像总线一样添加[*]

(10)interface Designer打不开定位思路。

1e47d796-f21c-11ee-b759-92fbcf53809c.png

原因:查一下下面几点:

1. 系统环境路径设置

1e4bf452-f21c-11ee-b759-92fbcf53809c.png

2. python是否在firewall 允许的程序列表里

1e6a6a36-f21c-11ee-b759-92fbcf53809c.png

3. microsoft visual c++2015有安装吗?

这个有一个安装包,在打不开的时候可以安装

4. java 8有安装吗?

(11)烧写文件无法生成Using source file "D:/customer_Prj/googol/phy_jtag_bridge/work_pnr/spi_flash_loader.lbf"Missing Interface Designer LPF constraint file, no programming file will be generated.Open Interface Designer to createa project.原因:如果在interface Desinger中没有添加接口是不会生成bit文件的。

(12)These HSIOGPlOmust be placed at least 1 pair away from Mipl lane csi_rxc in order to avoid noise coupling from GPIOto MIPILane: GPIOR_ N_09,GPIOR_P 09

这个是一告警信息,意思是说差分信号要和单端信号之间隔开一组差分对。比如上面的警告,说的是GPIOR_PN_09这个差分对和要单端信号之间隔开一组差分对,也就是GPIOR_PN_08或者GPIOR_PN_10要空着不能接信号。当然如果放一些很低速的信号也是可以的比如复位信号,上电之后一般不再翻转,或者UART这样速率比较低的信号。

(13)The recommended phase shit step for the Calibration Clock is 45 degrees, Curent: 15.0000 degrees.

在使用hyperram时,对fpll的频率是有要求的。请具体参考以下格式对PLL的VCO频率和POST-divider参数进行设置。更详细的说明可以参考hyperram的datasheet或者本公众号关于hyperram的介绍。

1e6e4084-f21c-11ee-b759-92fbcf53809c.png


声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • Interface
    +关注

    关注

    0

    文章

    102

    浏览量

    38518
收藏 人收藏

    评论

    相关推荐

    CMSIS-RTOS V1与V2的区别是什么?

    最近的学习FreeRTOS,看到STM32CubeMX分别用CMSIS-RTOS V1,V2进行封装,请教CMSIS-RTOS V1与V2的有什么区别?如果用在产品项目,哪个版本合适?
    发表于 04-11 06:06

    使用ST-LINK V2联机下载程序,在keil5上显示报错是为什么?

    使用ST-LINK V2联机下载程序,在keil4.6 上是正确的,在keil5 上显示:ST-LINKUSB communicationerror。网上有人说需要下载三个文件:三个文件ST-LINKII-KEIL.dll,StorAcc.dll和TOOLS.INI,不知道从哪里可以下载?
    发表于 04-01 08:03

    ST-LINK/V2无法下载HEX文件到stm32g070cb中,是不支持吗?

    用 ST-LINK/V2无法下载HEX文件到stm32g070cb中,是不支持吗? 连接上了,不过没有识别,下载会报错。 下载前可以连接上,不过没有识别,如下图: 下载过程中如下图: 下载后如下图:
    发表于 03-29 06:20

    TLE9879QXA40使用pack 1.6.0的DMA_UART的example,打开V2配置时报错了是什么原因?

    TLE9879QXA40使用pack 1.6.0的DMA_UART的example,打开V2配置(版本2.7.3)时报错了,很多参数不显示了,见附件,请问是什么原因,谢谢!
    发表于 01-31 07:01

    使用uio Stick v2升级uIO-Stick_Firmware后无法连接怎么解决?

    使用uio Stick v2(不是uio Stick),通过config wizard for smart power switches工具控制SPOC系列智能功率开关,使用时通过updata
    发表于 01-26 07:06

    修改蜂鸟E203 v2内核源码后,hello world报错是哪里出了问题?

    修改蜂鸟E203 v2内核源码后,测试“hello world”程序,vivado仿真可以顺利通过,再输出界面打印出“hello world”字样,但上板后出现问题,hello world
    发表于 01-10 06:12

    LT8228从V1到V2是BUCK模式,从V2V1是BOOST模式,请问这个模式是固定的吗?

    看LT8228的示例,从V1到V2是BUCK模式,从V2V1是BOOST模式,请问,这个模式是固定的吗? 假如我输入V1是48
    发表于 01-05 07:10

    Efinity Interface Designer报错案例-v0

    (1)ERROR:Interface Designer constraint generation was not successfull,will not proceed
    的头像 发表于 12-12 09:52 340次阅读
    <b class='flag-5'>Efinity</b> <b class='flag-5'>Interface</b> <b class='flag-5'>Designer</b><b class='flag-5'>报错案</b>例-v0

    Efinity Interface Designer报错案例-v1

    (1)ERROR:Interface Designer constraint generation was not successfull,will not proceed
    的头像 发表于 12-12 09:52 454次阅读
    <b class='flag-5'>Efinity</b> <b class='flag-5'>Interface</b> <b class='flag-5'>Designer</b><b class='flag-5'>报错案</b>例-v1

    求助,如何自制ST-LINK V2

    如何自制ST-link V2
    发表于 11-02 08:21

    示波器DSO804A开机自检失败报错案

    近日某院校送修三台是德示波器DSO804A,客户反馈示波器开机自检失败报错,对仪器进行初步检测,确定与客户描述故障一致。本期将为大家分享本维修案例。 下面就是是德-DSO804A维修情况
    的头像 发表于 10-27 15:52 411次阅读
    示波器DSO804A开机自检失败<b class='flag-5'>报错案</b>例

    Arm Neoverse™ V2核心软件优化指南

    本文档描述了影响软件性能的Neoverse V2核心微体系结构的各个方面。 微体系结构细节仅限于对软件优化有用的细节。 文档仅涉及Neoverse V2核心的软件可见行为,而不涉及该行为背后的硬件原理
    发表于 08-24 06:29

    请问hbird v2的GPIO例程在哪找?

    请问hbird v2 的GPIO例程在哪找,sdk里面的和书上写的不一样
    发表于 08-16 07:09

    nexys4 A7-100T测试串口运行报错是怎么回事?

    , 64-bit Open On-Chip Debugger 0.10.0+dev-00036-gbfc178ffb (2021-02-01-06:41) Licensed under GNU GPL v2
    发表于 08-12 06:05

    正点原子STM32系列——精英V2开发板评测报告聚合帖

    华仔stm32 【正点原子STM32精英V2开发板体验】初识精英V2开发板【正点原子STM32精英V2开发板体验】资料获取方式 【正点原子STM32精英V2开发板体验《精英
    发表于 05-10 11:17