0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

高性能无损数据解压缩FPGA IP,LZO无损数据解压缩IP

axpro 来源:axpro 作者:axpro 2024-02-25 09:59 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

LZOAccel-D

LZO Data Decompression Core/无损数据解压缩IP Core

LZOAccel-D是一个无损数据解压缩引擎的FPGA硬件实现,兼容LZO 2.10标准。

Core接收压缩的输入数据块,产生解压缩后的数据块。Core分析数据块的头和尾,检查输入数据块的错误,并且输出解压缩后的数据载荷,所以用户不需要处理压缩的数据块。基于详尽的错误跟踪和报告特性,即使压缩数据块中出现错误,Core也可以平滑系统操作并且实现错误恢复。

基于快速处理的特性,平均每个时钟周期Core可以输出2个字节的解压缩数据,提供4.8Gbps的解压缩速率。用户可以例化多个Core来进一步提升系统的吞吐率。

LZOAccel-D采用AMBA AXI4-Stream数据接口,非常易于被使用和集成。LZOAccel-D可以脱机、独立运行,释放CPU的数据解压缩密集任务量。

内核特性:

使用LZO 2.10标准(oberhumer.com: LZO real-time data compression library)进行无损数据解压缩

最大32KB历史窗口大小

LZO编码格式

详尽的错误跟踪、报告及错误恢复

平均处理速率:2字节@时钟周期

无需处理器,脱机、独立运行

通过完全验证(Canterbury Corpus)的LZO IP

对外接口:

标准的AXI-Stream数据总线(64-bit数据宽度)

wKgaomXYsgGAP0JfAAFMpgBF33A308.png

性能指标:

4.8Gbps解压缩速率@300MHz内核时钟

资源使用(XCKU115为例,32KB搜索窗口大小):

LUTs:1900,FFs:1600,BRAM:16

可交付资料:

详细的用户手册

Design File:Post-synthesis EDIF netlist or RTL Source

Timing and layout constraints,Test or Design Example Project

技术支持:邮件,电话,现场,培训服务

Email:neteasy163z@163.com

LZO Decompression IP Block Diagram

wKgaomXYseuACHVtAABa1KStriY876.png



审核编辑 黄宇

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • FPGA
    +关注

    关注

    1664

    文章

    22501

    浏览量

    639031
  • IP
    IP
    +关注

    关注

    5

    文章

    1882

    浏览量

    156678
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    探秘ADV212:高性能JPEG2000视频编解码器

    Wavescale视频压缩/解压缩引擎,实现了与JPEG2000兼容的视频和静态图像编解码。它能够处理JPEG2000标准中的各种复杂
    的头像 发表于 04-18 15:35 486次阅读

    国产高性能ONFI IP解决方案全解析

    )时代,数据存储的吞吐量瓶颈日益凸显,高性能的ONFI IP能够确保大规模数据的高效存取,是SSD及先进存储系统的核心技术基石。2. 奎芯科技 ONFI
    发表于 01-13 16:15

    国产高性能ONFI IP解决方案全解析

    (HPC)时代,数据存储的吞吐量瓶颈日益凸显,高性能的ONFI IP能够确保大规模数据的高效存取,是SSD及先进存储系统的核心技术基石。 2. 奎芯科技 ONFI
    的头像 发表于 01-13 15:58 403次阅读

    linux的压缩解压操作

    进行压缩,然后传输压缩的文件,这样可以减少文件传输所需要的带宽和时间,在网络接收到文件之后再解压,就可以得到文件了。 文件的压缩有两种方式:有损压缩
    发表于 12-23 06:56

    借助CXL和压缩技术实现高效数据传输

    AI、科学计算、海量内存处理……这些硬核工作负载正在不断挑战系统极限。而 FPGA 异军突起,成为了实现高效数据传输的“关键推手”。想知道怎么在不改变整体架构的前提下,让带宽和能效实现“双飞跃”?答案就藏在压缩
    的头像 发表于 12-19 09:43 517次阅读
    借助CXL和<b class='flag-5'>压缩</b>技术实现高效<b class='flag-5'>数据</b>传输

    电能质量在线监测装置数据压缩对装置性能有哪些影响?

    降至工业级可接受范围, 不会影响核心监测功能(如采样精度、故障响应) 。以下是分维度的专业解析: 一、核心性能影响维度(分装置定位 + 压缩类型) 1. CPU 占用:硬件加速是关键,无损压缩影响极小
    的头像 发表于 12-17 10:28 485次阅读
    电能质量在线监测装置<b class='flag-5'>数据压缩</b>对装置<b class='flag-5'>性能</b>有哪些影响?

    如何配置电能质量在线监测装置的数据压缩存储功能?

    (FPGA/DSP),支持全类型数据压缩 中端装置 (工业侧):软件压缩 (LZ4/ZLIB),支持稳态数据和报表压缩 经济型装置 (低压
    的头像 发表于 12-17 10:26 616次阅读
    如何配置电能质量在线监测装置的<b class='flag-5'>数据压缩</b>存储功能?

    深入拆解:如何用协议网关打造EtherNet/IP与DeviceNet的无损数据通道

    深入拆解:如何用协议网关打造EtherNet/IP与DeviceNet的无损数据通道 1. 项目背景 我所在的包装车间,核心控制系统由一套较新的罗克韦尔ControlLogix PLC掌控,它通过
    的头像 发表于 12-16 15:25 295次阅读
    深入拆解:如何用协议网关打造EtherNet/<b class='flag-5'>IP</b>与DeviceNet的<b class='flag-5'>无损</b><b class='flag-5'>数据</b>通道

    电能质量在线监测装置支持哪些数据压缩算法?

    电能质量在线监测装置支持 无损压缩 和 有损压缩 两大类算法,适配不同数据类型(实时数据、历史数据、波形
    的头像 发表于 12-12 14:08 667次阅读
    电能质量在线监测装置支持哪些<b class='flag-5'>数据压缩</b>算法?

    电能质量在线监测装置的数据压缩存储功能对数据传输速度有影响吗?

    电能质量在线监测装置的数据压缩存储功能对数据传输速度的影响是 “双刃剑” : 核心正面影响: 压缩数据量减小,大幅降低传输带宽需求,缩短传输时间 (尤其适用于大文件如暂态录波、历史
    的头像 发表于 12-11 16:43 1343次阅读
    电能质量在线监测装置的<b class='flag-5'>数据压缩</b>存储功能对<b class='flag-5'>数据</b>传输速度有影响吗?

    找正难、数据断、效率低——蔡司柔性检测,1 步破解压缩机质检难题

    针对压缩机产品全生命周期的质量管控需求,蔡司打造模块化软件平台,搭配多测头技术,能对蜗杆、转子等95%的齿轮类型进行参数化检测。
    的头像 发表于 10-17 14:12 417次阅读
    找正难、<b class='flag-5'>数据</b>断、效率低——蔡司柔性检测,1 步破<b class='flag-5'>解压缩</b>机质检难题

    请问RT-FOTA固件校验通过但是解压缩失败是什么原因?

    芯片:STM32F407ZGT6 FOTA流程: 从SD卡中读取固件(压缩过的RBL)校验通过后开始解压缩搬运到Flash的0x8020000地址 已经确认读取的固件大小是正确的但是到解压缩这一步就失败了。 代码中位置 跟进
    发表于 09-26 07:41

    首次运行env.exe不成功是为什么?

    在网盘里下载了env1.5.2,解压缩有首次运行env.exe,程序弹出一下窗口就退出了,试了多个版本都不行,可能是因为什么原因?
    发表于 09-19 06:35

    FPGA利用DMA IP核实现ADC数据采集

    本文介绍如何利用FPGA和DMA技术处理来自AD9280和AD9708 ADC的数据。首先,探讨了这两种ADC的特点及其与FPGA的接口兼容性。接着,详细说明了使用Xilinx VIVADO环境下
    的头像 发表于 07-29 14:12 5314次阅读

    基于FPGA压缩算法加速实现

    本设计中,计划实现对文件的压缩解压,同时优化压缩中所涉及的信号处理和计算密集型功能,实现对其的加速处理。本设计的最终目标是证明在充分并行化的硬件体系结构 FPGA 上实现该算法时,可
    的头像 发表于 07-10 11:09 2582次阅读
    基于<b class='flag-5'>FPGA</b>的<b class='flag-5'>压缩</b>算法加速实现