0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

芯片也能“开天眼”?新思科技携手台积公司实现SLM PVT监控IP流片

新思科技 来源:未知 2023-07-11 17:40 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

开发复杂芯片时,无论是单片SoC还是Multi-Die系统,都需要克服更大的工艺、电压和温度(PVT)挑战,尤其是在采用先进节点时。为了提高性能和可靠性,片内PVT监控器已成为这些芯片中必不可少的“耳目”。


新思科技一直走在芯片监控解决方案的前沿,而这些解决方案是新思科技芯片生命周期管理(SLM)系列的一部分。最近,新思科技在台积公司N5和N3E工艺上完成了PVT监控IP测试芯片的流片。这是一个里程碑式的成功。从此,那些准备在这些先进节点上进行设计的开发者都可以从中受益。台积公司N3E工艺扩展了代工厂的3nm工艺家族,带来了更优的功耗、性能和产量,非常适合人工智能、高性能计算和移动通讯等应用中常见的计算密集型工作负载。台积公司N5工艺基于FinFET技术,与N7工艺相比,其速度提高约20%,功耗降低约40%。


新思科技SLM PVT监控IP目前已被全球140多家客户所采用,实现了600多项设计,可用于28nm至3nm工艺。IP本质上对工艺和制造技术很敏感,因此实现经验证的芯片性能是与芯片制造商建立信任的重要一环。经验证的IP可以缩短设计周期和节省成本。本文将进一步介绍监控IP如何助力提高芯片性能。


通过监控内部情况优化芯片健康状况


晶体管密度的增大、Multi-Die系统的出现以及对于突破芯片性能边界的追求等,都要求在整个芯片生命周期(从设计阶段到现场应用阶段)中监控PVT参数。此类监控的输出结果可带来深入的见解,从而激励芯片开发者采取行动来优化芯片健康状况,因而PVT监控对于先进节点半导体器件(例如具有FinFET和全环绕栅极(GAA)晶体管的器件)实现可靠操作和出色性能至关重要。


片内PVT子系统解决方案由多个片内监控器组成,这些监控器分别用于工艺检测、电压监控和温度传感。通过嵌入式监控IP可以了解所有这些方面的情况。PVT监控器的数据会输入中央管理中心(PVT控制器),并可通过标准接口进行访问。中央管理中心可根据客户不同的应用进行不同的配置,并集成到芯片的设计流程和架构中。


PVT监控是SLM的一个重要组成部分,其作用在半导体领域正变得越来越突出。Multi-Die系统中的裸片采用异构集成方式,这使厂商更加关注芯片的互连方式,也更加重视如何确保一个裸片的电压不会影响到封装内与之相邻的其他裸片。此外,监控对于单片SoC也很重要,尤其是在较小的工艺节点中,监控器可以标记互连中的IR压降等问题。


如今的芯片制造遭遇到了众多挑战,其中包括:

  • 多热点

  • 压降

  • 制成变异性

  • 工作负载难以预测

  • 供电不确定(太多或不足)


工艺检测器可以协助评估和监控芯片的速度,不管是从一个裸片到另一个裸片的速度,还是跨越大裸片时的速度。所收集的数据将有助于深入了解芯片老化,并可用于电压/时序分析、动态电压频率调整优化以及速度分组。电压监控器可测量多域电源电压和/或IR压降,以验证和优化器件的功耗分布网络,尤其是当器件面临任务模式工作负载的压力时。温度传感器能够严格控制器件的热活动。


经过质量认证的芯片IP


新思科技SLM PVT监控IP可用于多种用途,包括实时热谱图、能量/功耗优化以及用于性能增强的芯片评估等。此外,该IP还通过了TSMC9000计划的认证,后者为台积公司IP联盟计划(台积公司开放创新平台(OIP)的一个关键部分)的成员定义了一套精简版的IP质量评估标准。随着台积公司N5和N3E工艺的成功流片,新思科技将能够与客户一起分享有用的流片后特征分析报告。


下面一个例子可以体现出SLM PVT监控IP的工作方式。比如在AI用例中,由于工作负载很多,该芯片面临着严峻的热挑战,其功耗分布和IR压降均非常高。高功耗反过来又限制了性能,增加了运营费用和碳排放。SLM PVT监控IP可以提高该AI芯片的多核利用率,通过将监控器放置在热点附近,并凭借优化的性能功耗比和保持关键逻辑运算的算力供应裕量,更好地管理热不可预测性。


再来看一个由采用不同制程节点的裸片组成的Multi-Die系统。在这方面,制程变异性产生了影响,热问题也是如此。片上监控能够指示哪些裸片在变热并提供实际温度。这样一来,开发者便可以采取有意义的行动,例如降低电压、减慢时钟速度,甚至让某个区域休眠一段时间。


更完整的新思科技SLM系列产品则可解决多方面的挑战,包括规模和系统复杂性、不断演变的封装技术,以及不断增加的工作负载等。这些产品建立在充分的片内可观察性、分析和集成自动化的基础之上。为了在器件生命周期的每个阶段改善芯片健康状况和运行指标,这些产品会收集有意义的数据,从设计到生产再到测试和现场操作,提供连续分析和具有可行性的反馈。


在设计和现场应用之间形成闭环


芯片制造商再也不能对芯片内部的情况一无所知。片内可见性和洞察都是关键的工具,有助于优化半导体生命周期的每个阶段,并最终优化芯片质量。PVT监控加上全方位的SLM技术为开发者提供了一种准确高效的方式来了解芯片的内部和外部状况。











原文标题:芯片也能“开天眼”?新思科技携手台积公司实现SLM PVT监控IP流片

文章出处:【微信公众号:新思科技】欢迎添加关注!文章转载请注明出处。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 新思科技
    +关注

    关注

    5

    文章

    977

    浏览量

    52986

原文标题:芯片也能“开天眼”?新思科技携手台积公司实现SLM PVT监控IP流片

文章出处:【微信号:Synopsys_CN,微信公众号:新思科技】欢迎添加关注!文章转载请注明出处。

收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    芯动科技与雄立科技合作高性能100G网络通信芯片一次成功

    近日,一站式IP芯片定制赋型领军企业——芯动科技宣布,与国内全栈网络通信芯片和解决方案提供商——雄立科技携手合作的高性能100G网络通信
    的头像 发表于 02-05 09:46 900次阅读
    芯动科技与雄立科技合作高性能100G网络通信<b class='flag-5'>芯片</b>一次<b class='flag-5'>流</b><b class='flag-5'>片</b>成功

    思科技分享实现AI芯片一次成功的十大策略

    带来错失融资机会、产品上市延期以及由此导致的市场份额流失等严重后果。 随着越来越多的芯片公司和初创企业投入到 AI 芯片开发中,一次成功
    的头像 发表于 01-19 11:08 863次阅读

    Cadence公司成功第三代UCIe IP解决方案

    为推动小芯片创新的下一波浪潮,Cadence 成功其第三代通用小芯片互连技术(UCIe)IP 解决方案,在台
    的头像 发表于 12-26 09:59 531次阅读
    Cadence<b class='flag-5'>公司</b>成功<b class='flag-5'>流</b><b class='flag-5'>片</b>第三代UCIe <b class='flag-5'>IP</b>解决方案

    线性恒LED驱动芯片SLM510Aac-7G,轻松解决亮度不均难题

    在LED照明设计中,是否曾为驱动芯片的选型头疼过?SLM510Aac-7G单通道线性恒LED驱动芯片,主打的15mA-150mA可调电流、24V宽电压输入以及高达98%的转换效率。
    发表于 11-13 08:25

    思科技LPDDR6 IP已在台公司N2P工艺成功

    思科技近期宣布,其LPDDR6 IP已在台公司 N2P 工艺成功,并完成初步功能验证。这
    的头像 发表于 10-30 14:33 2168次阅读
    新<b class='flag-5'>思科</b>技LPDDR6 <b class='flag-5'>IP</b>已在台<b class='flag-5'>积</b><b class='flag-5'>公司</b>N2P工艺成功<b class='flag-5'>流</b><b class='flag-5'>片</b>

    思科技斩获2025年公司开放创新平台年度合作伙伴大奖

    思科技作为重要的合作伙伴,再次获公司认可。在2025年
    的头像 发表于 10-24 16:31 1362次阅读

    思科技旗下Ansys仿真和分析解决方案产品组合已通过公司认证

    还就面向TSMC-COUPE平台的AI辅助设计流程开展了合作。新思科技与公司共同赋客户有效开展芯片
    的头像 发表于 10-21 10:11 768次阅读

    Cadence AI芯片与3D-IC设计流程支持公司N2和A16工艺技术

    楷登电子(美国 Cadence 公司,NASDAQ:CDNS)近日宣布在芯片设计自动化和 IP 领域取得重大进展,这一成果得益于其与
    的头像 发表于 10-13 13:37 2443次阅读

    MediaTek采用电2纳米制程开发芯片

    MediaTek 今日宣布,MediaTek 首款采用电 2 纳米制程的旗舰系统单芯片(SoC)已成功完成设计(Tape out),
    的头像 发表于 09-16 16:40 1241次阅读

    Cadence基于电N4工艺交付16GT/s UCIe Gen1 IP

    我们很高兴展示基于电成熟 N4 工艺打造的 Gen1 UCIe IP 的 16GT/s 眼图。该 IP 一次
    的头像 发表于 08-25 16:48 2218次阅读
    Cadence基于<b class='flag-5'>台</b><b class='flag-5'>积</b>电N4工艺交付16GT/s UCIe Gen1 <b class='flag-5'>IP</b>

    思科技UCIe IP解决方案实现上网络互连

    通用芯粒互连技术(UCIe)为半导体行业带来了诸多可能性,在Multi-Die设计中实现了高带宽、低功耗和低延迟的Die-to-Die连接。它支持定制HBM(cHBM)等创新应用,满足了I/O裸
    的头像 发表于 08-04 15:17 2922次阅读

    思科携手是德科技推出AI驱动的射频设计迁移流程

    思科技与是德科技宣布联合推出人工智能(AI)驱动的射频设计迁移流程,旨在加速从公司N6RF+向N4P工艺的迁移,以满足当今要求严苛的无线集成电路应用对性能的需求。全新的射频设计迁
    的头像 发表于 06-27 17:36 1701次阅读

    思科携手微软借助AI技术加速芯片设计

    近日,微软Build大会在西雅图盛大开幕,聚焦AI在加速各行业(包括芯片设计行业)科学突破方面的变革潜力。作为Microsoft Discovery平台发布的启动合作伙伴,新思科技亮相本次大会,并携手微软将AI融入
    的头像 发表于 06-27 10:23 1254次阅读

    思科携手公司开启埃米级设计时代

    思科技近日宣布持续深化与公司的合作,为公司
    的头像 发表于 05-27 17:00 1326次阅读

    Cadence携手公司,推出经过其A16和N2P工艺技术认证的设计解决方案,推动 AI 和 3D-IC芯片设计发展

    :CDNS)近日宣布进一步深化与公司的长期合作,利用经过认证的设计流程、经过硅验证的 IP 和持续的技术协作,加速 3D-IC 和先进节点技术的
    的头像 发表于 05-23 16:40 2011次阅读