0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

英特尔PowerVia技术率先实现芯片背面供电,突破互连瓶颈

英特尔中国 来源:未知 2023-06-09 20:10 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

英特尔宣布在业内率先在产品级测试芯片上实现背面供电(backside power delivery)技术,满足迈向下一个计算时代的性能需求。作为英特尔业界领先的背面供电解决方案,PowerVia将于2024年上半年在Intel 20A制程节点上推出。通过将电源线移至晶圆背面,PowerVia解决了芯片单位面积微缩中日益严重的互连瓶颈问题。

英特尔正在积极推进‘四年五个制程节点’计划,并致力于在2030年实现在单个封装中集成一万亿个晶体管,PowerVia对这两大目标而言都是重要里程碑。通过采用已试验性生产的制程节点及其测试芯片,英特尔降低了将背面供电用于先进制程节点的风险,使得我们能领先竞争对手一个制程节点,将背面供电技术推向市场。

--Ben Sell

英特尔技术开发副总裁

英特尔将PowerVia技术和晶体管的研发分开进行,以确保PowerVia可以被妥善地用于Intel 20A和Intel 18A制程芯片的生产中。在与同样将与Intel 20A制程节点一同推出的RibbonFET晶体管集成之前,PowerVia在其内部测试节点上进行了测试,以不断调试并确保其功能良好。经在测试芯片上采用并测试PowerVia,英特尔证实了这项技术确实能显著提高芯片的使用效率,单元利用率(cell utilization)超过90%,并有助于实现晶体管的大幅微缩,让芯片设计公司能够提升产品性能和能效。

英特尔将在于6月11日至16日在日本京都举行的VLSI研讨会上通过两篇论文展示相关研究成果。

作为大幅领先竞争对手的背面供电解决方案,PowerVia让包含英特尔代工服务(IFS)客户在内的芯片设计公司能更快地实现产品能效和性能的提升。长期以来,英特尔始终致力于推出对行业具有关键意义的创新技术,如应变硅(strained silicon)、高K金属栅极(Hi-K metal gate)和FinFET晶体管,以继续推进摩尔定律。随着PowerVia和RibbonFET全环绕栅极技术在2024年的推出,英特尔在芯片设计和制程技术创新方面将继续处于行业领先地位。

通过率先推出PowerVia技术,英特尔可帮助芯片设计公司突破日益严重的互连瓶颈。越来越多的使用场景,包括AI或图形计算,都需要尺寸更小、密度更高、性能更强的晶体管来满足不断增长的算力需求。从数十年前到现在,晶体管架构中的电源线和信号线一直都在“抢占”晶圆内的同一块空间。通过在结构上将这两者的布线分开,可提高芯片性能和能效,为客户提供更好的产品。背面供电对晶体管微缩而言至关重要,可使芯片设计公司在不牺牲资源的同时提高晶体管密度,进而显著地提高功率和性能。

此外,Intel 20A和Intel 18A制程节点将同时采用PowerVia背面供电技术和RibbonFET全环绕栅极技术。作为一种向晶体管供电的全新方式,背面供电技术也带来了散热和调试设计方面的全新挑战。

通过将PowerVia与RibbonFET这两项技术的研发分开进行,英特尔能够迅速应对上述挑战,确保能在基于Intel 20A和Intel 18A制程节点的芯片中实现PowerVia技术。英特尔开发了散热技术,以避免过热问题的出现,同时,调试团队也开发了新技术,确保这种新的晶体管设计结构在调试中出现的各种问题都能得到适当解决。因此,在集成到RibbonFET晶体管架构之前,PowerVia就已在测试中达到了相当高的良率和可靠性指标,证明了这一技术的预期价值。

PowerVia的测试也利用了极紫外光刻技术(EUV)带来的设计规则。在测试结果中,芯片大部分区域的标准单元利用率都超过90%,同时单元密度也大幅增加,可望降低成本。测试还显示,PowerVia将平台电压(platform voltage)降低了30%,并实现了6%的频率增益(frequency benefit)。PowerVia测试芯片也展示了良好的散热特性,符合逻辑微缩预期将实现的更高功率密度。

接下来,在将于VLSI研讨会上发表的第三篇论文中,英特尔技术专家Mauro Kobrinsky还将阐述英特尔对PowerVia更先进部署方法的研究成果,如同时在晶圆正面和背面实现信号传输和供电。

英特尔领先业界为客户提供PowerVia背面供电技术,并将在未来继续推进相关创新,延续了其率先将半导体创新技术推向市场的悠久历史。


声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 英特尔
    +关注

    关注

    61

    文章

    10316

    浏览量

    181045
  • cpu
    cpu
    +关注

    关注

    68

    文章

    11320

    浏览量

    225832

原文标题:英特尔PowerVia技术率先实现芯片背面供电,突破互连瓶颈

文章出处:【微信号:英特尔中国,微信公众号:英特尔中国】欢迎添加关注!文章转载请注明出处。

收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    被指存散热硬伤,英特尔代工iPhone芯片几无可能?

    的低端M系列芯片、2028年推出的iPhone标准版芯片,有望率先采用英特尔18A-P先进工艺。   然而,这一看似“台积电+英特尔”双保险
    的头像 发表于 02-03 09:00 7467次阅读

    英特尔炮轰,AMD回击!掌机市场芯片之争

    电子发烧友网报道(文/李弯弯)近日在CES展会期间,英特尔与AMD在掌机芯片领域展开激烈交锋。英特尔高管Nish Neelalojanan火力全开,抨击AMD在掌机市场销售的芯片是“老
    的头像 发表于 01-12 09:09 5320次阅读

    不同于HBM垂直堆叠,英特尔新型内存ZAM技术采用交错互连拓扑结构

    不同于HBM垂直堆叠,英特尔新型内存ZAM技术采用交错互连拓扑结构   据日本媒体PCWatch报道,英特尔在2026年日本英特尔连接大会(
    的头像 发表于 02-11 11:31 1982次阅读
    不同于HBM垂直堆叠,<b class='flag-5'>英特尔</b>新型内存ZAM<b class='flag-5'>技术</b>采用交错<b class='flag-5'>互连</b>拓扑结构

    相当完美的新一代移动级处理器!英特尔酷睿Ultra X9 388H首测

    ,Panther Lake在 RibbonFET全环绕栅极 晶体管 技术以及 PowerVia背面供电 技术加持下,
    的头像 发表于 01-30 13:42 2940次阅读
    相当完美的新一代移动级处理器!<b class='flag-5'>英特尔</b>酷睿Ultra X9 388H首测

    0.2nm工艺节点的背后需要“背面供电”支撑

    实现0.2nm工艺节点。   而随着芯片工艺节点的推进,芯片供电面临越来越多问题,所以近年英特尔、台积电、三星等厂商相继推出
    的头像 发表于 01-03 05:58 1.3w次阅读

    突破供电瓶颈英特尔代工实现功率传输的跨代际飞跃

    在2025年IEEE国际电子器件大会(IEDM 2025)上,英特尔代工展示了针对AI时代系统级芯片设计的关键技术突破——下一代嵌入式去耦电容器,这一创新有望解决晶体管持续微缩过程中面
    的头像 发表于 12-16 11:44 811次阅读

    五家大厂盯上,英特尔EMIB成了?

    和联发科也正在考虑将英特尔EMIB封装应用到ASIC芯片中。   EMIB(Embedded Multi-die Interconnect Bridge,嵌入式多芯片互连桥)是
    的头像 发表于 12-06 03:48 7644次阅读

    吉方工控荣膺英特尔中国2025市场突破

    2025年11月19日晚,重庆悦来国际会议中心华灯璀璨,2025英特尔技术创新与产业生态大会(Intel Connection)欢迎晚宴圆满落幕。在这一汇聚全球科技领袖、生态伙伴与行业先锋的高规格
    的头像 发表于 11-24 17:00 747次阅读

    吉方工控亮相2025英特尔技术创新与产业生态大会

    2025年11月19日至20日,由英特尔公司主办的年度重磅盛会——2025英特尔技术创新与产业生态大会(Intel Connection)暨英特尔行业解决方案大会(Edge Indus
    的头像 发表于 11-24 16:57 735次阅读

    18A工艺大单!英特尔将代工微软AI芯片Maia 2

    。   英特尔18A工艺堪称芯片制造领域的一项重大突破,处于业界2纳米级节点水平。它采用了两项极具创新性的基础技术——RibbonFET全环绕栅极晶体管架构和
    的头像 发表于 10-21 08:52 6024次阅读

    硬件与应用同频共振,英特尔Day 0适配腾讯开源混元大模型

    于OpenVINO™ 构建的 AI 软件平台的可扩展性,英特尔助力ISV生态伙伴率先实现应用端Day 0 模型适配,大幅加速了新模型的落地进程,彰显了 “硬件 + 模型 + 生态” 协同的强大爆发力。 混元新模型登场:多维度
    的头像 发表于 08-07 14:42 1521次阅读
    硬件与应用同频共振,<b class='flag-5'>英特尔</b>Day 0适配腾讯开源混元大模型

    英特尔先进封装,新突破

    英特尔技术研发上的深厚底蕴,也为其在先进封装市场赢得了新的竞争优势。 英特尔此次的重大突破之一是 EMIB-T 技术。EMIB-T 全称
    的头像 发表于 06-04 17:29 1384次阅读

    新思科技与英特尔在EDA和IP领域展开深度合作

    近日,在英特尔代工Direct Connect 2025上,新思科技宣布与英特尔在EDA和IP领域展开深度合作,包括利用其通过认证的AI驱动数字和模拟设计流程支持英特尔18A工艺;为Intel 18A-P工艺节点提供完备的EDA
    的头像 发表于 05-22 15:35 1152次阅读

    英特尔持续推进核心制程和先进封装技术创新,分享最新进展

    英特尔代工已取得重要里程碑。例如,Intel 18A制程节点已进入风险试产阶段,并计划于今年内实现正式量产。这一节点采用了PowerVia背面供电
    的头像 发表于 05-09 11:42 970次阅读
    <b class='flag-5'>英特尔</b>持续推进核心制程和先进封装<b class='flag-5'>技术</b>创新,分享最新进展

    英特尔首秀上海车展:以“芯”赋能,携手合作伙伴推动全车智能化

    4月23日,在上海车展上,英特尔发布第二代英特尔AI增强软件定义汽车(SDV)SoC,并披露全新合作伙伴关系。第二代英特尔AI增强SDV SoC率先在汽车行业推出基于芯粒架构的设计,进
    的头像 发表于 04-23 21:20 1637次阅读
    <b class='flag-5'>英特尔</b>首秀上海车展:以“芯”赋能,携手合作伙伴推动全车智能化