0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

Cadence发布基于Integrity 3D-IC平台的新设计流程,以支持TSMC 3Dblox™标准

Cadence楷登 来源:Cadence楷登 2023-05-09 09:42 次阅读

内容提要

1Cadence Integrity 3D-IC 平台是一个完整的解决方案,已通过所有最新 TSMC 3DFabric产品认证,结合了系统规划、封装和系统级分析功能,提供无缝的设计创建和签核流程

2流程经过精细调整,支持 3Dblox,能加速复杂系统的 3D 前端设计分区

3Cadence 和 TSMC 的技术有助于提高 3D-IC 的设计质量,加快周转时间。3D-IC 常被应用于 5GAI、超大规模计算、物联网手机领域

楷登电子(美国 Cadence 公司NASDAQ:CDNS)近日宣布推出基于 CadenceIntegrity3D-IC 平台的新设计流程,以支持 TSMC 3Dblox标准。TSMC 3Dblox 标准适用于在复杂系统中实现 3D 前端设计分区。通过此次最新合作,Cadence 流程优化了所有 TSMC 最新 3DFabric供需目录上的产品,包括集成扇出(InFO)、基板上晶圆上芯片(CoWoS)和系统整合芯片(TSMC-SoIC)技术。利用这些设计流程,客户能够加速先进的多芯片封装设计开发,以应对面向新兴的 5G、AI、手机、超大规模计算和物联网应用。

Cadence Integrity 3D-IC 平台结合了系统规划、封装和系统级分析功能,是一个完整的解决方案,且经过了 TSMC 3DFabric 和 3Dblox 1.5 规格认证。基于该平台的流程包含了一些新的功能,如 3D 布通率驱动的 bump 分配和分级 bump 资源规划。

Integrity 3D-IC 平台本身就支持 3Dblox,3Dblox 为 Cadence 系统分析工具提供了一个无缝接口,通过 Cadence VoltusIC Power Integrity Solution 和 CelsiusThermal Solver 系统分析工具进行早期电源供电网络(PDN)和热分析,通过 Cadence QuantusExtraction Solution 和 TempusTiming Signoff Solution 提供提取和静态时序分析,并通过 Cadence PegasusVerification System 提供系统级电路布局验证(LVS)检查。

“3D-IC 技术是满足下一代 HPC 和手机应用在性能、物理尺寸和功耗要求上的关键,”TSMC 设计基础设施管理部门负责人 Dan Kochpatcharin表示,“通过继续与 Cadence 合作,我们的客户能利用全面的 3DFabric 技术和支持 3Dblox 标准的 Cadence 流程,可以显著提高 3D-IC 设计的生产力并加快产品上市。”

“基于 Integrity 3D-IC 平台的 Cadence 流程集合了客户进行 3D-IC 设置所需的一切,让其可以快速使用 TSMC 最新的 3DFabric 技术设计领先的 3D-IC,”Cadence 公司资深副总裁兼数字和签核事业部总经理 Chin-Chi Teng 博士说,“通过与 TSMC 的广泛合作,我们正在共同解决客户经常面临的 3D-IC 设计挑战,帮助他们进入把创新设计引入生活的加速通道。”

Cadence Integrity 3D-IC 平台,包括 Allegro X 封装技术,是公司更广泛的 3D-IC 产品系列中的一员,与Cadence 智能系统设计(Intelligent System Design)战略保持一致,助力实现卓越的系统级芯片(SoC)设计。Cadence 参考流程和教程可在 TSMC Online 上获取。

关于 Cadence

Cadence 是电子系统设计领域的关键领导者,拥有超过 30 年的计算软件专业积累。基于公司的智能系统设计战略,Cadence 致力于提供软件、硬件和 IP 产品,助力电子设计概念成为现实。Cadence 的客户遍布全球,皆为最具创新能力的企业,他们向超大规模计算、5G 通讯、汽车、移动设备、航空、消费电子工业和医疗等最具活力的应用市场交付从芯片、电路板到完整系统的卓越电子产品。Cadence 已连续九年名列美国财富杂志评选的 100 家最适合工作的公司。

审核编辑:汤梓红

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 芯片
    +关注

    关注

    447

    文章

    47802

    浏览量

    409170
  • IC
    IC
    +关注

    关注

    35

    文章

    5544

    浏览量

    173222
  • Cadence
    +关注

    关注

    62

    文章

    881

    浏览量

    140789
  • Integrity
    +关注

    关注

    0

    文章

    5

    浏览量

    7670

原文标题:Cadence 发布基于 Integrity 3D-IC 平台的新设计流程,以支持 TSMC 3Dblox™ 标准

文章出处:【微信号:gh_fca7f1c2678a,微信公众号:Cadence楷登】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    3D-IC 以及传热模型的重要性

    本文要点缩小集成电路的总面积是3D-IC技术的主要目标。开发3D-IC的传热模型,有助于在设计和开发的早期阶段应对热管理方面的挑战。开发3D-IC传热模型主要采用两种技术:分析法和数值计算法。传统
    的头像 发表于 03-16 08:11 144次阅读
    <b class='flag-5'>3D-IC</b> 以及传热模型的重要性

    Cadence携手Intel代工厂研发先进封装流程,助力HPC、AI及移动设备

    Cadence Allegro® X APD(用以实现元件布局、信号/电源/接地布线、设计同步电气分析、DFM/DFA及最后制造输出)、Integrity3D-IC Platform 及其对应的
    的头像 发表于 03-13 10:05 185次阅读

    新思科技携手台积公司推出“从架构探索到签核” 统一设计平台

    新思科技3DIC Compiler集成了3Dblox 2.0标准,可用于异构集成和“从架构探索到签核”的完整解决方案。
    的头像 发表于 01-12 13:40 262次阅读
    新思科技携手台积公司推出“从架构探索到签核” 统一设计<b class='flag-5'>平台</b>

    3D-IC 设计之 Memory-on-Logic 堆叠实现流程

    3D-IC 设计之 Memory-on-Logic 堆叠实现流程
    的头像 发表于 12-01 16:53 327次阅读
    <b class='flag-5'>3D-IC</b> 设计之 Memory-on-Logic 堆叠实现<b class='flag-5'>流程</b>

    3D-IC 中 硅通孔TSV 的设计与制造

    3D-IC 中 硅通孔TSV 的设计与制造
    的头像 发表于 11-30 15:27 302次阅读
    <b class='flag-5'>3D-IC</b> 中 硅通孔TSV 的设计与制造

    Cadence 荣获四项 2023 TSMC OIP 年度合作伙伴大奖

    设计基础架构、3Dblox 设计原型验证解决方案、毫米波设计解决方案和 DSP IP 方面取得的出色成果。CadenceTSMC 的合作由来已久并且颇有成果,二者共同向全球市场推出了许多极具创新性的
    的头像 发表于 10-23 11:55 402次阅读
    <b class='flag-5'>Cadence</b> 荣获四项 2023 <b class='flag-5'>TSMC</b> OIP 年度合作伙伴大奖

    Cadence 数字和定制/模拟设计流程TSMC 最新 N2 工艺认证

    内容提要 Cadence 数字全流程涵盖关键的新技术,包括一款高精度且支持大规模扩展的寄生参数 3D 场求解器 Cadence Cerebrus 由 AI 驱动,
    的头像 发表于 10-10 16:05 301次阅读

    Cadence 推出新的系统原型验证流程,将支持范围扩展到 3Dblox 2.0 标准

    内容提要 ●  Cadence Integrity 3D-IC 平台现已全面支持最新版 3Dblox
    的头像 发表于 10-08 15:55 269次阅读

    台积电推出3Dblox 2.0标准,促进3D芯片架构设计

    半导体公司在2022年提出了3dblox开放型标准,以简化半导体产业的3d芯片设计和模式化。台积电表示,在大规模生态系统的支持下,3dblox成为未来3d芯片开发的核心设计动力。
    的头像 发表于 09-28 10:51 434次阅读

    Cadence射频集成电路解决方案

    和 N6RF 设计参考流程中,并增加了对 N4PRF 设计参考流程支持CadenceTSMC 的合作由来已久,此番合作进展将为双方
    的头像 发表于 09-28 10:10 593次阅读

    Cadence 定制/模拟设计迁移流程加速 TSMC 先进制程技术的采用

    流程,能兼容所有的 TSMC(台积电)先进节点,包括最新的 N3E 和 N2 工艺技术。 这款生成式设计迁移流程CadenceTSMC
    的头像 发表于 09-27 10:10 348次阅读

    Cadence 数字、定制/模拟设计流程通过认证,Design IP 现已支持 Intel 16 FinFET 制程

    流程现已通过 Intel 16 FinFET 工艺技术认证,其 Design IP 现可支持 Intel Foundry Services(IFS)的此工艺节点。 与此同时,Cadence 和 Intel 共同
    的头像 发表于 07-14 12:50 409次阅读
    <b class='flag-5'>Cadence</b> 数字、定制/模拟设计<b class='flag-5'>流程</b>通过认证,Design IP 现已<b class='flag-5'>支持</b> Intel 16 FinFET 制程

    Cadence 扩大了与 Samsung Foundry 的合作,依托 Integrity 3D-IC平台提供独具优势的参考流程

    平台支持 Samsung 新的 3D CODE 标准,助力设计人员创建多种先进的封装技术。 ❖  Cadence 和 Samsung 的技术为客户提供全面、定制化的解决方案。适用于能
    的头像 发表于 07-06 10:05 367次阅读

    Cadence 发布面向 TSMC 3nm 工艺的 112G-ELR SerDes IP 展示

    3nm 时代来临了!Cadence 在 2023 年 TSMC 北美技术研讨会期间发布了面向台积电 3nm 工艺(N3E)的 112G 超长距离(112G-ELR)SerDes IP 展示,这是
    发表于 05-19 16:25 807次阅读
    <b class='flag-5'>Cadence</b> <b class='flag-5'>发布</b>面向 <b class='flag-5'>TSMC</b> 3nm 工艺的 112G-ELR SerDes IP 展示

    Cadence数字和定制/模拟设计流程获得TSMC最新N3E和N2工艺技术认证

    楷登电子(美国 Cadence 公司,NASDAQ:CDNS)近日宣布,Cadence 数字和定制/模拟设计流程已通过 TSMC N3E 和 N2 先进工艺的设计规则手册(DRM)认证
    的头像 发表于 05-09 10:09 747次阅读