0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

采用系统参考模式设计JESD 204B时钟

电子设计 来源:网友电子设计发布 作者:网友电子设计发布 2021-11-24 14:48 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

您好,欢迎再度光临“时序至关重要”博客系列。在一篇以前的文章中,Timothy T.曾谈到JESD204B接口标准(该标准越来越受欢迎,因为它能在高速数据采集系统里简化设计)的时钟要求。在本文中,笔者将谈论抖动合成器与清除器的不同系统参考信号(SYSREF)模式,以及如何用它们来最大限度地提高JESD204B时钟方案的性能。

LMK04821系列器件为该话题提供了很好的范例研究素材,因为它们是高性能的双环路抖动清除器,可在具有器件和SYSREF时钟的子类1时钟方案里驱动多达七个JESD204B转换器或逻辑器件。图1是典型JESD204B系统(以LMK04821系列器件作为时钟解决方案)的高级方框图。

pYYBAGGKZWCANR9qAABphiYnbZU090.jpg

图1:典型的JEDEC JESD204B应用方框图

LMK04821凭借来自第二锁相环(PLL)电压控制振荡器的单个SYSREF时钟分频器来产生SYSREF信号。信号从分频器被分配到个别的输出路径。每个输出路径均包含数字和模拟延迟,以调节与器件时钟有关的SYSREF相位。

根据JESD204B标准,SYSREF可采用不同的模式,如图2所示。它可以是连续性(也称为周期性)、有间隙的周期性或一次性信号。连续性和有间隙的周期性SYSREF的周期必须是本地多帧时钟(LMFC)的整数倍,以避免多帧中间的SYSREF脉冲。

连续性模式允许连续性输出。由于从SYSREF至器件时钟存在串扰,因此许多开发人员不用连续性模式。但是,连续性模式使系统开发人员能在两个信号之间手动设置恰当的确定性相位关系。设置后,它可变为有间隙的周期性SYSREF。

在有间隙的周期性或一次性模式中,SYSREF时钟分频器的输出通过脉冲发生器被馈送给输出路径。脉冲发生器用门控制SYSREF信号,只让少数脉冲通过。脉冲数可被设定为一个、两个、四个或八个。因为没有周期性信号,所以从SYSREF至器件时钟的串扰被最大限度地减少。

LMK0482x中另一类有间隙的周期性SYSREF模式是请求模式,只要SYNC/SYSREF_REQ引脚为高电平,该模式就能输出SYSREF脉冲的连续流。

poYBAGGKZWKAGlr9AAB2hGqJY3M970.jpg

图2:LMK0482x的SYSREF模式是:a)连续性SYSREF;b)脉冲式SYSREF(一次性或有间隙的周期性模式);c)SYSREF请求(有间隙的周期性模式)

在LMK04821器件中,内部SYSREF分配路径与输出分频器同步路径共享。因此,它需要一个特定的寄存器写入序列,以支持同步输出和无干扰SYSREF脉冲的产生。在表1中,笔者描述的方法都与它们的寄存器写入序列一起列出。表1还展示了内容为十进制值的内部寄存器字段名。具有相同编号的步骤可以互换。

JESD204B标准是减少布局工作量,同时在信号转换器和逻辑器件之间采用串行化数据传输。通过充分利用JESD204B致能时钟器件的SYSREF模式,您可在整个系统中轻松创建确定性的相位关系。

在JESD204B设计等方面,有没有您希望我们谈及的其它时钟设计挑战?欢迎通过登录在下边发表评论来告知笔者。

编辑:jq

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 脉冲
    +关注

    关注

    20

    文章

    905

    浏览量

    99008
  • 模拟
    +关注

    关注

    7

    文章

    1445

    浏览量

    85115
  • 分频器
    +关注

    关注

    43

    文章

    536

    浏览量

    52250
  • 引脚
    +关注

    关注

    16

    文章

    2085

    浏览量

    55114
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    LMK04828 超低噪声JESD204B兼容时钟抖动清除器技术手册

    转换器或其他逻辑器件。SYSREF 可以使用直流和交流耦合提供。不仅限于JESD204B应用,14 个输出中的每一个都可以单独配置为传统时钟系统的高性能输出。
    的头像 发表于 09-15 10:10 720次阅读
    LMK04828 超低噪声<b class='flag-5'>JESD204B</b>兼容<b class='flag-5'>时钟</b>抖动清除器技术手册

    ‌LMK0482x系列超低噪声JESD204B兼容时钟抖动清除器技术文档总结

    转换器或其他逻辑器件。SYSREF 可以使用直流和交流耦合提供。不仅限于JESD204B应用,14 个输出中的每一个都可以单独配置为传统时钟系统的高性能输出。
    的头像 发表于 09-15 10:03 581次阅读
    ‌LMK0482x系列超低噪声<b class='flag-5'>JESD204B</b>兼容<b class='flag-5'>时钟</b>抖动清除器技术文档总结

    LMK04616 超低噪声低功耗JESD204B兼容时钟抖动清除器总结

    LMK0461x 器件系列是业界性能最高、功耗最低的抖动清除器,支持 JESD204B。16 个时钟输出可配置为使用器件和 SYSREF 时钟驱动 8 个 JESD204B 转换器或其
    的头像 发表于 09-12 16:50 795次阅读
    LMK04616 超低噪声低功耗<b class='flag-5'>JESD204B</b>兼容<b class='flag-5'>时钟</b>抖动清除器总结

    ‌LMK04828-EP 超低噪声JESD204B兼容时钟抖动清除器总结

    。SYSREF 可以使用直流和交流耦合提供。不仅限于JESD204B应用,14 个输出中的每一个都可以单独配置为传统时钟系统的高性能输出。
    的头像 发表于 09-12 16:13 761次阅读
    ‌LMK04828-EP 超低噪声<b class='flag-5'>JESD204B</b>兼容<b class='flag-5'>时钟</b>抖动清除器总结

    LMK04832 超低噪声、3.2 GHz、15 输出、JESD204B 时钟抖动清除器技术手册

    JESD204B转换器或其他逻辑器件。SYSREF 可以使用直流和交流耦合提供。不仅限于JESD204B应用,14 个输出中的每一个都可以单独配置为传统时钟系统的高性能输出。
    的头像 发表于 09-12 14:11 783次阅读
    LMK04832 超低噪声、3.2 GHz、15 输出、<b class='flag-5'>JESD204B</b> <b class='flag-5'>时钟</b>抖动清除器技术手册

    ‌LMK04368-EP 超低噪声JESD204B/C双环路时钟抖动清除器总结

    JESD204B/C 转换器或其他逻辑器件。SYSREF 可以使用直流和交流耦合提供。不仅限于 JESD204B/C 应用,14 个输出中的每一个都可以单独配置为传统时钟系统的高性能
    的头像 发表于 09-11 10:23 584次阅读
    ‌LMK04368-EP 超低噪声<b class='flag-5'>JESD204B</b>/C双环路<b class='flag-5'>时钟</b>抖动清除器总结

    JESD204B生存指南

    实用JESD204B来自全球数据转换器市场份额领导 者的技术信息、提示和建议
    发表于 05-30 16:31 0次下载

    JESD204B IP核的配置与使用

    物理层的位置,一种是物理层在JESD204 IP里;另外一种是物理层在JESD204 IP外部,需要再配置JESD204 phy IP核进行使用。
    的头像 发表于 05-24 15:05 1528次阅读
    <b class='flag-5'>JESD204B</b> IP核的配置与使用

    替代HMC7044超低噪高性能时钟抖动消除器支持JESD204B

    1. 概述PC7044是一款高性能双环路的整数时钟抖动消除器,可以为具有并行或串(JESD204B型)接口的高速数据转换器执行参考时钟选择和超低噪声频率的生成。 PC7044具有两个整数模式
    发表于 05-08 15:57

    LTC6953具有11个输出并支持JESD204B/JESD204C协议的超低抖动、4.5GHz时钟分配器技术手册

    C subclass 1 器件时钟 / SYSREF 对以及一个通用输出,或者就是 11 个面向非 JESD204B/JESD204C 应用的通用时钟输出。每个输出都有自己的可个别编程
    的头像 发表于 04-16 14:28 932次阅读
    LTC6953具有11个输出并支持<b class='flag-5'>JESD204B</b>/<b class='flag-5'>JESD204</b>C协议的超低抖动、4.5GHz<b class='flag-5'>时钟</b>分配器技术手册

    AD9680 JESD204B接口的不稳定会导致较大的电流波动,怎么解决?

    AD采集芯片为AD9680-1000,时钟芯片为AD9528。当 AD 采样时钟为 500MHz 时,jesd204B (串行线速 = 5 Gbps) 稳定。但是,当 AD 采样时钟
    发表于 04-15 06:43

    AD9528提供14路LVDS/HSTL输出的JESD204B/JESD204C时钟发生器技术手册

    AD9528是一款双级PLL,集成JESD204B/JESD204C SYSREF发生器,可用于多器件同步。第一级锁相环(PLL) (PLL1)通过减少系统时钟的抖动,从而实现输入基准
    的头像 发表于 04-10 10:19 985次阅读
    AD9528提供14路LVDS/HSTL输出的<b class='flag-5'>JESD204B</b>/<b class='flag-5'>JESD204</b>C<b class='flag-5'>时钟</b>发生器技术手册

    LTC6952具有11个输出并支持JESD204B/JESD204C协议的超低抖动、4.5GHz PLL技术手册

    JESD204B/C 应用的通用时钟输出。每个输出都有自己的可单独编程分频器和输出驱动器。所有输出也可以采用单独的粗略半周期数字延迟和精细模拟时间延迟实现同步,并设定为精确的相位对齐。
    的头像 发表于 04-09 17:26 713次阅读
    LTC6952具有11个输出并支持<b class='flag-5'>JESD204B</b>/<b class='flag-5'>JESD204</b>C协议的超低抖动、4.5GHz PLL技术手册

    使用jesd204b IP核时,无法完成综合,找不到jesd204_0.v

    /Theonesssssssss/Documents/VivadoData/project_1/project_1.srcs/sources_1/new/jesd204b_base.v\":159] * [Synth
    发表于 03-12 22:21

    JESD204B使用说明

    JESD204B IP核作为接收端时,单独使用,作为发送端时,可以单独使用,也可以配合JESD204b phy使用。 JESD204B通常配合AD或DA使用,替代LVDS,提供更高的通讯速率,抗干扰
    的头像 发表于 12-18 11:31 2428次阅读
    <b class='flag-5'>JESD204B</b>使用说明