LMK0482x 系列是业界性能最高的时钟调节器,支持 JEDEC JESD204B。
PLL2 的 14 个时钟输出可配置为使用器件和 SYSREF 时钟驱动 7 个 JESD204B 转换器或其他逻辑器件。SYSREF 可以使用直流和交流耦合提供。不仅限于JESD204B应用,14 个输出中的每一个都可以单独配置为传统时钟系统的高性能输出。
LMK0482x 系列具有高性能,加上在功率或性能之间权衡的能力、双 VCO、动态数字延迟、保持和无毛刺模拟延迟等功能,是提供灵活的高性能时钟树的理想选择。
*附件:lmk04828.pdf
特性
- JEDEC JESD204B支持
- 超低 RMS 抖动
- 88 fs RMS 抖动(12 kHz 至 20 MHz)
- 91 fs RMS 抖动(100 Hz 至 20 MHz)
- 245.76 MHz时–162.5 dBc/Hz本底噪声
- PLL2 提供多达 14 个差分器件时钟
- PLL1 多达 1 个缓冲 VCXO/晶体输出
- LVPECL、LVDS、2xLVCMOS 可编程
- 双环路PLLatinum™ PLL架构
- PLL1
- 多达 3 个冗余输入时钟
- 自动和手动切换模式
- 无中断开关和LOS
- 集成低噪声晶体振荡器电路
- 输入时钟丢失时的保持模式
- 多达 3 个冗余输入时钟
- PLL2
- 归一化 [1 Hz] PLL 本底噪声为
–227 dBc/Hz - 相位检测器速率高达 155 MHz
- OSCin 倍频器
- 两个集成低噪声VCO
- 归一化 [1 Hz] PLL 本底噪声为
- 50% 占空比输出分频,1 至 32
(偶数和奇数) - 精密数字延迟,动态可调
- 25 ps 步进模拟延迟
- 多模:双 PLL、单 PLL 和时钟分配
- 工业温度范围:–40 至 85°C
- 支持 105°C PCB 温度(在导热垫处测量)
- 3.15V 至 3.45V 工作电压
- 封装:64引脚QFN(9.0 mm × 9.0 mm × 0.8 mm)
参数
主要特性
- JESD204B支持:提供符合JESD204B标准的时钟解决方案
- 超低RMS抖动:
- 12kHz至20MHz带宽下88fs RMS抖动
- 100Hz至20MHz带宽下91fs RMS抖动
- 低噪声性能:-162.5dBc/Hz噪声底(245.76MHz)
- 灵活时钟输出:
- 最多14个差分设备时钟输出(PLL2)
- 最多7个SYSREF时钟输出
- 最大时钟输出频率3.1GHz
- 支持LVPECL、LVDS、HSDS、LCPECL等多种输出格式
应用领域
- 无线基础设施
- 数据转换器时钟
- 网络/SONET/SDH/DSLAM
- 医疗/视频/军事/航空航天
- 测试和测量设备
功能描述
- 双PLL架构:
- PLL1:用于参考时钟输入和VCXO/晶体控制
- PLL2:用于时钟生成和分配,集成双VCO
- 时钟输出特性:
- 可编程输出分频器(1-32,支持奇偶分频)
- 精密数字延迟,动态可调
- 25ps步进模拟延迟
- 工作模式:
- 双PLL模式(主模式)
- 单PLL模式
- 时钟分配模式
- 温度范围:
- 工业级:-40°C至85°C
- 支持105°C PCB温度(在散热焊盘测量)
封装与电源
- 64引脚QFN封装(9.0mm×9.0mm×0.8mm)
- 工作电压:3.15V至3.45V
器件型号对比
| 型号 | 参考输入 | OSCout输出 | PLL2可编程输出 | VCO0频率 | VCO1频率 |
|---|---|---|---|---|---|
| LMK04821 | 最多3个 | 最多1个 | 14个 | 1930-2075MHz | 2920-3080MHz(可÷2-÷8) |
| LMK04826 | 最多3个 | 最多1个 | 14个 | 1840-1970MHz | 2440-2505MHz |
| LMK04828 | 最多3个 | 最多1个 | 14个 | 2370-2630MHz | 2920-3080MHz |
该系列器件是业界性能最高的JESD204B兼容时钟调节器,特别适合需要灵活高性能时钟树的应用场景。
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。
举报投诉
-
转换器
+关注
关注
27文章
9371浏览量
155160 -
时钟
+关注
关注
11文章
1953浏览量
134562 -
逻辑器件
+关注
关注
0文章
107浏览量
20633 -
调节器
+关注
关注
5文章
911浏览量
49150
发布评论请先 登录
相关推荐
热点推荐
如何配置LMK04828时钟芯片生成JESD204b需要的时钟?
你好!在使用ADS54J42EVM的过程中,我需要采用产品通过JESD204b以L=4, F=4, K=16和6.25G的线速率与FPGA通信,这需要ADS54J42EVM产生156.25Mhz
发表于 11-14 07:12
如何采用系统参考模式设计JESD204B时钟
LMK04821系列器件为该话题提供了很好的范例研究素材,因为它们是高性能的双环路抖动清除器,可在具有器件和SYSREF时钟的子类1时钟方案
发表于 11-18 06:36
LMK04714-Q1符合JESD204B/C标准的汽车级、超低噪声、双环路时钟抖动清除器数据表
电子发烧友网站提供《LMK04714-Q1符合JESD204B/C标准的汽车级、超低噪声、双环路时钟抖动
发表于 08-20 10:37
•0次下载
LMK04832-SEP符合JESD204B/C标准的航天级、超低噪声、双环路时钟抖动清除器数据表
电子发烧友网站提供《LMK04832-SEP符合JESD204B/C标准的航天级、超低噪声、双环路时钟抖动
发表于 08-20 10:39
•0次下载
LMK04368-EP符合JESD204B/C标准的超低噪声、双环路时钟抖动清除器数据表
电子发烧友网站提供《LMK04368-EP符合JESD204B/C标准的超低噪声、双环路时钟抖动清除器
发表于 08-20 09:52
•0次下载
LMK04832-SP符合JESD204B标准的航天级、超低噪声、双环路时钟抖动清除器数据表
电子发烧友网站提供《LMK04832-SP符合JESD204B标准的航天级、超低噪声、双环路时钟抖动清除
发表于 08-20 09:32
•0次下载
带双环路PLL且符合JESD204B标准的LMK04832超低噪声时钟抖动清除器数据表
电子发烧友网站提供《带双环路PLL且符合JESD204B标准的LMK04832超低噪声时钟抖动清除器
发表于 08-21 09:20
•0次下载
具有双环路PLL的LMK04228超低噪声且符合JESD204B标准的时钟抖动清除器数据表
电子发烧友网站提供《具有双环路PLL的LMK04228超低噪声且符合JESD204B标准的时钟抖动清除器
发表于 08-21 09:12
•0次下载
LMK04828-EP 超低噪声JESD204B兼容时钟抖动清除器总结
LMK04828-EP 器件是业界性能最高的时钟调理器,支持 JESD204B。
PLL2的14个时钟输出可配置为使用器件和SYSRE
LMK04616 超低噪声低功耗JESD204B兼容时钟抖动清除器总结
LMK0461x 器件系列是业界性能最高、功耗最低的抖动清除器,支持 JESD204B。16 个时钟输出可配置为使用器件和 SYSREF

LMK04828 超低噪声JESD204B兼容时钟抖动清除器技术手册
评论