0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

基于SRAM技术的Xilinx FPGA具有较高的逻辑密度

FPGA之家 来源:瓜大三哥 作者:米果不回来 2021-06-01 10:55 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

基于SRAM技术的Xilinx FPGA具有较高的逻辑密度,消耗较高功率;

基于闪存技术的Xilinx CPLD具有较低的逻辑密度,功耗也比较低。为了提高逻辑密度、集成更多功能,PLD厂商的每一代器件都会采用当前最新的工艺技术。不同的功能需求以及集成工艺,使得PLD的供电电压有所不同。

由于PLD在电路板上担当的角色是一个片上系统(SOC),为这些器件供电就相当于为整个系统供电。典型的高端Virtex系列FPGA可能需要10~15路独立的供电电压。另一方面,较低密度的Spantan、Kintex、Artix和CoolRunner系列器件会需要2~10路独立的供电电压。用户需要根据每路电压的功率要求、供电顺序以及系统电源管理的需求,确定正确的稳压电源组合。

现代PLD的核电源为内部多数电路供电,所消耗的功率也最高。每一次新工艺的出现,都会产生新的核电源要求。支持PLD辅助电路的核电电源用于配置逻辑电路、时钟管理以及其他辅助功能电路。此外,FPGA往往把一个接口标准桥接到另一接口标准,每个IO也会具有不同的电源要求求,范围从1.2V至3.3V。

另外,特别需要注意告诉SerDes收发器的供电电源,每个收发器可能消耗1至几个安培的电流,收发器速率为155Mbps至28Gbps,甚至更高。例如100G以太网系统中使用多个这样的收发器,电流损耗为10A,甚至更高。高速数据传输会在电源总线产生较大的噪声,对电源的性能影响较大。

编辑:jq

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • FPGA
    +关注

    关注

    1656

    文章

    22298

    浏览量

    630505
  • cpld
    +关注

    关注

    32

    文章

    1259

    浏览量

    173337
  • 电路板
    +关注

    关注

    140

    文章

    5257

    浏览量

    106527
  • sram
    +关注

    关注

    6

    文章

    809

    浏览量

    117234
  • PLD
    PLD
    +关注

    关注

    6

    文章

    230

    浏览量

    60953

原文标题:Xilinx FPGA和CPLD供电

文章出处:【微信号:zhuyandz,微信公众号:FPGA之家】欢迎添加关注!文章转载请注明出处。

收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    RDMA设计4:技术需求分析2

    得出具体技术指标如表1 所示。 表1 高速数据传输项目技术指标表 基于以上性能指标,基于 FPGA 的 RoCE v2 IP具有以下特点: (1)基于 IBTA 1.5 协议规
    发表于 11-24 09:09

    FPGA技术探讨:ZYNQ7020核心板的历程、技术及国产化

    Xilinx(现为AMD旗下公司)是FPGA技术的奠基者和全球领导者。 它通过从FPGA到All Programmable SoC(如ZYNQ),再到ACAP(如Versal)的持续创
    的头像 发表于 11-21 16:45 589次阅读
    <b class='flag-5'>FPGA</b><b class='flag-5'>技术</b>探讨:ZYNQ7020核心板的历程、<b class='flag-5'>技术</b>及国产化

    使用Xilinx 7系列FPGA的四位乘法器设计

    (Shinshu University)研究团队的最新设计中,一个专为 Xilinx 7 系列 FPGA 量身打造的 4 位乘法器使用了仅 11 个 LUT + 2 个 CARRY4 块,关键路径延迟达到 2.75 ns。这是一次令人印象深刻的工艺优化实践。
    的头像 发表于 11-17 09:49 2839次阅读
    使用<b class='flag-5'>Xilinx</b> 7系列<b class='flag-5'>FPGA</b>的四位乘法器设计

    Xilinx FPGA串行通信协议介绍

    Xilinx FPGA因其高性能和低延迟,常用于串行通信接口设计。本文深入分析了Aurora、PCI Express和Serial RapidIO这三种在Xilinx系统设计中关键的串行通信协议。介绍了它们的特性、优势和应用场景
    的头像 发表于 11-14 15:02 2005次阅读
    <b class='flag-5'>Xilinx</b> <b class='flag-5'>FPGA</b>串行通信协议介绍

    如何利用Verilog HDL在FPGA上实现SRAM的读写测试

    本篇将详细介绍如何利用Verilog HDL在FPGA上实现SRAM的读写测试。SRAM是一种非易失性存储器,具有高速读取和写入的特点。在FPGA
    的头像 发表于 10-22 17:21 3982次阅读
    如何利用Verilog HDL在<b class='flag-5'>FPGA</b>上实现<b class='flag-5'>SRAM</b>的读写测试

    Microchip 23AA04M/23LCV04M 4Mb SPI/SDI/SQI SRAM技术解析

    (ECC)逻辑,可确保高可靠性。Microchip Technology 23AA04M和23LCV04M 4Mb SPI/SDI/SQI SRAM提供256 x 8位组织,具有用于读取和写入的字节、页面和顺序模式。
    的头像 发表于 10-09 11:16 403次阅读

    Microchip 23AA02M/23LCV02M 2Mb SPI/SDI/SQI SRAM技术解析与应用指南

    ) 逻辑,可确保高可靠性。Microchip Technology 23AA02M和23LCV02M 2Mb SPI/SDI/SQI SRAM提供256 x 8位组织,具有字节、页面和顺序读写模式。该
    的头像 发表于 10-09 11:12 440次阅读

    一文详解xilinx 7系列FPGA配置技巧

    本文旨在通过讲解不同模式的原理图连接方式,进而配置用到引脚的含义(手册上相关引脚含义有四、五页,通过本文理解基本上能够记住所有引脚含义以及使用场景),熟悉xilinx 7系列配置流程,以及设计原理图时需要注意的一些事项,比如flash与FPGA的上电时序。
    的头像 发表于 08-30 14:35 8971次阅读
    一文详解<b class='flag-5'>xilinx</b> 7系列<b class='flag-5'>FPGA</b>配置技巧

    XILINX XCZU67DR FPGA完整原理图

    电子发烧友网站提供《XILINX XCZU67DR FPGA完整原理图.pdf》资料免费下载
    发表于 05-30 15:29 3次下载

    Altera Agilex 7 M系列FPGA正式量产出货

    的高端、高密度 FPGA。Agilex 7 M 系列 FPGA 集成超过 380 万个逻辑元件,并针对 AI、数据中心、下一代防火墙、5G 通信基础设施及 8K 广播设备等对高性能、高
    的头像 发表于 04-10 11:00 1208次阅读

    请问STM32访问FPGA内部SRAM部分区域为何只能读不能写?

    采用STM32F427+FPGA+Flash。 STM32通过FMC总线访问FPGA内部SRAM,起始地址为0x60000000; Flash中存储FPGA的配置数据,STM32和
    发表于 03-12 07:59

    xilinx FPGA IOB约束使用以及注意事项

    xilinx FPGA IOB约束使用以及注意事项 一、什么是IOB约束 在xilinx FPGA中,IOB是位于IO附近的寄存器,是FPGA
    的头像 发表于 01-16 11:02 1502次阅读
    <b class='flag-5'>xilinx</b> <b class='flag-5'>FPGA</b> IOB约束使用以及注意事项

    【米尔-Xilinx XC7A100T FPGA开发板试用】Key-test

    硬件: 一Xilinx XC7A100T FPGA开发板 二12V电源适配器 三下载器 四 win10笔记本 软件: 一Vivado (指导手册有详细的安装下载流程) 二官方按键示例工程 按键示例
    发表于 01-09 16:08

    可编程混合信号技术弥补逻辑IC的成本与密度空白

    GreenPAK系列可配置IC和ForgeFPGA家族中的低密度可编程逻辑产品,完美地满足了这一需求。 Jason Kim Jason Kim, VP and GM Configurable
    的头像 发表于 12-28 15:47 1092次阅读
    可编程混合信号<b class='flag-5'>技术</b>弥补<b class='flag-5'>逻辑</b>IC的成本与<b class='flag-5'>密度</b>空白

    ADS54J64EVM开发板可以配套使用哪些Xilinx FPGA开发板呢?

    个 FMC 连接器,该连接器也可与领先的FPGA制造商提供的许多开发套件兼容。 那么问题来了,TI的这两个AD开发板到底能不能直接用在Xilinx FPGA的其他通用开发板上,例如 KC705/VC707/VCU108? 急,在
    发表于 12-20 10:18