0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

芯片IC的封装和测试流程是怎么样的?

iIeQ_mwrfnet 来源:电子工程专辑 作者:电子工程专辑 2021-02-12 18:03 次阅读

IC Package (IC的封装形式)指芯片(Die)和不同类型的框架(L/F)和塑封料(EMC)形成的不同外形的封装体。

IC Package种类很多,可以按以下标准分类:

按封装材料划分为:

金属封装、陶瓷封装、塑料封装

金属封装主要用于军工或航天技术,无商业化产品;

陶瓷封装优于金属封装,也用于军事产品,占少量商业化市场;

塑料封装用于消费电子,因为其成本低,工艺简单,可靠性高而占有绝大部分的市场份额;

按照和PCB板连接方式分为:

PTH封装和SMT封装

PTH-Pin Through Hole, 通孔式;

SMT-Surface Mount Technology,表面贴装式。

目前市面上大部分IC均采为SMT式的

按照封装外型可分为:

SOT、SOIC、TSSOP、QFN、QFP、BGA、CSP等;

决定封装形式的两个关键因素:

封装效率。芯片面积/封装面积,尽量接近1:1;

引脚数。引脚数越多,越高级,但是工艺难度也相应增加;

其中,CSP由于采用了Flip Chip技术和裸片封装,达到了 芯片面积/封装面积=1:1,为目前最高级的技术;

QFN—Quad Flat No-lead Package 四方无引脚扁平封装

SOIC—Small Outline IC 小外形IC封装

TSSOP—Thin Small Shrink Outline Package 薄小外形封装

QFP—Quad Flat Package 四方引脚扁平式封装

BGA—Ball Grid Array Package 球栅阵列式封装

CSP—Chip Scale Package 芯片尺寸级封装

IC Package Structure(IC结构图)

11882b7a-59c5-11eb-8b86-12bb97331649.png

Raw Material in Assembly(封装原材料)【Wafer】晶圆

【Lead Frame】引线框架

供电路连接和Die的固定作用;

主要材料为铜,会在上面进行镀银、 NiPdAu等材料;

L/F的制程有Etch和Stamp两种;

易氧化,存放于氮气柜中,湿度小 于40%RH;

除了BGA和CSP外,其他Package都会采用Lead Frame, BGA采用的是Substrate;

【Gold Wire】焊接金线

实现芯片和外部引线框架的电性和物 理连接;

金线采用的是99.99%的高纯度金;

同时,出于成本考虑,目前有采用铜 线和铝线工艺的。优点是成本降低, 同时工艺难度加大,良率降低;

线径决定可传导的电流;0.8mil, 1.0mil,1.3mils,1.5mils和2.0mils;

Mold Compound塑封料/环氧树脂主要成分为:环氧树脂及各种添加剂(固化剂,改性剂,脱 模剂,染色剂,阻燃剂等);

主要功能为:在熔融状态下将Die和Lead Frame包裹起来, 提供物理和电气保护,防止外界干扰;

存放条件:零下5°保存,常温下需回温24小时;

【Epoxy】银浆

成分为环氧树脂填充金属粉末(Ag);有三个作用:将Die固定在Die Pad上; 散热作用,导电作用;

-50°以下存放,使用之前回温24小时;

12e1a4ba-59c5-11eb-8b86-12bb97331649.png

FOL– Front of Line前段工艺

12f5b9c8-59c5-11eb-8b86-12bb97331649.png

FOL– Back Grinding背面减薄

1306b3e0-59c5-11eb-8b86-12bb97331649.png

将从晶圆厂出来的Wafer进行背面研磨,来减薄晶圆达到 封装需要的厚度(8mils~10mils);

磨片时,需要在正面(Active Area)贴胶带保护电路区域 同时研磨背面。研磨之后,去除胶带,测量厚度;

FOL– Wafer Saw晶圆切割

13460e00-59c5-11eb-8b86-12bb97331649.png

将晶圆粘贴在蓝膜(Mylar)上,使得即使被切割开后,不会散落;

通过Saw Blade将整片Wafer切割成一个个独立的Dice,方便后面的 Die Attach等工序;

Wafer Wash主要清洗Saw时候产生的各种粉尘,清洁Wafer;

FOL– 2nd Optical Inspection二光检查

主要是针对Wafer Saw之后在显微镜下进行Wafer的外观检查,是否有出现废品。

FOL– Die Attach 芯片粘接

13ec360e-59c5-11eb-8b86-12bb97331649.png

芯片拾取过程:

1、Ejector Pin从wafer下方的Mylar顶起芯片,使之便于 脱离蓝膜;

2、Collect/Pick up head从上方吸起芯片,完成从Wafer 到L/F的运输过程;

3、Collect以一定的力将芯片Bond在点有银浆的L/F 的Pad上,具体位置可控;

4、Bond Head Resolution:X-0.2um;Y-0.5um;Z-1.25um;

5、Bond Head Speed:1.3m/s;

FOL– Epoxy Cure 银浆固化

银浆固化:

175°C,1个小时; N2环境,防止氧化:

Die Attach质量检查:

Die Shear(芯片剪切力)

FOL– Wire Bonding 引线焊接

利用高纯度的金线(Au) 、铜线(Cu)或铝线(Al)把 Pad 和 Lead通过焊接的方法连接起来。Pad是芯片上电路的外接 点,Lead是 Lead Frame上的 连接点。

W/B是封装工艺中最为关键的一部工艺。

FOL– 3rd Optical Inspection三光检查

EOL– End of Line后段工艺

146d2430-59c5-11eb-8b86-12bb97331649.png

EOL– Molding(注塑)

14cf0038-59c5-11eb-8b86-12bb97331649.png

1514139e-59c5-11eb-8b86-12bb97331649.png

EOL– Laser Mark(激光打字)

1551b3fc-59c5-11eb-8b86-12bb97331649.png

在产品(Package)的正面或者背面激光刻字。内容有:产品名称,生产日期,生产批次等;

EOL– PostMold Cure(模后固化)

15ba967e-59c5-11eb-8b86-12bb97331649.png

用于Molding后塑封料的固化,保护IC内部结构,消除内部应力。Cure Temp:175+/-5°C;Cure Time:8Hrs

EOL– De-flash(去溢料)

目的:De-flash的目的在于去除Molding后在管体周围Lead之间 多余的溢料; 方法:弱酸浸泡,高压水冲洗;

EOL– Plating(电镀)

利用金属和化学的方法,在Leadframe的表面 镀上一层镀层,以防止外界环境的影响(潮湿 和热)。并且使元器件在PCB板上容易焊接及 提高导电性。

电镀一般有两种类型:

Pb-Free:无铅电镀,采用的是>99.95%的高纯 度的锡(Tin),为目前普遍采用的技术,符合 Rohs的要求;

Tin-Lead:铅锡合金。Tin占85%,Lead占 15%,由于不符合Rohs,目前基本被淘汰;

EOL– Post Annealing Bake(电镀退火)

目的:让无铅电镀后的产品在高温下烘烤一段时间,目的在于 消除电镀层潜在的晶须生长(Whisker Growth)的问题; 条件:150+/-5C; 2Hrs;

EOL– Trim&Form(切筋成型)

1683f244-59c5-11eb-8b86-12bb97331649.png

Trim:将一条片的Lead Frame切割成单独的Unit(IC)的过程; Form:对Trim后的IC产品进行引脚成型,达到工艺需要求的形状, 并放置进Tube或者Tray盘中;

EOL– Final Visual Inspection(第四道光检)

在低倍放大镜下,对产品外观进行检查。主要针对EOL工艺可能产生的废品:例如Molding缺陷,电镀缺陷和Trim/Form缺陷等。

原文标题:图文解说:芯片IC的封装/测试流程

文章出处:【微信公众号:微波射频网】欢迎添加关注!文章转载请注明出处。

责任编辑:haq

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 芯片
    +关注

    关注

    447

    文章

    47788

    浏览量

    409124
  • 测试
    +关注

    关注

    8

    文章

    4448

    浏览量

    125123
  • IC
    IC
    +关注

    关注

    35

    文章

    5543

    浏览量

    173211
  • 封装
    +关注

    关注

    123

    文章

    7278

    浏览量

    141096

原文标题:图文解说:芯片IC的封装/测试流程

文章出处:【微信号:mwrfnet,微信公众号:微波射频网】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    IC芯片测试基本原理是什么?

    IC芯片测试基本原理是什么? IC芯片测试是指对集成电路芯片
    的头像 发表于 11-09 09:18 1210次阅读

    同兴达:子公司芯片金凸块全流程封装测试项目启动量产

    2023年10月18日,昆山同兴达芯片和金凸块全过程的封装测试项目量产仪式在昆山隆重举行,下游客户包括奕力科技股份有限公司的ic设计等世界级大工厂莅临参加,标志同兴达先进
    的头像 发表于 10-20 09:46 566次阅读

    芯片封装流程中的粘片有何作用?

    芯片封装流程中的粘片,主要是通过对芯片载体表面进行涂布胶水或者焊接材料,将芯片固定在载板上的一种工艺。粘片可以确保
    的头像 发表于 09-20 09:50 793次阅读
    <b class='flag-5'>芯片</b><b class='flag-5'>封装</b><b class='flag-5'>流程</b>中的粘片有何作用?

    IC封测中的芯片封装技术

    以及IC封装测试业三个部分,通过本文我们将带大家认识一下IC封测中的芯片封装技术。 02何谓
    的头像 发表于 08-25 09:40 1349次阅读
    <b class='flag-5'>IC</b>封测中的<b class='flag-5'>芯片</b><b class='flag-5'>封装</b>技术

    ic验证是封装测试么?

    ic验证是封装测试么?  IC验证是现代电子制造过程中非常重要的环节之一,它主要涉及到芯片产品的验证、
    的头像 发表于 08-24 10:42 512次阅读

    芯片封装测试有技术含量吗?封装测试是干嘛的?

    芯片封装测试有技术含量吗?封装测试是干嘛的?  芯片封装
    的头像 发表于 08-24 10:41 2740次阅读

    ic封装测试是做什么?ic封测是什么意思?芯片封测是什么?

    ic封装测试是做什么?ic封测是什么意思?芯片封测是什么? IC
    的头像 发表于 08-24 10:41 2555次阅读

    什么是芯片封测技术 芯片设计制造封装测试流程

    芯片封测技术(Chip Packaging and Testing)是指在芯片制造完毕后,将裸芯片封装为可供使用的封装
    的头像 发表于 08-23 15:04 2157次阅读

    芯片测试座在IC芯片测试中的作用

    IC芯片测试中,芯片测试座起着至关重要的作用。它是连接芯片
    的头像 发表于 07-25 14:02 699次阅读

    芯片封装测试包括哪些?

    芯片封装测试是在芯片制造过程的最后阶段完成的一项重要测试,它主要用于验证芯片
    的头像 发表于 06-28 13:49 1443次阅读

    芯片封装设计

    芯片行业作为一个高精技术行业,从设计到生产流程的每个环节都有较高的技术含量,包括半导体设备、原材料、IC设计、芯片制造、封装
    的头像 发表于 06-12 09:22 1254次阅读
    <b class='flag-5'>芯片</b><b class='flag-5'>封装</b>设计

    IC芯片为什么要进行测试?原来是这样

    量控制并不太重视。IC芯片产业链从上游到下游是设计、带出、制造、封装测试。目前市场上基本上集中在芯片设计、流片、制造三个环节,对
    的头像 发表于 06-05 17:43 841次阅读

    IC测试座常用的封装类型有哪些呢

    IC测试座常用的封装类型有很多种,以下是一些常见的类型:
    的头像 发表于 06-01 14:05 804次阅读
    <b class='flag-5'>IC</b><b class='flag-5'>测试</b>座常用的<b class='flag-5'>封装</b>类型有哪些呢

    半导体行业芯片封装测试的工艺流程

    半导体芯片封装测试是整个芯片生产过程中非常重要的环节,它涉及到多种工艺流程
    的头像 发表于 05-29 14:15 2175次阅读
    半导体行业<b class='flag-5'>芯片</b><b class='flag-5'>封装</b>与<b class='flag-5'>测试</b>的工艺<b class='flag-5'>流程</b>

    芯片封装测试流程详解

    芯片是一个非常高尖精的科技领域,整个从设计到生产的流程特别复杂,笼统一点来概括的话,主要经历设计、制造和封测这三个阶段。封测就是金誉半导体今天要说到的封装测试
    的头像 发表于 05-19 09:01 1708次阅读