ISL6539:高性能双PWM控制器的深度解析
在电子工程领域,电源管理芯片的性能对于整个系统的稳定运行至关重要。ISL6539作为一款双PWM控制器,在DDR DRAM、SDRAM、图形芯片组等应用中展现出了卓越的性能。本文将深入剖析ISL6539的特点、工作原理、应用设计等方面,为电子工程师提供全面的参考。
文件下载:ISL6539IAZ-T.pdf
一、ISL6539概述
ISL6539是一款双PWM控制器,能通过两个电压调节同步降压DC/DC转换器实现高效和精确的电压调节。它专为DDR DRAM、SDRAM、图形芯片组应用以及高性能系统调节器而设计,具有以下显著特点:
- 宽输出电压范围:可提供0.9V至5.5V的调节输出电压。
- DDR内存电源解决方案:能实现VTT跟踪VDDQ/2,并提供VDDQ/2缓冲参考输出,支持DDR-I和DDR2内存。
- 出色的动态响应:采用电压前馈和电流模式控制,适应宽范围的LC滤波器选择。
- 双模式操作:可直接从5.0V至15V输入或3.3V/5V系统轨供电。
- 完善的保护功能:具备欠压锁定、电源良好、过流、过压和欠压保护等功能。
- 同步PWM操作:在PWM模式下实现300kHz同步操作。
- 环保设计:无铅(符合RoHS标准)。
二、工作原理
1. 初始化与软启动
当至少一个使能引脚置高时,ISL6539开始初始化。电源复位(POR)功能持续监测VCC引脚的偏置电源电压,当输入电源电压超过4.45V且EN1或EN2为高时,启动软启动操作。若电压低于4.14V,POR将禁用芯片。
软启动时,使能通道的SOFT引脚电压在内部5µA电流的作用下逐渐上升,输出电压跟随软启动电压。当SOFT引脚电压达到0.9V时,输出电压进入调节状态;达到1.5V时,电源良好(PGOOD)信号使能。软启动时间由公式 (T{SOFT }=frac{1.5 V × Csoft }{5 mu A}) 确定,输出电压进入调节状态的时间为 (T{RISE }=0.6 × T_{SOFT })。
2. 输出电压编程
每个通道的输出电压通过从输出到地的电阻分压器设置,分压器中点连接到VSEN引脚。输出电压由公式 (V_{O}=frac{0.9 V cdot(R 1+R 2)}{R 2}) 确定,其中0.9V为内部参考电压。VSEN引脚电压还用于电源良好功能以及检测欠压和过压条件。
3. 电流检测
通过测量下MOSFET导通期间的电压降来检测电流。激活电流采样电路需满足两个条件:LGATE为高且相引脚在正常降压操作中出现负电压。对于DDR应用的第二通道,相引脚电压需高于0.1V以激活双向电流检测。电流采样在MOSFET开启约400ns后完成,该电流信息用于电流模式控制和过流保护。
4. 反馈回路补偿
两个通道的PWM控制器均采用内部补偿的误差放大器。为实现内部补偿,采取了以下措施:
- 通过VIN引脚使施加到PWM比较器的斜坡信号与输入电压成比例,确保调制器增益与输入电压的乘积在输入电压变化时保持恒定。
- 在PWM关断时间内,从下MOSFET的电压降中提取与负载电流成比例的信号,并在PWM比较器输入前从误差放大器输出信号中减去该信号,从而形成内部电流控制回路。
5. 门控逻辑
门控逻辑将生成的PWM信号转换为栅极驱动信号,提供必要的放大、电平转换和直通保护。通过监测上下MOSFET的实际栅极波形,提供自适应死区时间,以优化IC在宽工作条件下的性能。
三、保护功能
1. 电源良好(PGOOD)
软启动过程中,当SOFT引脚电压达到1.5V时,PGOOD信号建立。正常运行时,PGOOD窗口为0.9V以下100mV和0.9V以上135mV,VSEN引脚需保持在该窗口内,PGOOD信号才为高。为防止PGOOD信号误降,需在输出端并联电容以限制负载阶跃瞬变时的电压偏差。
2. 过流保护
在双开关应用中,两个PWM控制器利用下MOSFET的导通电阻rDS(ON)监测电流,以保护输出短路。将ISEN引脚的感测电流与通过OCSET引脚连接到地的电阻设置的电流进行比较。若下MOSFET电流超过过流阈值,将激活脉冲跳过电路,限制直流电压源提供的电流。若在第一个8个时钟周期后电流再次超过阈值,过流保护将锁存并禁用故障通道。
3. 欠压保护
运行过程中,若发生短路,输出电压将迅速下降。当负载阶跃使输出电压低于欠压阈值(标称输出电压的75%)时,故障通道将立即锁存关闭。通过将两个使能引脚置低或循环VCC电压可清除锁存并恢复芯片运行。
4. 过压保护
若输出电压因上MOSFET故障或其他原因超过正常值的115%,过压保护比较器将强制同步整流器栅极驱动器高电平,主动拉低输出电压。当输出电压降至阈值以下时,OVP比较器解除,MOSFET驱动器恢复正常运行。
四、DDR应用
1. DDR内存电源需求
DDR内存芯片对电源有特殊要求,包括参考电压VREF跟踪VDDQ和VSS电压的中点,以及额外的VTT电源用于数据总线终端。ISL6539通过将DDR引脚置高,可重新配置为完整的DDR内存解决方案,提供VDDQ、VTT和VREF三个电压。
2. 通道同步
为减少通道间干扰,ISL6539在DDR应用中采用了多种同步方法。当DDR引脚连接到GND时,通道以180°异相运行;在DDR模式下,当DDR引脚连接到VCC时,若VIN引脚连接到GND,通道以0°相移运行;若VIN引脚连接到高于4.2V的电压,通道以90°相移运行。
五、应用设计
1. 设计流程
- 输入滤波:在芯片的VCC和GND引脚之间使用陶瓷去耦电容,并可使用小电阻构建低通滤波器,以减少自举电容电流对IC的噪声影响。
- 电流感测电阻选择:电流感测电阻的值决定了电流感测电路的增益,影响电流环路增益和过流保护设定点。设计时需考虑MOSFET的rDS(ON)变化、负载电流和温度等因素,确保在最坏情况下ISEN引脚的源电流不超过260µA。
- 过流设定点电阻确定:OCSET引脚通过电压跟随器缓冲内部0.9V参考电压,通过外部过流设定电阻的电流与ISEN引脚的缩放电流进行比较,以设置过流阈值。
- LC滤波器选择:电感值根据输入电压、输出电压和开关频率确定,一般设计电感的峰峰值纹波电流为标称工作电流的20%至40%。输出电容的选择需考虑输出电压纹波、瞬态电压偏差和AC电流额定值等因素。
- 输入电容选择:输入电容的电压和RMS电流额定值应高于电路的最大输入电压和最大RMS电流,一般电压额定值至少为最大输入电压的1.25倍。
- MOSFET选择:对于最大输入电压为15V的应用,至少应使用30V的MOSFET。下MOSFET应优先考虑低rDS(ON)以减少传导损耗,上MOSFET应优先考虑低栅极电荷以减少开关损耗。
2. 布局考虑
- 电源和信号层放置:电源层应靠近在一起,位于电路板的顶部或底部,信号层位于另一侧。
- 组件放置:两通道ISL6539的控制引脚对称分布,应围绕IC对称布置两个通道。功率MOSFET应靠近IC,以缩短栅极驱动信号、相引脚和电流感测引脚的走线长度。
- 信号地和电源地连接:信号地和电源地的最佳连接点位于每个通道输出电容的负极,以减少噪声。
- 引脚布局:各引脚的走线应短、宽,并避免与其他弱信号走线平行,以减少干扰。
六、总结
ISL6539作为一款高性能的双PWM控制器,凭借其宽输出电压范围、出色的动态响应、完善的保护功能和灵活的DDR应用配置,为电子工程师在电源管理设计中提供了强大的工具。在实际应用中,通过合理选择组件和优化布局,可充分发挥ISL6539的性能,实现高效、稳定的电源解决方案。
电子工程师在设计过程中,应根据具体应用需求,仔细考虑各个参数和因素,确保系统的可靠性和性能。你在使用ISL6539或其他类似芯片时,遇到过哪些挑战呢?欢迎在评论区分享你的经验和见解。
-
电源管理
+关注
关注
117文章
8664浏览量
148256
发布评论请先 登录
ISL6539:高性能双PWM控制器的深度解析
评论