WM8782A:高性能24位192kHz立体声ADC的深度解析
一、引言
在音频处理领域,一款高性能的模数转换器(ADC)对于实现高质量的音频录制至关重要。WM8782A作为一款专为可记录媒体应用设计的立体声ADC,以其卓越的性能和丰富的特性,成为了众多音频设备的理想选择。本文将对WM8782A进行全面深入的解析,帮助电子工程师更好地了解和应用这款产品。
文件下载:WM8782ASEDS/RV.pdf
二、WM8782A概述
2.1 产品描述
WM8782A是一款高性能、低成本的立体声音频ADC,适用于可记录媒体应用,如可记录DVD播放器、个人视频录像机、机顶盒、工作室音频处理设备以及汽车音频系统等。它具备立体声线路电平输入,并通过两个控制输入引脚(FORMAT、IWL)支持三种行业标准模式的音频接口操作。芯片前端集成了内部运算放大器,可处理大于1Vrms的模拟输入信号,同时还配备了高通滤波器,用于去除残留的直流偏移。
2.2 主要特性
- 高信噪比(SNR):在48kHz采样频率下,A加权SNR可达100dB。
- 低总谐波失真(THD):在-1dB输入时,THD低至 -93dB。
- 宽采样频率范围:支持8kHz至192kHz的采样频率。
- 多种时钟模式:采用从时钟模式,系统时钟(MCLK)支持128fs、192fs、256fs、384fs、512fs、768fs。
- 丰富的音频数据接口模式:支持16 - 24位I2S、16 - 24位左对齐、16 - 24位右对齐模式。
- 宽电源电压范围:模拟电源电压为2.7至5.5V,数字核心电源电压为2.7V至3.6V。
- 小巧的封装:采用20引脚SSOP封装。
- 可选的加速寿命筛选器件:为产品的可靠性提供了更多保障。
三、引脚配置与功能
3.1 引脚配置
| WM8782A采用20引脚SSOP封装,各引脚功能明确,包括时钟输入、音频数据输入输出、电源引脚以及控制引脚等。具体引脚配置如下: | 引脚编号 | 引脚名称 | 类型 | 描述 |
|---|---|---|---|---|
| 1 | MCLK | 数字输入 | 主时钟 | |
| 2 | DOUT | 数字输出 | ADC数字音频数据 | |
| 3 | LRCLK | 数字输入 | 音频接口左右时钟 | |
| 4 | DGND | 电源 | 数字负电源 | |
| 5 | DVDD | 电源 | 数字正电源 | |
| 6 | BCLK | 数字输入 | 音频接口位时钟 | |
| 7 | IWL | 数字三态输入 | 字长控制(0 = 16位,1 = 20位,Z = 24位) | |
| 8 | FSAMPEN | 数字三态输入 | 快速采样率使能(0 = 48kHz,1 = 96kHz,Z = 192kHz) | |
| 9 | FORMAT | 数字三态输入 | 音频模式选择(0 = 右对齐,1 = 左对齐,Z = I2S) | |
| 10 | VMID | 模拟输出 | 中间轨电压去耦电容 | |
| 11 | VREFGND | 电源 | 负电源和衬底连接 | |
| 12 | VREFP | 模拟输出 | 正参考电压去耦引脚,需外接10uF去耦电容 | |
| 13 | AVDD | 电源 | 模拟正电源 | |
| 14 | AGND | 电源 | 模拟负电源和衬底连接 | |
| 15 | AINOPR | 模拟输出 | 右声道内部运算放大器输出 | |
| 16 | AINR | 模拟输入 | 右声道输入 | |
| 17 | COM | 模拟输入 | 共模高阻抗输入,应设置为中间轨 | |
| 18 | AINOPL | 模拟输出 | 左声道内部运算放大器输出 | |
| 19 | AINL | 模拟输入 | 左声道输入 | |
| 20 | M/S | 数字输入 | 接口模式选择(0 = 从模式,1 = 保留) |
3.2 引脚功能详解
- 时钟引脚:MCLK为主时钟输入,为芯片提供系统时钟;BCLK为音频接口位时钟,用于同步音频数据传输;LRCLK为音频接口左右时钟,控制左右声道数据的切换。
- 音频数据引脚:DOUT为ADC数字音频数据输出引脚,输出经过处理后的数字音频信号。
- 控制引脚:IWL用于选择音频数据的字长,FORMAT用于选择音频数据的格式,FSAMPEN用于控制ADC的过采样率。
- 电源引脚:AVDD为模拟电源,DVDD为数字核心电源,AGND和DGND分别为模拟地和数字地。
四、电气特性与性能指标
4.1 绝对最大额定值
| 使用WM8782A时,必须注意其绝对最大额定值,以避免对芯片造成永久性损坏。绝对最大额定值包括数字电源电压、模拟电源电压、数字输入电压范围、模拟输入电压范围、环境温度、存储温度以及封装体温度等参数。具体如下: | 条件 | 最小值 | 最大值 |
|---|---|---|---|
| 数字电源电压 | -0.3V | +4.5V | |
| 模拟电源电压 | -0.3V | +7V | |
| 数字输入电压范围 | DGND - 0.3V | DVDD + 0.3V | |
| 模拟输入电压范围 | AGND - 0.3V | AVDD + 0.3V | |
| 环境温度(施加电源时) | -55°C | +125°C | |
| 存储温度 | -65°C | +150°C | |
| 无铅封装体温度(回流焊10秒) | / | +260°C | |
| 封装体温度(焊接2分钟) | / | +183°C |
4.2 推荐工作条件
| 为了确保WM8782A的最佳性能,建议在以下工作条件下使用: | 参数 | 符号 | 测试条件 | 最小值 | 典型值 | 最大值 | 单位 |
|---|---|---|---|---|---|---|---|
| 数字电源范围 | DVDD | WM8782SEDS, WM8782SEDS/R | 2.7 | / | 3.6 | V | |
| 模拟电源范围 | AVDD | WM8782SEDS, WM8782SEDS/R | 2.7 | / | 5.5 | V | |
| 地 | DGND, AGND | / | / | 0 | / | V | |
| 工作温度范围 | TA | WM8782SEDS, WM8782SEDS/R | -40 | / | +85 | °C |
4.3 电气性能指标
在测试条件为DVDD = 3.3V,AVDD = 5.0V,TA = +25°C,1kHz信号,A加权,fs = 48kHz,MCLK = 256fs,24位音频数据,从模式下,WM8782A的主要电气性能指标如下:
- ADC性能:满量程输入信号电平为1.0Vrms,输入电阻为10kΩ,输入电容为20pF。
- 信噪比(SNR):在48kHz采样频率下,A加权SNR可达100dB,无加权SNR为98dB;在96kHz采样频率下,A加权SNR为98dB。
- 总谐波失真(THD):在1kHz、-1dB满量程输入时,48kHz采样频率下THD为 -93dB,96kHz采样频率下THD为 -93dB,192kHz采样频率下THD为 -92dB。
- 动态范围(DNR):在-60dBFS时,动态范围为93 - 100dB。
- 声道分离度:在1kHz输入时,声道分离度大于90dB。
- 声道电平匹配:在1kHz信号下,声道电平匹配为0.1dB。
- 声道相位偏差:在1kHz信号下,声道相位偏差为0.0001度。
- 电源抑制比(PSRR):在1kHz、100mVpp的AVDD和DVDD电源干扰下,PSRR为50dB。
五、信号时序要求
5.1 系统时钟时序
| 系统时钟(MCLK)的时序要求对于WM8782A的正常工作至关重要。在测试条件为DVDD = 3.3V,DGND = 0V,TA = +25°C,fs = 48kHz,从模式,MCLK = 256fs,24位数据下,MCLK的时序参数如下: | 参数 | 符号 | 最小值 | 典型值 | 最大值 | 单位 |
|---|---|---|---|---|---|---|
| MCLK系统时钟脉冲宽度高 | TMCLKL | 11 | / | / | ns | |
| MCLK系统时钟脉冲宽度低 | TMCLKH | 11 | / | / | ns | |
| MCLK系统时钟周期时间 | TMCLKY | 28 | / | / | ns | |
| MCLK占空比 | TMCLKDS | 40:60 | / | 60:40 | / |
5.2 音频接口时序(从模式)
| 在从模式下,音频接口的时序要求也需要严格满足。测试条件为DVDD = 3.3V,DGND = 0V,TA = +25°C,从模式,fs = 48kHz,MCLK = 256fs,24位数据,音频接口的时序参数如下: | 参数 | 符号 | 最小值 | 典型值 | 最大值 | 单位 |
|---|---|---|---|---|---|---|
| BCLK周期时间 | tBCY | 50 | / | / | ns | |
| BCLK脉冲宽度高 | tBCH | 20 | / | / | ns | |
| BCLK脉冲宽度低 | tBCL | 20 | / | / | ns | |
| LRCLK相对于BCLK上升沿的建立时间 | tLRSU | 10 | / | / | ns | |
| LRCLK相对于BCLK上升沿的保持时间 | tLRH | 10 | / | / | ns | |
| DOUT相对于BCLK下降沿的传播延迟 | tDD | 0 | / | 10 | ns |
需要注意的是,LRCLK应与MCLK同步,虽然WM8782A的接口对这些信号的相位变化或抖动具有一定的容忍度,但为了确保最佳性能,仍应尽量保证信号的稳定性。
六、内部结构与工作原理
6.1 ADC结构
WM8782A采用多比特过采样Sigma - Delta ADC。多比特反馈和高过采样率的使用,有效降低了抖动和高频噪声的影响。ADC的满量程输入在AVDD = 5.0V时为1.0Vrms,输入电压超过满量程可能会导致ADC过载和失真。内部运算放大器和适当的电阻可用于在信号到达ADC之前对大于1Vrms的信号进行衰减。
6.2 数字滤波器
ADC数字滤波器包含一个数字高通滤波器,用于去除音频信号中存在的残留直流偏移。滤波器的响应特性与采样率相关,在不同的采样率下,滤波器的通带、阻带、纹波和群延迟等参数保持相对稳定。
6.3 数字音频接口
数字音频接口使用三个引脚:DOUT、LRCLK和BCLK。DOUT为ADC数据输出,LRCLK为ADC数据对齐时钟,BCLK为位时钟,用于同步。该接口支持三种不同的音频数据格式:左对齐、右对齐和I2S。在从模式下,WM8782A根据接收到的时钟信号输出数据。
七、应用信息与外部组件
7.1 推荐外部组件
| 为了确保WM8782A的性能,需要合理选择外部组件。推荐的外部组件包括去耦电容、电阻等,具体如下: | 组件参考 | 建议值 | 描述 |
|---|---|---|---|
| C1和C8 | 10uF | DVDD和AVDD的去耦电容 | |
| C2和C7 | 0.1uF | DVDD和AVDD的去耦电容 | |
| C5和C6 | 10uF | 模拟输入交流耦合电容 | |
| R1 | 10kΩ | 限流电阻 | |
| R2和R5 | 10kΩ | 内部运算放大器输入电阻 | |
| R3和R6 | 5kΩ | 内部运算放大器反馈电阻 | |
| R4 | 3.3kΩ | 共模电阻 | |
| C4 | 0.1uF | VMID引脚的参考去耦电容 | |
| C3 | 10uF | / | |
| C9 | 0.1uF | VREFP引脚的参考去耦电容 | |
| C10 | 10uF | / |
7.2 应用注意事项
在应用WM8782A时,还需要注意以下几点:
- 电源布局:AGND和DGND应尽可能靠近WM8782A连接,以减少噪声干扰。
- 电容选择:C2、C4、C7和C9应尽可能靠近WM8782A放置,并且应选择低ESR的电容,以确保最佳性能。
- 增益设置:R2/R3和R5/R6应根据输入信号的大小选择合适的值,以调整输入运算放大器的增益。
八、总结
WM8782A作为一款高性能的立体声ADC,具有高信噪比、低总谐波失真、宽采样频率范围等优点,适用于多种音频应用场景。通过对其引脚配置、电气特性、信号时序、内部结构以及应用信息的深入了解,电子工程师可以更好地将其应用于实际设计中。在使用过程中,需要严格遵循推荐的工作条件和外部组件要求,以确保产品的性能和可靠性。你在实际应用中是否遇到过类似ADC的使用问题呢?欢迎在评论区分享你的经验和见解。
-
音频处理
+关注
关注
0文章
205浏览量
18333
发布评论请先 登录
WM8782A:高性能24位192kHz立体声ADC的深度解析
评论