UCC2154x:隔离式双通道栅极驱动器的卓越之选
在电子工程师的日常设计工作中,栅极驱动器的选择至关重要,它直接影响到电源转换和电机驱动等应用的性能和可靠性。今天,我们就来深入探讨一下德州仪器(TI)的 UCC2154x 系列隔离式双通道栅极驱动器,看看它有哪些独特的特性和应用优势。
文件下载:ucc21540a.pdf
一、UCC2154x 概述
UCC2154x 是一款灵活的双通道栅极驱动器,能够适应多种电源和电机驱动拓扑结构,可驱动多种类型的晶体管,如 MOSFET、IGBT 和 GaN 晶体管。它集成了许多实用的功能,能够与控制电路良好集成,并有效保护其所驱动的栅极。
二、关键特性剖析
2.1 封装选项丰富
UCC2154x 提供了多种宽体封装选项,如 DW SOIC - 16 和 DWK SOIC - 14。其中,DWK SOIC - 14 封装具有 3.3mm 的通道间间距,有助于实现更高的总线电压。这种多样化的封装选择,使得工程师可以根据具体的应用需求和 PCB 布局来灵活选择合适的封装。
2.2 强大的输出驱动能力
该驱动器具备高达 4A 的峰值源电流和 6A 的峰值灌电流输出,能够为功率晶体管提供足够的驱动电流。同时,它支持最高 18V 的 VDD 输出驱动电源,并且提供 5V 和 8V 的 VDD 欠压锁定(UVLO)选项,可根据不同的应用场景进行灵活配置。
2.3 出色的共模瞬态抗扰度(CMTI)
UCC2154x 的 CMTI 大于 125V/ns,这意味着它在高共模瞬态干扰环境下仍能保持稳定的工作性能,有效避免误触发,确保系统的可靠性。
2.4 快速的开关特性
其典型传播延迟仅为 33ns,最大脉冲宽度失真为 6ns,最大 VDD 上电延迟为 10µs。这些快速的开关特性有助于减少开关损耗,提高系统的效率。
2.5 可编程死区时间
通过电阻可编程死区时间功能,工程师可以根据具体应用需求精确设置死区时间,有效防止半桥应用中的直通现象,提高系统的安全性和可靠性。
2.6 兼容多种输入信号
驱动器的输入与 TTL 和 CMOS 兼容,方便与数字和模拟电源控制器进行接口,增强了系统的兼容性和灵活性。
2.7 安全相关认证
UCC2154x 计划获得多项安全相关认证,如符合 DIN EN IEC 60747 - 17(VDE 0884 - 17)标准的 8000 VPK 加强隔离、符合 UL 1577 标准的 5700 VRMS 一分钟隔离以及符合 GB4943.1 - 2022 的 CQC 认证。这些认证为产品在安全要求较高的应用中提供了可靠的保障。
三、应用领域广泛
UCC2154x 的高性能和丰富特性使其在多个领域得到了广泛应用,包括:
- 隔离式 AC - DC 和 DC - DC 电源:能够为电源转换提供高效、可靠的驱动解决方案。
- 服务器、电信、IT 和工业基础设施:满足这些领域对电源稳定性和可靠性的严格要求。
- 电机驱动和太阳能逆变器:为电机和逆变器提供精确的驱动控制,提高能源转换效率。
- 工业运输:适应工业运输环境的复杂要求,确保系统的稳定运行。
四、详细设计与应用
4.1 典型应用电路
以 UCC2154x 驱动典型半桥配置为例,该电路可用于多种流行的功率转换器拓扑,如同步降压、同步升压、半桥/全桥隔离拓扑和三相电机驱动应用。在设计过程中,需要注意以下几个关键部分:
4.1.1 输入滤波器设计
为了滤除由非理想布局或长 PCB 走线引入的振铃,可使用一个小的 (R{IN}-C{IN}) 滤波器。建议 (R{IN}) 的取值范围为 0Ω 至 100Ω,(C{IN}) 的取值范围为 10pF 至 100pF。在选择这些组件时,要权衡良好的抗噪性和传播延迟之间的关系。
4.1.2 死区时间电阻和电容选择
根据公式 (t{DT} approx 10 × R{DT}),可以通过选择合适的电阻 (R_{DT}) 来设置死区时间。同时,在 DT 引脚附近并联一个 ≤1nF 的电容,以提高抗噪性。
4.1.3 外部自举二极管和串联电阻选择
自举电容在每个周期内通过外部自举二极管由 VDD 充电,因此在选择自举二极管时,建议选择高压、快速恢复二极管或具有低正向电压降和低结电容的 SiC 肖特基二极管,以减少反向恢复引入的损耗和相关接地噪声反弹。串联电阻 (R_{BOOT}) 用于限制涌入电流和电压上升斜率,其推荐值在 1Ω 至 20Ω 之间。
4.1.4 栅极驱动器输出电阻
外部栅极驱动器电阻 (R{ON} / R{OFF}) 用于限制寄生电感/电容引起的振铃、高电压/电流开关 dv/dt 和体二极管反向恢复引起的振铃,同时微调栅极驱动强度,减少电磁干扰。可以根据公式预测峰值源电流和灌电流,但要注意 PCB 布局和负载电容对峰值电流的影响,尽量减小栅极驱动回路的长度。
4.1.5 栅源电阻选择
建议在栅极和源极之间连接一个电阻 (R_{GS}),当栅极驱动器输出无电源且处于不确定状态时,将栅源电压下拉,同时减轻米勒电流引起的 dv/dt 导通风险。该电阻的大小通常在 5.1kΩ 至 20kΩ 之间,具体取决于功率器件的 Vth 和 CGD 与 CGS 的比值。
4.1.6 栅极驱动器功率损耗估算
栅极驱动器子系统的总损耗 (P{G}) 包括 UCC2154x 的功率损耗 (P{GD}) 和外围电路的功率损耗。(P{GD}) 可以通过计算静态功率损耗 (P{GDQ}) 和开关操作损耗 (P{GDO}) 来估算。在不同的源/灌电流饱和情况下,(P{GDO}) 的计算方法有所不同。
4.1.7 结温估算
可以使用公式 (T{J}=T{C}+Psi{JT} × P{GD}) 来估算 UCC2154x 的结温。使用结到顶部表征参数 (Psi_{JT}) 可以大大提高结温估算的准确性。
4.1.8 电容选择
为 VCCI、VDDA 和 VDDB 选择旁路电容时,建议选择低 ESR 和低 ESL 的表面贴装多层陶瓷电容(MLCC),并注意 DC 偏置对电容值的影响。对于 VCCI 电容,推荐使用电压额定值超过 25V、电容值超过 100nF 的 MLCC;对于 VDDA(自举)电容,需要根据总电荷需求和电压纹波来计算最小电容值,并适当增加余量。
4.2 输出级负偏置应用
在实际应用中,由于非理想 PCB 布局和长封装引脚引入的寄生电感,可能会导致功率晶体管的栅源驱动电压出现振铃。为了避免这种振铃超过阈值电压,可采用在栅极驱动上施加负偏置的方法。常见的实现方式有以下几种:
- 使用齐纳二极管在隔离偏置电源输出端实现负偏置:需要两个电源,并且存在 (R_{z}) 的稳态功耗。
- 使用两个电源(或单输入双输出电源):提供了更大的正负极性电压设置灵活性,但需要更多的电源。
- 在栅极驱动回路中使用齐纳二极管实现单电源负偏置:仅使用一个电源,成本和设计工作量较低,但负偏置电压受占空比影响,且高侧 VDDA - VSSA 需保持足够电压。
五、布局指南
为了实现 UCC2154x 的最佳性能,在 PCB 布局时需要遵循以下准则:
5.1 元件放置
- 在 VCCI 和 GND 引脚之间以及 VDD 和 VSS 引脚之间靠近器件处连接低 ESR 和低 ESL 电容,以支持外部功率晶体管开启时的高峰值电流。
- 尽量减小桥接配置中开关节点 VSSA(HS)引脚的大负瞬变,最小化顶部晶体管源极和底部晶体管源极之间的寄生电感。
- 当从远处的微控制器或高阻抗源驱动 DIS 引脚时,添加一个 ≥1000pF 的小旁路电容,以提高抗噪性。
- 如果使用死区时间功能,将编程电阻 (R_{DT}) 和旁路电容靠近 UCC2154x 的 DT 引脚放置,防止噪声意外耦合到内部死区时间电路。
5.2 接地
将为晶体管栅极充电和放电的高峰值电流限制在最小的物理回路面积内,以降低回路电感,减少晶体管栅极端子的噪声。同时,注意高电流路径的布局,如自举电容、自举二极管、本地 VSSB 参考旁路电容和低侧晶体管体/反并联二极管组成的路径。
5.3 高压考虑
- 为确保初级和次级侧之间的隔离性能,避免在驱动器器件下方放置任何 PCB 走线或铜箔,建议使用 PCB 切口来防止可能影响隔离性能的污染。
- 在半桥或高侧/低侧配置中,最大化 PCB 布局中高侧和低侧 PCB 走线之间的间隙距离。DWK 封装去除了引脚 12 和 13,具有最小 3.3mm 的爬电距离,允许更高的总线电压。
5.4 散热
当驱动电压高、负载重或开关频率高时,UCC2154x 可能会消耗大量功率。因此,通过合理的 PCB 布局将热量从器件散发到 PCB 上,最小化结到板的热阻抗非常重要。建议增加连接到 VDDA、VDDB、VSSA 和 VSSB 引脚的 PCB 铜面积,并优先最大化与 VSSA 和 VSSB 的连接。
六、总结
UCC2154x 系列隔离式双通道栅极驱动器凭借其丰富的特性、强大的驱动能力和广泛的应用场景,为电子工程师提供了一个优秀的选择。在实际设计过程中,只要我们充分理解其特性和应用要求,合理进行电路设计和 PCB 布局,就能够充分发挥 UCC2154x 的优势,设计出高效、可靠的电子系统。希望本文能为广大电子工程师在使用 UCC2154x 进行设计时提供一些有价值的参考。
-
电子设计
+关注
关注
42文章
2870浏览量
49916 -
栅极驱动器
+关注
关注
8文章
1508浏览量
40494
发布评论请先 登录
UCC2154x:隔离式双通道栅极驱动器的卓越之选
评论