CDCVF2310器件是一款高性能、低偏斜时钟缓冲器,工作频率高达200 兆赫。 两组五个输出,每组提供 CLK 的低偏斜副本。上电后,默认无论控制引脚的状态如何,输出的状态都为低电平。对于正常作,当控制引脚(1G 或 2G, 1G 时,组 2Y[0:4] 或 2Y[2:4] 的输出可以置于低电平状态分别)保持低电平,并且在 CLK 输入上检测到负时钟沿。的输出当控制引脚(1G 和 2G)保持高电平时,组 2Y[0:4] 或 2Y[2:2] 可以切换到缓冲模式保持高电平,并且在 CLK 输入上检测到负时钟沿。该器件在 2.5V和 3.3V 环境下运行。内置输出使能毛刺抑制功能可确保同步输出使能序列以分配全周期时钟信号。
该CDCVF2310的工作温度范围为 –40°C 至 85°C。
*附件:cdcvf2310.pdf
特性
- 高性能 1:10 时钟驱动器
- 工作频率高达 200 MHz(V 时)
DD3.3 伏 - 引脚到引脚偏斜< 100 ps(V)
DD3.3 伏 - V
DD范围:2.3 V 至 3.6 V - 工作温度范围 –40°C 至 105°C
- 支持 105ºC 环境温度(参见热注意事项)
- 输出使能毛刺抑制
- 将一个时钟输入分配到两个五个输出的
组 - 25 Ω片内系列阻尼电阻
- 采用 24 引脚 TSSOP 封装
参数

方框图

1. 核心特性
- 时钟分配能力:1:10高精度时钟驱动,支持2组共10路输出(每组5路)
- 电气性能:
- 工作电压:2.3V至3.6V(兼容2.5V/3.3V系统)
- 频率范围:最高200MHz(3.3V供电时)
- 超低偏斜:引脚间偏斜<100ps(3.3V供电)
- 可靠性设计:
- 工业级温度范围:-40°C至105°C(支持105°C环境温度)
- 集成25Ω片上串联阻尼电阻
- 输出使能毛刺抑制功能
2. 关键功能描述
- 工作模式:
- 默认状态:上电后所有输出强制为低电平(与控制引脚状态无关)
- 控制逻辑:通过1G/2G引脚控制两组输出的启用/关闭,需检测CLK输入的下降沿触发状态切换
- 封装信息:24引脚TSSOP封装(4.40mm×7.80mm)
3. 典型应用场景
- 通用电子设备时钟分配系统
- 需高精度多路时钟同步的工业场景
4. 重要设计参数
- 时序特性:
- 输出传播延迟:未明确数值(需参考详细规格表)
- 占空比保持能力:未明确范围
- 保护特性:
5. 版本更新记录
- 初始版本:2001年6月(SCAS666)
- 最新修订:2015年10月(SCAS666D),更新内容包含:
- 扩展温度规格说明
- 新增热设计指南
- 补充封装机械参数
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。
举报投诉
-
时钟缓冲器
+关注
关注
2文章
273浏览量
51956 -
引脚
+关注
关注
16文章
2120浏览量
56023 -
时钟信号
+关注
关注
4文章
510浏览量
30080
发布评论请先 登录
相关推荐
热点推荐
CDCVF2310-EP CDCVF2310-EP 2.5V 至 3.3V 高性能时钟缓冲器
电子发烧友网为你提供TI(ti)CDCVF2310-EP相关产品参数、数据手册,更有CDCVF2310-EP的引脚图、接线图、封装手册、中文资料、英文资料,CDCVF2310-EP真值表,CD
发表于 11-02 19:01
LMK1C110x 1.8V、2.5V和3.3V LVCMOS时钟缓冲器系列数据表
电子发烧友网站提供《LMK1C110x 1.8V、2.5V和3.3V LVCMOS时钟缓冲器系列数据表.pdf》资料免费下载
发表于 08-20 09:51
•1次下载
CDCLVC11xx 3.3V和2.5V LVCMOS高性能时钟缓冲器系列数据表
电子发烧友网站提供《CDCLVC11xx 3.3V和2.5V LVCMOS高性能时钟缓冲器系列数据表.pdf》资料免费下载
发表于 08-22 09:22
•1次下载
CDCVF2310 2.5V至3.3V高性能时钟缓冲器数据表
电子发烧友网站提供《CDCVF2310 2.5V至3.3V高性能时钟缓冲器数据表.pdf》资料免
发表于 08-23 10:32
•0次下载
CDCVF2310-EP 高性能时钟缓冲器技术文档摘要
该CDCVF2310是一款高性能、低偏斜时钟缓冲器,工作频率高达 200 MHz。 两组五个输出,每个输出组提供CLK的低偏斜拷贝。上电后,默认状态为 无论控制引脚的状态如何,输出都是
CDCVF310 高性能时钟缓冲器技术文档总结
该CDCVF310是一款高性能、低偏斜时钟缓冲器 工作频率高达 200 MHz。两组五个输出,每组提供低偏斜 CLK 的副本。上电后,输出的默认状态为低电平 无论控制引脚的状态如何。对
CDCVF2510A 3.3V锁相环时钟驱动器技术文档总结
该CDCVF2510A是一款高性能、低偏斜、低抖动、锁相环 (PLL) 时钟驱动器。该CDCVF2510A使用锁相环 (PLL) 将反馈 (FBOUT) 输出在频率和相位上精确对齐到
CDCVF2505 3.3V PLL时钟驱动器技术文档总结
该CDCVF2505是一款高性能、低偏斜、低抖动、锁相环 (PLL) 时钟 司机。该器件使用 PLL 将输出时钟(1Y[0-3] 和 CLKOUT)精确对齐到 频率和相位的输入
CDCVF2509 3.3V锁相环时钟驱动器技术文档总结
该CDCVF2509是一款高性能、低偏斜、低抖动、锁相环 (PLL) 时钟驱动器。该器件使用 PLL 将反馈 (FBOUT) 输出与时钟 (CLK) 输入信号在频率和相位上精确对齐。该
CDCVF2510 3.3V锁相环时钟驱动器技术文档总结
该CDCVF2510是一款高性能、低偏斜、低抖动、锁相环 (PLL) 时钟驱动器。它使用锁相环 (PLL) 将反馈 (FBOUT) 输出与时钟 (CLK) 输入信号在频率和相位上精确对
高性能时钟缓冲器CDCVF2310 - EP:设计与应用全解析
的一款高性能时钟缓冲器——CDCVF2310 - EP。 文件下载: cdcvf2310-ep.pdf 一、核心特性 1.
CDCVF2310 2.5V-3.3V高性能时钟缓冲器技术文档总结
评论