0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

台积电5nm工艺预计会在2020年量产 再降低20%的能耗

半导体动态 来源:网络整理 2018-05-04 16:33 次阅读

在7nm节点,台积电已经是雄心勃勃,除了AMD官方提到的7nm Vega芯片之外,台积电还手握50多个7nm芯片流片,新工艺性能可提升35%或者功耗降低65%,未来升级到5nm之后性能还能再提升15%,功耗降低20%。

英特尔在14nm、10nm工艺上的难产给了其他半导体公司赶超的机会,由于2019年之前都无法推出10nm芯片,而三星、台积电的7nm工艺今年就会量产了,这一轮竞争中英特尔真的输了,哪怕官方多次宣布自家的10nm工艺在性能、晶体管密度上比其他家的7nm节点还好也没用了。在7nm节点,台积电已经是雄心勃勃,除了AMD官方提到的7nm Vega芯片之外,台积电还手握50多个7nm芯片流片,新工艺性能可提升35%或者功耗降低65%,未来升级到5nm之后性能还能再提升15%,功耗降低20%。

EEtimes今天报道了台积电的工艺路线图,官方公布了7nm及未来的5nm工艺细节,首先是第一代7nm工艺,今年将会量产,后面还有50多个芯片陆续流片,涉及到CPUGPUAI芯片、加密货币芯片、网络、游戏、5G自动驾驶芯片等等行业。

7nm工艺的性能将提升35%,或者功耗降低65%,芯片密度达到3倍水平——原文这里没提到是跟谁对比,不过不可能是10nm,台积电官网上跟10nm工艺对比的结果是性能提升20%或者功耗降低40%,芯片密度1.6倍,因此这里对比的很可能是台积电的16nm工艺。

第一代7nm工艺没有使用EUV光刻工艺,N7+节点才会用上EUV光刻机,不过这个是制造过程的改变,N7+工艺的性能没什么变化,晶体管密度提升大概20%,功耗降低10%。

此外,N7+工艺虽然目前的良率不错,但是还有一些关键单元要到今年底或者明年初才能搞定,完整用于N7+工艺的EDA工具大概要等到8月份。

7nm之后台积电今年还要风险试产5nm工艺,与最初7nm工艺相比,台积电的5nm工艺大概能再降低20%的能耗,晶体管密度再高1.8倍,至于性能,预计能提升15%,不过使用新设备的话可能会提升25%。

按照之前的规划,台积电的5nm工艺预计会在2020年量产,那时候英特尔顺利的话可能会进入7nm节点了。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 半导体
    +关注

    关注

    328

    文章

    24506

    浏览量

    202146
  • 台积电
    +关注

    关注

    43

    文章

    5276

    浏览量

    164799
收藏 人收藏

    评论

    相关推荐

    台积电冲刺2nm量产,2nm先进制程决战2025

    人员接手试产及量产作业的种子团队,推动新竹宝山和高雄厂于 2024年同步南北试产、2025年量产。   从1971的10000nm制程到5nm,从5
    的头像 发表于 08-20 08:32 2163次阅读
    台积电冲刺2<b class='flag-5'>nm</b><b class='flag-5'>量产</b>,2<b class='flag-5'>nm</b>先进制程决战2025

    台积电升级4nm N4C工艺,优化能效与降低成本

    在近日举办的 2024 年北美技术研讨会上,业务发展副总裁张凯文发表讲话称:“尽管我们的 5nm 和 4nm 工艺尚未完全成熟,但从 N5 到 N4 的光学微缩密度已提升 4%,且晶体管性能仍将持续加强。”
    的头像 发表于 04-26 14:35 34次阅读

    战略调整:冲刺2nm,大扩产.

    行业芯事
    深圳市浮思特科技有限公司
    发布于 :2024年03月26日 16:34:54

    国产FPGA介绍-上海安路

    计划与国内通信企业展开深度合作。 其FPGA从55/40nm进入主流28nm工艺平台,在器件性能和容量上也都有较大的提升,相应地对FPGA编译软件和IP也提高了要求,28nm器件
    发表于 01-24 10:46

    英特尔20A、18A工艺流片,台积电面临挑战

    英特尔的Intel 20A和Intel 18A工艺已经开始流片,意味着量产阶段已经不远。而2nm工艺和1.8
    的头像 发表于 12-20 17:28 898次阅读

    台积电首次提及 1.4nm 工艺技术,2nm 工艺按计划 2025 年量产

    12 月 14 日消息,台积电在近日举办的 IEEE 国际电子器件会议(IEDM)的小组研讨会上透露,其 1.4nm工艺制程研发已经全面展开。同时,台积电重申,2nm 级制程将按计划于 2025
    的头像 发表于 12-18 15:13 221次阅读

    今日看点丨台积电首次提及 1.4nm 工艺技术,2nm 工艺按计划 2025 年量产;消息称字节跳动将取消下一代 VR 头显

    1. 台积电首次提及 1.4nm 工艺技术,2nm 工艺按计划 2025 年量产   台积电在近日举办的 IEEE 国际电子器件会议(IED
    发表于 12-14 11:16 764次阅读

    台积电1.4nm工艺研发全面启动,2nm预计2025年量产

    SemiAnalysis自媒体Dylan Patel曝光的幻灯片显示,台积电1.4nm制程的正式名称为A14。截至目前,关于该节点的具体量产日期及参数暂未公开。但是,根据其与N2及N2P等节点的生产排期预测,我们预期A14节点将会在
    的头像 发表于 12-14 10:27 231次阅读

    # #冷战 张忠谋回母校演讲称:应避免冷战

    行业资讯
    深圳市浮思特科技有限公司
    发布于 :2023年10月26日 17:17:08

    台积电有望2025年量产2nm芯片

           在台积电的法人说明会上据台积电总裁魏哲家透露台积电有望2025年量产2nm芯片。 目前,台积电已经开始量产3nm工艺; 台湾新
    的头像 发表于 10-20 12:06 971次阅读

    2nm芯片是什么意思 2nm芯片什么时候量产

    可以容纳更多的晶体管在同样的芯片面积上,从而提供更高的集成度和处理能力。此外,较小的节点尺寸还可以降低电路的功耗,提供更高的能效。可以说,2nm芯片代表了制程工艺的最新进展和技术创新。 2nm
    的头像 发表于 10-19 16:59 2295次阅读

    华为发布首款5nm 5G SoC,集成153亿晶体管

    的NMN910 5G SoC 芯片,也被称为麒麟9000。 这款芯片集成了49亿个晶体管,尺寸为 5 纳米,成为了全球首个量产5nm 5G SoC芯片。这是一个重要的里程碑,它意味着华为已经成为了第一个推出5nm
    的头像 发表于 09-01 16:47 7467次阅读

    台积电的3nm工艺价格为每片19150美元

    尽管英特尔的第14代酷睿尚未发布,但第15代酷睿(代号Arrow Lake)已经曝光。新的酷睿系列产品将改为酷睿Ultra系列,并使用台积电的3nm工艺预计会有显著的性能提升。
    的头像 发表于 06-20 17:48 1193次阅读

    揭秘半导体制程:8寸晶圆与5nm工艺的魅力与挑战

    在探讨半导体行业时,我们经常会听到两个概念:晶圆尺寸和工艺节点。本文将为您解析8寸晶圆以及5nm工艺这两个重要的概念。
    的头像 发表于 06-06 10:44 1610次阅读
    揭秘半导体制程:8寸晶圆与<b class='flag-5'>5nm</b><b class='flag-5'>工艺</b>的魅力与挑战

    MLCC龙头涨价;车厂砍单芯片;28nm设备订单全部取消!

    依旧供应紧张,TMS320为首的DSP个别供应紧张。大部分常规物料预计会在三季度左右回归至2020的现货价格;缺货暴涨汽车物料个数会越来越少。 另外,TI推出全新Wi-Fi 6配套IC,预计
    发表于 05-10 10:54