0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

新思科技全新40G UCIe IP解决方案助力Multi-Die设计

新思科技 来源:新思科技 2025-02-18 09:40 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

新思科技40G UCIe IP 完整解决方案

随着物理极限开始制约摩尔定律的发展,加之人工智能不断突破技术边界,计算需求和处理能力要求呈现爆发式增长。为了赋能生成式人工智能应用,现代数据中心不得不采用Multi-Die设计,而这又带来了许多技术要求,包括高带宽和低功耗Die-to-Die连接。

为了确保Multi-Die设计成功,通用芯粒互连技术(UCIe)规范应运而生。它通过提升互操作性、降低延迟、实现异构裸片间相互通信等方式,简化了Multi-Die设计中的Die-to-Die连接。

新思科技继续站在UCIe发展前沿。新思科技携手英特尔率先完成了UCIe互操作性测试芯片演示,推出了包含控制器、PHY和验证IP的40G UCIe解决方案,一直以来都专注于为技术创新先驱提供全面涵盖早期架构探索到生产制造的可扩展型Multi-Die解决方案。

现在,新思科技基于其成熟且广受欢迎的UCIe IP解决方案,推出了40G UCIe IP,以满足开发者对更高带宽和更低功耗的需求。

全新40G UCIe IP解决方案

与UCIe规范相比,新思科技的全新40G UCIe IP解决方案将带宽提升了25%,允许12.9Tbps/mm的数据在异构和同构裸片之间传输的同时,而不会增加功耗和芯片面积。

除了符合新UCIe 2.0规范,且带宽效率高于标准外,新款40G UCIe IP解决方案:

让企业能够享受到两全其美的优势。在大型AI训练器件等用例中,芯片被拆分成多个较小的裸片,而为了实现裸片间的无缝数据移动,高带宽必不可少。在边缘AI或移动设备中,执行不同功能的裸片可能会集成到一个更复杂的系统中,而由于需要在裸片之间传输的数据有限,互操作性变得更加重要。

满足AI训练SoC、高性能服务器芯片、ADAS SoC、使用UCIe的定制HBM堆叠等苛刻应用的需求,同时支持将低成本衬底封装技术用于高性能Multi-Die封装。

全新40G UCIe IP建立在当前成熟的架构之上,该架构已在多家先进代工厂的多种工艺上成功实现了互操作性并通过了芯片验证。开发者将从多方面获益:更快的互操作性,在更小的面积上获得更高的带宽,在提升速度的同时保持灵活性,支持各种封装类型的设计,以及增强的可见性、可靠性和系统测试。

该IP解决方案包括PHY、控制器和验证IP,具备完整的协议栈。物理层的顶部有一个控制器,两个裸片之间可以通过支持的AXI、CHI C2C、CXS、PCIe、CXL和串流等协议之一实现无缝连接,从而实现结构之间的Die-to-Die连接。

差异化优势

新思科技的全新40G UCIe IP解决方案兼具诸多出色特性,易于集成并能简化开发者使用流程,具体包括:

单一参考时钟,为所有UCIe PHY提供100 MHz参考时钟,无需额外的高频系统PLL。内部PLL生成初始化和正常运行期间所需的所有高速外设时钟(pclk)和较低频率的本地时钟(lclk)。lclk与控制器共享,以进一步简化系统集成。

嵌入式任务模式信号完整性监控器(SIM),已集成到IP中,可用于从设计到现场的诊断和分析,确保Multi-Die封装的可靠性和质量。PHY中嵌入的全面测试特性支持在晶圆级(针对已知良好裸片)和封装组装后(包括Die-to-Die互连)对PHY进行高覆盖率测试。

供应商自定义消息,支持使用现有UCIe边带通道在裸片之间发送低速、低优先级信息,而不必占用主数据路径。一个裸片可以使用UCIe边带向另一个裸片发送遥测和中断等命令,此类流量不会中断高带宽路径。

基于硬件的启动,可以加快初始化速度,而无需在远程芯粒上加载大量固件。如果UCIe链路启动要求将大量固件载入芯粒中,则需要单独的路径来加载固件。从设计、硬件和时间的角度来看,这可能会造成浪费,应尽量避免。

预先验证的设计参考流程,这是通过将UCIe IP与所有必需的设计资料和文档(如自动布线流程、中介层研究和信号完整性分析)集成而实现的。

支持标准和高级封装技术,赋予开发者更大的灵活性,降低集成难度,帮助开发者进一步降低成本。过去,支持高密度路由和带宽的高级封装技术需要较高成本。随着封装技术的发展,成本逐渐降低,SoC开发者现在能够以更低的成本采用复杂而先进的封装技术。新思科技通过在相同面积内实现更高的带宽,并提供经济高效的解决方案来支持这两种封装技术,巧妙地解决了成本与性能之间的矛盾。

汽车UCIe IP,能够满足ADAS芯片的需求,利用Multi-Die架构实现更高级的功能。SoC开发者可以利用集成的SIM传感器以及测试和修复功能来构建更可靠的SoC,满足严苛的汽车要求。

AXI、CHI C2C、CXS、PCIe、CXL和串流,用于满足各种用例和应用的需求,两个裸片中计算结构之间的连接更简单且延迟更低,互操作性更强,并且可以利用现有支持CXL和PCIe协议的软件生态系统。

新思科技在业界率先推出高质量的UCIe IP,助力Multi-Die设计取得成功,并针对多家代工厂的高级和标准封装技术提供经过验证的解决方案。作为UCIe联盟的活跃成员,新思科技严格遵守UCIe规范,确保生态系统中的产品能够成功相互操作。升级到40Gbps将进一步帮助客应对应数据密集型应用的需求,并实现高效的高带宽Die-to-Die连接。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 芯片
    +关注

    关注

    462

    文章

    53539

    浏览量

    459167
  • IP
    IP
    +关注

    关注

    5

    文章

    1849

    浏览量

    154921
  • 新思科技
    +关注

    关注

    5

    文章

    925

    浏览量

    52639

原文标题:带宽提升25%!新思科技40G UCle IP,助力高性能Multi-Die设计

文章出处:【微信号:Synopsys_CN,微信公众号:新思科技】欢迎添加关注!文章转载请注明出处。

收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    思科助力UCIe 3.0快速落地

    芯片已从单一整体式芯片发展为集成多个芯粒的 Multi-Die 设计,其中每个芯粒都针对处理、内存和数据传输等特定功能进行了优化。
    的头像 发表于 11-30 10:01 390次阅读

    易天 40G 光模块:全场景覆盖的高速互联核心方案

    在云计算跨域灾备、5G 骨干网传输与广域数据互联需求下,40G 光模块需兼顾短距高密度与长距突破。易天(ETU-LINK)拓展出 80km 超远距型号,形成 100 米 - 80 公里全距离覆盖矩阵,以多技术路径适配场景,成为数据中心跨城互联、5
    的头像 发表于 11-12 18:12 1796次阅读
    易天 <b class='flag-5'>40G</b> 光模块:全场景覆盖的高速互联核心<b class='flag-5'>方案</b>

    40G 光模块:场景化高速传输解决方案,适配多领域需求

    在数据中心高密度互联、企业园区高速升级、工业极端环境部署等场景中,40G 光模块是保障高速数据传输的核心组件。光特通信作为全球光通信解决方案服务商,依托 20 年技术积累,打造全系列40G 光模块
    的头像 发表于 11-11 16:17 339次阅读

    思科技以AI驱动EDA加速Multi-Die创新

    Multi-Die设计将多个异构或同构裸片无缝集成在同一封装中,大幅提升了芯片的性能和能效,因而在高性能计算(HPC)、人工智能(AI)、数据分析、先进图形处理和其他要求严苛的应用领域中至关重要。
    的头像 发表于 11-07 10:17 335次阅读

    思科技斩获2025年台积公司开放创新平台年度合作伙伴大奖

    涵盖AI辅助设计解决方案、EDA流程、射频设计迁移、Multi-Die设计测试、接口IP以及硅光电子技术等多个领域,充分彰显了双方合作在塑造半导体设计未来过程中所发挥的关键作用。
    的头像 发表于 10-24 16:31 1012次阅读

    Cadence基于台积电N4工艺交付16GT/s UCIe Gen1 IP

    我们很高兴展示基于台积电成熟 N4 工艺打造的 Gen1 UCIe IP 的 16GT/s 眼图。该 IP 一次流片成功且眼图清晰开阔,为寻求 Die-to-Die连接的客户再添新选择
    的头像 发表于 08-25 16:48 1641次阅读
    Cadence基于台积电N4工艺交付16GT/s <b class='flag-5'>UCIe</b> Gen1 <b class='flag-5'>IP</b>

    思科UCIe IP解决方案实现片上网络互连

    通用芯粒互连技术(UCIe)为半导体行业带来了诸多可能性,在Multi-Die设计中实现了高带宽、低功耗和低延迟的Die-to-Die连接。它支持定制HBM(cHBM)等创新应用,满足了I/O裸片
    的头像 发表于 08-04 15:17 2285次阅读

    思科技网页端虚拟原型工具的工作流程

    片上系统(SoC)和基于芯粒的半导体的复杂性持续增长。随着Multi-Die架构、AI加速器和日益增加的内存带宽成为常态,在设计周期的早期解决性能和功耗问题变得尤为重要。
    的头像 发表于 08-04 15:08 687次阅读
    新<b class='flag-5'>思科</b>技网页端虚拟原型工具的工作流程

    思科技与三星深化合作加速AI和Multi-Die设计

    思科技近日宣布,正与三星代工厂持续紧密合作,为先进边缘AI、HPC和AI应用的下一代设计提供强大支持。双方合作助力共同客户实现复杂设计的成功流片,并缩短设计周期。这些客户可以借助适用于SF2P工艺
    的头像 发表于 07-18 13:54 749次阅读

    利用新思科Multi-Die解决方案加快创新速度

    Multi-Die设计是一种在单个封装中集成多个异构或同构裸片的方法,虽然这种方法日益流行,有助于解决与芯片制造和良率相关的问题,但也带来了一系列亟待攻克的复杂性和变数。尤其是,开发者必须努力确保
    的头像 发表于 02-25 14:52 1109次阅读
    利用新<b class='flag-5'>思科</b>技<b class='flag-5'>Multi-Die</b><b class='flag-5'>解决方案</b>加快创新速度

    思科技与英特尔携手完成UCIe互操作性测试

    IP(知识产权)的40G UCIe解决方案。这一成果标志着新思科技在Multi-Die(多芯片组
    的头像 发表于 02-18 14:18 777次阅读

    利用Multi-Die设计的AI数据中心芯片对40G UCIe IP的需求

    。为了快速可靠地处理AI工作负载,Multi-Die设计中的Die-to-Die接口必须兼具稳健、低延迟和高带宽特性,最后一点尤为关键。本文概述了利用Multi-Die设计的AI数据中心芯片对
    的头像 发表于 01-09 10:10 1650次阅读
    利用<b class='flag-5'>Multi-Die</b>设计的AI数据中心芯片对<b class='flag-5'>40G</b> <b class='flag-5'>UCIe</b> <b class='flag-5'>IP</b>的需求

    思科技推出超以太网与UALink IP解决方案

    近日,全球领先的电子设计自动化(EDA)和半导体IP供应商新思科技(Synopsys, Inc.)宣布了一项重大技术创新——推出业界首款超以太网IP和UALink IP
    的头像 发表于 12-25 11:12 1078次阅读

    晟联科UCIe+SerDes方案塑造高性能计算(HPC)新未来

    Semiconductor Trade Statistics UCIe+SerDes对大算力芯片的价值 目前,基于UCIeMulti-Die Chiplet是实现More than Moore的重要手段,结合先进的2.5D和
    的头像 发表于 12-25 10:17 1214次阅读
    晟联科<b class='flag-5'>UCIe</b>+SerDes<b class='flag-5'>方案</b>塑造高性能计算(HPC)新未来

    思科Multi-Die系统如何满足现代计算需求

    的处理需求。为此,我们不断创新工程技术,Multi-Die系统也应运而生。这种在单一封装中实现异构集成的技术突破,不仅带来了更优越的系统功耗和性能,还提高了产品良率,加速了更多系统功能的整合。
    的头像 发表于 12-19 10:34 986次阅读