0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

英特尔:2030年前实现单个封装内集成1万亿个晶体管

现代电子技术 来源:现代电子技术 2023-12-28 13:58 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

随着背面供电技术的完善和新型2D通道材料的采用,英特尔正致力于继续推进摩尔定律,在2030年前实现在单个封装内集成1万亿个晶体管

包括PowerVia背面供电技术、用于先进封装的玻璃基板和Foveros Direct技术预计将在2030年前投产。

12月9日,英特尔在IEDM 2023(2023 IEEE 国际电子器件会议)上展示了使用背面电源触点将晶体管缩小到1纳米及以上范围的关键技术。英特尔表示将在2030年前实现在单个封装内集成1万亿个晶体管。

PowerVia背面供电技术预计将于2024年随Intel 20A制程节点推出。

英特尔表示,其将继续推进摩尔定律的研究进展,包括背面供电和直接背面触点(direct backside contacts)的3D堆叠CMOS晶体管,背面供电研发突破的扩展路径(如背面触点),并在同一块300毫米晶圆上(而非封装)中实现硅晶体管与氮化镓(GaN)晶体管的大规模单片3D集成。

随着遵循摩尔定律的半导体技术不断推进,半导体芯片的集成度越来越高,目前衡量芯片的微观集成密度的单位也从纳米转向埃米(1埃米等于一百亿分之一米,是纳米的十分之一)。

“我们正在进入制程技术的埃米时代,展望‘四年五个制程节点’计划实现后的未来,持续创新比以往任何时候都更加重要。”英特尔公司高级副总裁兼组件研究总经理桑杰·纳塔拉詹(Sanjay Natarajan)表示,“英特尔展示了继续推进摩尔定律的研究进展,这显示了我们有能力面向下一代移动计算需求,开发实现晶体管进一步微缩和高能效比供电的前沿技术。”

据国际数据公司(IDC)预计,全球人工智能硬件市场(服务器)规模将从2022年的195亿美元增长到2026年的347亿美元,五年复合增长率达17.3%。其中,用于运行生成式人工智能的服务器市场规模在整体人工智能服务器市场的占比将从2023年的11.9%增长至2026年的31.7%。

据英特尔透露,包括PowerVia背面供电技术、用于先进封装的玻璃基板和Foveros Direct技术预计将在2030年前投产。

英特尔技术发展总监毛罗·科布林斯基(Mauro Kobrinsky)表示:“摩尔定律推动着更多晶体管的集成,这又推动着更多的层次和更小的导线,增加了复杂性和成本。每一层次都必须提供信号和电源导线,这通常会导致优化妥协和资源争夺,形成互联瓶颈,事情变得越来越具有挑战性。”“背面电源从根本上改变了这种情况,通过在器件的两侧和垂直互连中使用电源过孔。我们明年将能够在半导体Intel 20A(2nm)和18A(1.8nm)中部署这项技术,这意味着在前面减少导线,因此我们可以放宽间距,不再需要进行优化妥协。”

“在电源过孔之外,我们的研究还涉及背面接触,这使我们首次能够连接器件两侧的晶体管。我们已经能够在研究中制造这些接触,并且前后接触无需使用电源过孔进行布线。这使我们能够减小电池的电容,提高性能并降低功耗。”科布林斯基说。

英特尔认为,晶体管微缩和背面供电是满足世界对更强大算力指数级增长需求的关键。随着背面供电技术的完善和新型2D通道材料的采用,英特尔致力于继续推进摩尔定律,在2030年前实现在单个封装内集成1万亿个晶体管。

审核编辑:黄飞

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 英特尔
    +关注

    关注

    61

    文章

    10275

    浏览量

    179344
  • 摩尔定律
    +关注

    关注

    4

    文章

    640

    浏览量

    80622
  • 晶体管
    +关注

    关注

    78

    文章

    10272

    浏览量

    146337
  • 人工智能
    +关注

    关注

    1813

    文章

    49752

    浏览量

    261624

原文标题:英特尔:2030年前实现在单个封装内集成1万亿个晶体管

文章出处:【微信号:现代电子技术,微信公众号:现代电子技术】欢迎添加关注!文章转载请注明出处。

收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    英特尔CEO基辛格:GPU将被取代!

    电子发烧友网报道(文/黄山明)“2030年前,GPU将被取代!”202511月下旬,英特尔CEO帕特·基辛格(Pat Gelsinger
    的头像 发表于 12-04 09:48 6664次阅读

    NSBCMXW系列偏置电阻晶体管(BRT)技术解析与应用指南

    ,该网络由一系列基极电阻和一基极-发射极电阻组成。BRT将所有组件集成单个设备中,从而消除了单个组件。使用BRT可以降低系统成本和电路
    的头像 发表于 11-22 09:44 717次阅读
    NSBCMXW系列偏置电阻<b class='flag-5'>晶体管</b>(BRT)技术解析与应用指南

    深入解析onsemi偏置电阻晶体管(BRT)NSBAMXW系列技术特性与应用

    安森美 (onsemi) NSBAMXW PNP偏置电阻晶体管 (BRT) 设计用于替换单个设备和相关外部偏置电阻网络。 这些PNP偏置电阻晶体管集成
    的头像 发表于 11-21 16:22 524次阅读
    深入解析onsemi偏置电阻<b class='flag-5'>晶体管</b>(BRT)NSBAMXW系列技术特性与应用

    18A工艺大单!英特尔将代工微软AI芯片Maia 2

    。   英特尔18A工艺堪称芯片制造领域的一项重大突破,处于业界2纳米级节点水平。它采用了两项极具创新性的基础技术——RibbonFET全环绕栅极晶体管架构和PowerVia背面供电技术
    的头像 发表于 10-21 08:52 4678次阅读

    多值电场型电压选择晶体管结构

    ,有没有一种简单且有效的器件实现对电压的选择呢?本文将介绍一种电场型多值电压选择晶体管,之所以叫电压型,是因为通过调控晶体管内建电场大小来实现对电压的选择,原理是PN结有内建电场,通过
    发表于 09-15 15:31

    下一代高速芯片晶体管解制造问题解决了!

    ,10埃)开始一直使用到A7代。 从这些外壁叉片晶体管的量产中获得的知识可能有助于下一代互补场效应晶体管(CFET)的生产。 目前,领先的芯片制造商——英特尔、台积电和三星——正在利用其 18A、N2
    发表于 06-20 10:40

    英特尔先进封装,新突破

    在半导体行业的激烈竞争中,先进封装技术已成为各大厂商角逐的关键领域。英特尔作为行业的重要参与者,近日在电子元件技术大会(ECTC)上披露了多项芯片封装技术突破,再次吸引了业界的目光。这些创新不仅展现
    的头像 发表于 06-04 17:29 783次阅读

    低功耗热发射极晶体管的工作原理与制备方法

    集成电路是现代信息技术的基石,而晶体管则是集成电路的基本单元。沿着摩尔定律发展,现代集成电路的集成度不断提升,目前
    的头像 发表于 05-22 16:06 1034次阅读
    低功耗热发射极<b class='flag-5'>晶体管</b>的工作原理与制备方法

    英特尔持续推进核心制程和先进封装技术创新,分享最新进展

    英特尔代工已取得重要里程碑。例如,Intel 18A制程节点已进入风险试产阶段,并计划于今年内实现正式量产。这一节点采用了PowerVia背面供电技术和RibbonFET全环绕栅极晶体管
    的头像 发表于 05-09 11:42 574次阅读
    <b class='flag-5'>英特尔</b>持续推进核心制程和先进<b class='flag-5'>封装</b>技术创新,分享最新进展

    英特尔先进封装:助力AI芯片高效集成的技术力量

    ),以灵活性强、能效比高、成本经济的方式打造系统级芯片(SoC)。因此,越来越多的AI芯片厂商青睐这项技术。 英特尔自本世纪70代起持续创新,深耕封装技术,积累了超过50的丰富经验
    的头像 发表于 03-28 15:17 664次阅读
    <b class='flag-5'>英特尔</b>先进<b class='flag-5'>封装</b>:助力AI芯片高效<b class='flag-5'>集成</b>的技术力量

    为什么无法检测到OpenVINO™工具套件中的英特尔®集成图形处理单元?

    在 Ubuntu* Desktop 22.04 上安装了 英特尔® Graphics Driver 版本并OpenVINO™ 2023.1。 运行 python 代码: python -c
    发表于 03-05 08:36

    英特尔18A与台积电N2工艺各有千秋

    TechInsights分析,台积电N2工艺在晶体管密度方面表现突出,其高密度(HD)标准单元的晶体管密度高达313MTr/mm²,远超英特尔Intel 18A的238MTr/mm²和三星SF2/SF3P
    的头像 发表于 02-17 13:52 999次阅读

    详细解读英特尔的先进封装技术

    导 读 集成电路产业通常被分为芯片设计、芯片制造、封装测试三大领域。其中,芯片制造是集成电路产业门槛最高的行业,目前在高端芯片的制造上只剩下台积电(TSMC)、英特尔(Intel)和三
    的头像 发表于 01-03 11:37 1719次阅读
    详细解读<b class='flag-5'>英特尔</b>的先进<b class='flag-5'>封装</b>技术

    英特尔IEDM 2024大晒封装晶体管、互连等领域技术突破

    芯东西12月16日报道,在IEDM 2024(2024IEEE国际电子器件会议)上,英特尔代工展示了包括先进封装晶体管微缩、互连缩放等在内的多项技术突破,以助力推动半导体行业在下一
    的头像 发表于 12-25 09:52 970次阅读
    <b class='flag-5'>英特尔</b>IEDM 2024大晒<b class='flag-5'>封装</b>、<b class='flag-5'>晶体管</b>、互连等领域技术突破

    英特尔展示互连微缩技术突破性进展

    展示了多项技术突破,助力推动半导体行业在下一及更长远的发展。具体而言,在新材料方面,减成法钌互连技术(subtractive Ruthenium)最高可将线间电容降低25%1,有助于改善芯片
    的头像 发表于 12-10 10:41 576次阅读