0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

8Gbps及以上高速信号PCB布线建议

凡亿PCB 来源:未知 2023-08-02 07:35 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

8Gbps及以上高速信号PCB布线建议

—来源:瑞星微RK3588 PCB设计白皮书

如表1-1所示,RK3588芯片以下接口的信号能工作在8Gbps及以上速率,由于速率很高,PCB布线设计要求会更严格,在“PCBlayout 通用布线规范”的基础上,还需要根据本章节的要求来进行PCB布线设计。

e7a6a308-30c3-11ee-9e74-dac502259ad0.png

表1-1 RK3588 8Gbps及以上差分信号

高速信号布线时尽量少打孔换层,换层优先选择两边是GND的层面处理。尽量收发信号布线在不同层,如果空间有限,需收发信号走线同层时,应加大收发信号之间的布线距离。

针对以上高速信号还有如下方面的要求:

一、BGA 焊盘区域挖参考层

如果表1-1接口的工作速率≥ 8Gbps,建议在RK3588 BGA区域,挖掉这些信号正下方的L2层参考层以减小焊盘的电容效应。挖空尺寸R=10mil。

如果表1-1接口的工作速率低于8Gbps,例如DP接口只工作在1.4Gbps,那么不用挖BGA区域的参考层,如图1-1所示。

e7d80a6a-30c3-11ee-9e74-dac502259ad0.png

图 1-1PAD参考层挖空示意图

二、避免玻纤编织效应

PCB基板是由玻璃纤维和环氧树脂填充压合而成。玻璃纤维的介电常数大约是6,树脂的介电常数一般不到3。在路径长度和信号速度方面发生的问题,主要是由于树脂中的玻璃纤维增强编织方式引起的。较为普通的玻璃纤维编织中的玻璃纤维束是紧密绞合在一起的,因此束与束之间留出的大量空隙需要用树脂填充,PCB中的平均导线宽度要小于玻璃纤维的间隔,因此一个差分对中的一条线可能有更多的部分在玻璃纤维上、更少的部分在树脂上,另一条线则相反(树脂上的部分比玻璃纤维上的多)。这样会导致D+和D-走线的特性阻抗不同,两条走线的时延也会不同,导致差分对内的时延差进而影响眼图的质量。

e804486e-30c3-11ee-9e74-dac502259ad0.png

图1-2 差分线在玻璃纤维上的分部情况

当表1-1接口的信号速率达到8Gbps且走线长度超过1.5inch,需谨慎处理好玻纤编织效应。建议采用以下方式之一来避免玻纤编织效应带来的影响。

方式一:改变走线角度,如按 10°~ 35°;或PCB生产加工时,将板材旋转10°以保证所有走线都不与玻纤平行,如图1-3所示;

方式二:使用如图1-4走线(zigzag),下图中的W至少要大于3倍的玻纤编织间距。推荐值 W=60mil,θ=10°,L=340mil:

e82f2b4c-30c3-11ee-9e74-dac502259ad0.png

图1-3 差分走线与玻纤不平行

e858e8a6-30c3-11ee-9e74-dac502259ad0.png

图1-4 差分走线布线建议

三、差分过孔建议

1、高速信号尽量少打孔换层,换层时需在信号孔旁边添加GND过孔。地过孔数量对差分信号的信号完整性影响是不同的。无地过孔、单地过孔以及双地过孔可依次提高差分信号的信号完整性。

2、选择合理的过孔尺寸。对于多层一般密度的PCB设计来说,选用0.25mm/0.51mm/0.91mm(钻孔/焊盘/POWER隔离区)的过孔较好;对于一些高密度的PCB也可以使用0.20mm/0.46mm/0.86mm 的过孔,也可以尝试盲埋孔设计;

3、过孔中心距的变化对差分信号的信号完整性影响是不同的。对于差分信号,过孔中心距过大或过小均会对信号完整性产生不利影响。

4、如果表1-1接口的工作速率≥8Gbps,那么这些接口差分对的过孔尺寸建议根据实际叠层进行仿真优化。

以下给出基于EVB一阶HDI叠层的过孔参考尺寸:

R_Drill=0.1mm (钻孔半径)

R_Pad=0.2mm (过孔焊盘半径)

D1:差分过孔中心间距

D2:表层到底层的反焊盘尺寸

D3:信号过孔与回流地过孔的中心间距

e87c67f4-30c3-11ee-9e74-dac502259ad0.png

表1-2差分过孔的参考尺寸

e895288e-30c3-11ee-9e74-dac502259ad0.png

图1-5 差分过孔打孔建议

四、耦合电容优化建议

1、耦合电容的放置,按照设计指南要求放置。如果没有设计指南时,若信号是IC到IC,耦合电容靠近接收端放置;若信号是IC到连接器,耦合电容请靠近连接器放置;

2、尽可能选择小的封装尺寸,减小阻抗不连续;

3、如果表 1-1接口的信号工作速率≥8Gbps,那么这些接口的差分隔直电容建议按如下方式进行优化。 1)根据接口选择挖空一层或者两层地平面,如果挖空电容焊盘正下方L2地参考层,需要隔层参考,即L3 层要为地参考层;

2)如果挖空L2和L3地参考层,那么L4层要为地参考层。挖空尺寸需根据实际叠层通过仿真确定;以下给出基于EVB一阶HDI叠层的参考尺寸。

e8ae857c-30c3-11ee-9e74-dac502259ad0.png

表1-3耦合电容焊盘挖空尺寸参考值

D1:差分耦合电容之间的中心距;L:挖空长度; H:挖空宽度。

4、在耦合电容四周打4个地通孔以将 L2~L4 层的地参考层连接起来,如图1-6所示。

e8e086b2-30c3-11ee-9e74-dac502259ad0.png

图1-6 耦合电容的挖空与GND孔的放置

五、ESD优化建议

1、ESD保护器件的寄生电容必须足够低,以允许高速信号传输而不会降级。

2、ESD需放置在被保护的IC之前,但尽量与连接器/触点PCB侧尽量靠近;放置在与信号线串联任何电阻之前;放置在包含保险丝在内的过滤或调节器件之前。

3、如果表1-1的接口的信号工作速率≥8Gbps,那么这些接口的差分对ESD器件建议按以下方式优化。挖空ESD焊盘正下方L2和L3地参考层,L4层作为隔层参考层,需要为地平面。挖空尺寸需结合 ESD型号并根据实际叠层通过仿真确定。

以下给出基于基于EVB一阶HDI叠层的所用 ESD型号为ESD73034D 的参考尺寸。

e90f9e0c-30c3-11ee-9e74-dac502259ad0.png

表1-4 ESD器件焊盘挖空参考尺寸

4、同时在每个ESD四周打 4 个地通孔以将 L2~L4 层的地参考层连接起来,如图1-7所示。

e92cc1ee-30c3-11ee-9e74-dac502259ad0.png

图1-7 ESD布线情况示意

六、连接器优化建议

1、在连接器内走线要中心出线。如果高速信号在连接器有一端信号没有与GND相邻PIN时,设计时应在其旁边加GND孔。

2、如果表1-1接口的信号工作速率≥8Gbps,那么这些接口的连接器要能符合相应的标准要求(如HDMI2.1/DP1.4/PCI-E3.0协议标准)。推荐使用这些厂商的连接器:Molex、Amphenol、HRS等等。

3、根据接口选择挖空一层或者两层地平面,如果挖空连接器焊盘正下方的L2地参考层,需隔层参考,即L3层要作为地参考层;如果挖空L2和L3的地参考层,那么L4层需要为地平面,作为隔层参考层。挖空尺寸需结合连接器型号并根据实际叠层通过仿真确定。

4、建议在连接器的每个地焊盘各打2个地通孔,且地孔要尽可能靠近焊盘。

以下给出基于EVB一阶HDI叠层的挖空参考尺寸。

e964d0b6-30c3-11ee-9e74-dac502259ad0.png

表1-5连接器焊盘挖空尺寸参考值

连接器推荐布线方式:

e988ea00-30c3-11ee-9e74-dac502259ad0.png

图1-8 DP连接器布线示意

e9aed620-30c3-11ee-9e74-dac502259ad0.png

图1-9 Type-C连接器布线示意

e9cb4abc-30c3-11ee-9e74-dac502259ad0.png

图1-10 HDMI2.1连接器布线示意

e9ed6340-30c3-11ee-9e74-dac502259ad0.png

图1-11 PCI-E3.0连接器布线示意

声明: 本文转载自瑞星微,如涉及作品内容、版权和其它问题,请于联系工作人员微(prrox66),我们将在第一时间和您对接删除处理!投稿/招聘/广告/课程合作/资源置换请加微信:13237418207

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • pcb
    pcb
    +关注

    关注

    4391

    文章

    23741

    浏览量

    420604

原文标题:8Gbps及以上高速信号PCB布线建议

文章出处:【微信号:FANYPCB,微信公众号:凡亿PCB】欢迎添加关注!文章转载请注明出处。

收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    高频PCB布线“避坑指南”:4大核心技巧让信号完整性提升90%

    一站式PCBA加工厂家今天为大家讲讲高频PCB布线设计有什么技巧?高频PCB设计布线技巧。高频PCB布线
    的头像 发表于 11-21 09:23 94次阅读
    高频<b class='flag-5'>PCB</b><b class='flag-5'>布线</b>“避坑指南”:4大核心技巧让<b class='flag-5'>信号</b>完整性提升90%

    PCB布局布线的相关基本原理和设计技巧

    布线过程中过孔的避让如何处理,有什么好的建议? [答] 高速PCB,少打过孔,通过增加信号层来解决需要增加过孔的需求。 31、[问
    发表于 11-14 06:11

    高速PCB板DDR5数据信号的长STUB要背钻吗?

    的DDRx地址信号来说有一定的好处,对于速率不是那么高的信号(不超过8Gbps),如DDR4、DDR5甚至LPDDR5,我们是否可以把这个结论再扩展到速率更高的数据信号上呢?于是我们又
    发表于 09-28 11:25

    【书籍评测活动NO.65】ADS仿真实战,破解高速设计信号瓶颈:《高速数字设计(基础篇)》

    :elecfans_666)。 为什么同样的电路,低速时好好的,一跑高速就死机? 这是硬件工程师接触高速设计时最先遇到的困惑。在200MHz以下的系统中,多数工程师靠 “经验布线” 就能应付,但当频率突破1GHz,
    发表于 08-15 15:41

    高速PCB设计挑战 Allegro Skill布线功能 自动创建match_group

    在进行高速PCB设计的过程中,常常会遇到一个挑战,那就是高速信号的时序匹配问题。为了确保信号的同步到达,设计者需要对特定的
    的头像 发表于 06-16 11:54 2050次阅读
    <b class='flag-5'>高速</b><b class='flag-5'>PCB</b>设计挑战  Allegro Skill<b class='flag-5'>布线</b>功能 自动创建match_group

    高速PCB布局/布线的原则

    目录:一、布线的一般原则1、PCB板知识2、5-5原则3、20H原则4、3W/4W/10W原则(W:Width)5、重叠电源与地线层规则6、1/4波长规则7、芯片引脚布线二、信号走线下
    的头像 发表于 05-28 19:34 1895次阅读
    <b class='flag-5'>高速</b><b class='flag-5'>PCB</b>布局/<b class='flag-5'>布线</b>的原则

    高层数层叠结构PCB布线策略

    高层数 PCB布线策略丰富多样,具体取决于 PCB 的功能。这类电路板可能涉及多种不同类型的信号,从低速数字接口到具有不同信号完整性要求
    的头像 发表于 05-07 14:50 1245次阅读
    高层数层叠结构<b class='flag-5'>PCB</b>的<b class='flag-5'>布线</b>策略

    高速PCB板的电源布线设计

    随着集成电路工艺和集成度的不断提高,集成电路的工作电压越来越低,速度越来越快。进入新的时代后,这对于PCB板的设计提出了更高的要求。本文正是基于这种背景下,对高速PCB设计中最重要的环节之一一电源
    发表于 04-29 17:31

    受控阻抗布线技术确保信号完整性

    核心要点受控阻抗布线通过匹配走线阻抗来防止信号失真,从而保持信号完整性。高速PCB设计中,元件与走线的阻抗匹配至关重要。
    的头像 发表于 04-25 20:16 1029次阅读
    受控阻抗<b class='flag-5'>布线</b>技术确保<b class='flag-5'>信号</b>完整性

    建议收藏,这31条PCB设计布线技巧

    线宽变化,阻抗变化,造成信号反射,如下图所示。 4、布线应从焊盘的长方向出线,避免从宽方向或者焊盘四角出线,布线的拐角离焊盘位置6mil以上为宜,如下图所示。 5、如下图所示,相邻焊盘
    发表于 04-19 10:46

    优化800G数据中心:高速线缆、有源光缆和光纤跳线解决方案

    随着技术的飞速发展,数据中心正在从100G和400G演进到800G时代,对高速数据传输的需求与日俱增。因此,选择高效且可靠的布线解决方案对于800G数据中心至关重要。本文将深入探讨800G数据中心
    发表于 03-24 14:20

    聊聊高速PCB设计100Gbps信号的仿真

    今年开始其实我们已经围绕100G的高速信号仿真写了多篇文章啦,2025年高速先生第一篇文章就是和这个相关:当DEEPSEEK被问到:如何优化112GBPS
    发表于 03-17 14:03

    MX2412H高速复用器芯片的应用EUVIS

    高速数据传输领域MX2412H兼容高达8Gbps的数据传输速率,使其成为高速数据传输领域的理想选择。在需要处理大量数据的系统中,如数据中心、云计算平台等,MX2412H能够高效地实现数据的复用和传输
    发表于 01-16 08:55

    104条关于PCB布局布线的小技巧

    在电子产品设计中,PCB布局布线是重要的一步,PCB布局布线的好坏将直接影响电路的性能。 现在,虽然有很多软件可以实现PCB自动布局
    的头像 发表于 01-07 09:21 1760次阅读
    104条关于<b class='flag-5'>PCB</b>布局<b class='flag-5'>布线</b>的小技巧

    深度解析:PCB高速信号传输中的阻抗匹配与信号完整性

    一站式PCBA智造厂家今天为大家PCB设计中什么是高速信号?PCB设计中为什么高频会出现信号失真。在电子设备制造中,
    的头像 发表于 12-30 09:41 1171次阅读