0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

干货|集成电路EOS/ESD,如何把控?

广电计量 2022-05-25 15:14 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

50%——在品控界是个很可怕的数字,有一对兄弟难题占到了产线不良率的一半江山。

在电子器件组装过程中,EOS(Electrical Over Stress)与 ESD(Electrical Static Discharge)造成的集成电路失效约占现场失效器件总数的50%,且通常伴随较高不良率以及潜在可靠性问题,是产线一大杀手。

当问题发生时,应该如何查找真因、寻找解决方案,一直以来都是困扰现场工程师、品控工程师的难题。广电计量集成电路失效分析实验室,通过多年的行业积累,总结出一套相对完整的针对EOS/ESD的分析方法,通过失效分析、模拟验证等手段,可以更好地协助现场工程师与设计工程师提升产线良率及IC的可靠性。

常见问题1:产线失效到底是由EOS还是ESD引起?

我们在做失效分析时,最常听到客户的要求是希望知道rootcause是EOS还是ESD,确认失效机理及真因,是改善良率的第一步,也是非常关键的一步。通常,我们区分EOS还是ESD会首先通过失效分析手法挖掘IC的物理失效现象,然后从现象上去区分。

常见ESD物理失效表现:衬底击穿、多晶硅熔融、GOXpin hole、contactmelted、metal melted等(见图1),常见EOS物理失效表现:氧化层、金属层大面积熔融以及封装体碳化等现象(见图2)。

pYYBAGKNjROABDdzAAVHXRw4SBk606.pngpoYBAGKNjRKAJ0QUAAO832hOUiU105.png

图1:常见ESD物理失效现象

poYBAGKNjRSAXFruABOu2rLJoQU340.png

图2:常见EOS物理失效现象

常见问题2:为什么EOS和ESD会造成不同的失效现象?

ESD从广义上属于EOS的一种,但是现场应用中我们通常把ESD单独归类,除此之外的过电应力统归于EOS。EOS 是指长时间(几微秒到几秒)持续的过压或大电流造成的局部过热导致的失效,其电压、电流相对ESD较低,但是持续时间长能量更高,经常有同一功能区块多处大面积的burnout现象。ESD 单指在静电放电过程中瞬间高电压(通常在几千或上万伏特)大电流(1~10A)状态下引发的失效现象,主要特征为放电时间极短(1~100ns),因此一般呈现为轻微的点状失效。

表1:EOS/ESD信号特征

poYBAGKNjRGARJfnAADvU4RJ_50668.pngpYYBAGKNjRKAJA5lAAKS3AkDLxc066.png

图3:EOS/ESD脉冲波形

综合以上,由于EOS信号相对ESD信号持续时间长,能量更强,所以通常会造成芯片大面积的burnout现象,这是EOS不同于ESD现象的主要特征。

常见问题3:什么情况下无法区分EOS/ESD?

一种情况是短脉冲EOS(持续时间几个微秒)与ESD的物理损伤十分相似,比如只造成很小面积的金属熔融,这种情况就很难区分是EOS还是ESD的能量造成。另一种情况是IC先经过了ESD损伤,在后续功能验证时大漏电流诱发了burnout现象,使得IC表面同时存在EOS和ESD的物理失效特征,尤其常见于PAD旁边的IO buffer线路上,这种情况下单从物理失效现象是无法判断初始失效是否由ESD导致。当遇到EOS/ESD无法区分的情况,需要通过模拟实验进一步验证,对IC或系统使用不同模型进行EOS/ESD模拟测试(见图4)testto fail,并针对失效IC进行分析。通过对比验证批芯片与实际失效芯片的物理失效现象(失效线路位置及失效发生的物理深度),不仅可以用来归纳真因,还可以了解IC或系统在不同条件下的耐受等级,从而进一步指导优化产线防护或IC的可靠性设计。针对新投产芯片也可以考虑从多维度进行EOS/ESD的验证与分析(见图5),不断提升IC的可靠性品质。

pYYBAGKNjRGAaMF4AACve2Fbgc8099.png

图4:IC常见EOS模拟验证方式

poYBAGKNjRGAaL4jAADkvuXCUqw096.png

图5:IC常见EOS/ESD测试项目

综上所述,当产线发生EOS/ESD失效时,应该从哪些方面进行分析及改良?我们通常建议客户参考以下流程进行:

1. 针对失效IC进行电性及物理失效分析,确认其物理失效现象(失效点对应的电路位置及失效的物理深度),配合现场失效信息收集,初步推断EOS/ESD失效模型;

2.针对EOS/ESD无法判断的情况,对相关IC或系统进行EOS/ESD模拟试验,验证其电压、电流耐受等级,并针对失效芯片执行失效分析,对比实际失效状况,归纳真因及梳理改善方向;

3.探测现场容易发生EOS/ESD的位置(例如使用ESD Event Detector或高频示波器),针对产线应用进行改良。

表2:IC常见EOS/ESD失效来源

生产人员/设备/环境的ESD防护不佳

使用易感应静电的材料

模块测试开关引起的瞬态/毛刺/短时脉冲波形干扰

热插拔引发的瞬间电压、电流脉冲

电源供应器缺少过电保护装置及噪声滤波装置

提供超过组件可操作的工作电源

接地点反跳(接地点不足导致电流快速转换引起高电压)

过多过强的ESD事件引发EOS

其他设备的脉冲信号干扰

不正确的上电顺序

广电计量集成电路失效分析实验室,配备完善的EOS/ESD/RA等测试设备及完整的失效分析手法,拥有经验丰富的材料及电性能可靠性专家,可以针对IC进行全方位的失效分析及可靠性验证方案的设计与执行。

pYYBAGKNjRKATMiwAAGbTeBC7mg818.png

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • ESD
    ESD
    +关注

    关注

    50

    文章

    2377

    浏览量

    178901
  • DRAM
    +关注

    关注

    40

    文章

    2373

    浏览量

    188251
  • EOS
    EOS
    +关注

    关注

    0

    文章

    132

    浏览量

    22086
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    EOS设计详解及实际"栗子"

    核心定义 抗EOS设计 指的是在集成电路和电子元器件的设计阶段,就采用各种措施来提高其承受 电气过应力 的能力。 简单来说,它就是让芯片和电子元件变得“更皮实”、“更耐操”,能够承受意外发生的电压
    发表于 11-17 09:37

    ESDEOS失效模式介绍

    ESD(Electro Static Discharge静电释放)与EOS(Electrical Over Stress 过度电性应力)都是与电压过应力有关的概念,但它们之间有明显的差异。
    的头像 发表于 10-23 14:13 815次阅读
    <b class='flag-5'>ESD</b>和<b class='flag-5'>EOS</b>失效模式介绍

    干货ESD如何选型

    的过程就是静电释放,英文简 称 ESD。当你在干燥的天气脱了大衣又去抓金属门把手的时候,我相信你就知道 ESD 是什么了。 一般而言,ESD 可能会高达上千伏特,这会对比较敏感的半导体和集成电
    发表于 05-29 15:01

    电机驱动与控制专用集成电路及应用

    芯片上有些同时还包括检测、控制、保护等功能电路,称之为智能功率集成电路。有一些更大规模的功率集成电路整个控制器和驱动器都集成在一起,用一片
    发表于 04-24 21:30

    电机控制专用集成电路PDF版

    本书共13章。第1章绪论,介绍国内外电机控制专用集成电路发展情况,电机控制和运动控制、智能功率集成电路概况,典型闭环控制系统可以集成的部分和要求。第2~7章,分别叙述直流电动机、无刷直流电动机、步进
    发表于 04-22 17:02

    中国集成电路大全 接口集成电路

    资料介绍本文系《中国集成电路大全》的接口集成电路分册,是国内第一次比较系统地介绍国产接口集成电路的系列、品种、特性和应用方而知识的书籍。全书共有总表、正文和附录三部分内容。总表部分列有国产接口
    发表于 04-21 16:33

    ESDEOS资料整理

    的? 答:一般需要盖上盖子,正确安装在装运箱上的盖子能对其内的电路板提供足够强的屏蔽,这些装运箱不仅能提供通常用途下的机械完整性,而且也能为内部提供 ESD 安全性。若拿掉盖子,任何杂散电场都可以引起电路
    发表于 03-03 16:42

    TWS蓝牙耳机ESD EOS整体解决方案

    ESD&EOS电路保护方案 鼎先电子提供高紧凑度、低电容、低漏电、超高稳定性的防护器件以及完善的器件组合。DFN1006、DFN0603、SOD-323F、DFN2020-3L等
    的头像 发表于 03-03 13:23 1111次阅读
    TWS蓝牙耳机<b class='flag-5'>ESD</b> <b class='flag-5'>EOS</b>整体解决方案

    集成电路技术的优势与挑战

    硅作为半导体材料在集成电路应用中的核心地位无可争议,然而,随着科技的进步和器件特征尺寸的不断缩小,硅集成电路技术正面临着一系列挑战,本文分述如下:1.硅集成电路的优势与地位;2.硅材料对CPU性能的影响;3.硅材料的技术革新。
    的头像 发表于 03-03 09:21 1208次阅读
    硅<b class='flag-5'>集成电路</b>技术的优势与挑战

    集成电路为什么要封胶?

    集成电路为什么要封胶?汉思新材料:集成电路为什么要封胶集成电路封胶的主要原因在于提供多重保护和增强性能,具体来说包括以下几个方面:防止环境因素损害:集成电路在工作过程中可能会受到静电、
    的头像 发表于 02-14 10:28 886次阅读
    <b class='flag-5'>集成电路</b>为什么要封胶?

    AMAZINGIC晶焱科技方案应用:触摸屏Touch IC ESD/EOS防护方案及TVS选型

    AMAZINGIC晶焱科技方案应用:触摸屏Touch IC ESD/EOS防护方案及TVS选型
    的头像 发表于 02-05 15:57 1095次阅读
    AMAZINGIC晶焱科技方案应用:触摸屏Touch IC <b class='flag-5'>ESD</b>/<b class='flag-5'>EOS</b>防护方案及TVS选型

    集成电路电磁兼容性及应对措施相关分析(三)集成电路ESD 测试与分析

    测量对于确定IC的EMC特性是必要的。只有准确了解IC的EMC特性,才能在生产前采取有效的预防措施,提高产品的抗ESD能力和EMC性能,避免后期因ESD干扰导致的产品故障和成本增加等问题集成电路
    的头像 发表于 12-23 09:53 1364次阅读
    <b class='flag-5'>集成电路</b>电磁兼容性及应对措施相关分析(三)<b class='flag-5'>集成电路</b><b class='flag-5'>ESD</b> 测试与分析

    集成电路电磁兼容性及应对措施相关分析(三)—集成电路ESD 测试与分析

    和成本增加等问题 。 三、集成电路ESD 测试与分析 1、测试环境与电场产生 图5 使用 ESD 发生器的测量设置l 测试环境,集成电路(IC)被放置在一个由接地平面、隔离垫圈环和场源
    的头像 发表于 12-20 09:14 1119次阅读
    <b class='flag-5'>集成电路</b>电磁兼容性及应对措施相关分析(三)—<b class='flag-5'>集成电路</b><b class='flag-5'>ESD</b> 测试与分析

    集成电路电磁兼容性及应对措施相关分析(一) 电子系统性能要求与ESD问题

    此专题将从三个方面来分享:一、电子系统性能要求与ESD问题二、集成电路ESD问题应对措施三、集成电路ESD测试与分析工业、消费及汽车电子模块
    的头像 发表于 12-19 18:51 1068次阅读
    <b class='flag-5'>集成电路</b>电磁兼容性及应对措施相关分析(一) 电子系统性能要求与<b class='flag-5'>ESD</b>问题

    集成电路电磁兼容性及应对措施相关分析(一) — 电子系统性能要求与ESD问题

    此专题将从三个方面来分享: 一、电子系统性能要求与ESD问题 二、集成电路ESD问题应对措施 三、集成电路ESD 测试与分析 工业、消费及汽
    的头像 发表于 12-17 09:24 809次阅读
    <b class='flag-5'>集成电路</b>电磁兼容性及应对措施相关分析(一) — 电子系统性能要求与<b class='flag-5'>ESD</b>问题