0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

干货|集成电路EOS/ESD,如何把控?

广电计量 2022-05-25 15:14 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

50%——在品控界是个很可怕的数字,有一对兄弟难题占到了产线不良率的一半江山。

在电子器件组装过程中,EOS(Electrical Over Stress)与 ESD(Electrical Static Discharge)造成的集成电路失效约占现场失效器件总数的50%,且通常伴随较高不良率以及潜在可靠性问题,是产线一大杀手。

当问题发生时,应该如何查找真因、寻找解决方案,一直以来都是困扰现场工程师、品控工程师的难题。广电计量集成电路失效分析实验室,通过多年的行业积累,总结出一套相对完整的针对EOS/ESD的分析方法,通过失效分析、模拟验证等手段,可以更好地协助现场工程师与设计工程师提升产线良率及IC的可靠性。

常见问题1:产线失效到底是由EOS还是ESD引起?

我们在做失效分析时,最常听到客户的要求是希望知道rootcause是EOS还是ESD,确认失效机理及真因,是改善良率的第一步,也是非常关键的一步。通常,我们区分EOS还是ESD会首先通过失效分析手法挖掘IC的物理失效现象,然后从现象上去区分。

常见ESD物理失效表现:衬底击穿、多晶硅熔融、GOXpin hole、contactmelted、metal melted等(见图1),常见EOS物理失效表现:氧化层、金属层大面积熔融以及封装体碳化等现象(见图2)。

pYYBAGKNjROABDdzAAVHXRw4SBk606.pngpoYBAGKNjRKAJ0QUAAO832hOUiU105.png

图1:常见ESD物理失效现象

poYBAGKNjRSAXFruABOu2rLJoQU340.png

图2:常见EOS物理失效现象

常见问题2:为什么EOS和ESD会造成不同的失效现象?

ESD从广义上属于EOS的一种,但是现场应用中我们通常把ESD单独归类,除此之外的过电应力统归于EOS。EOS 是指长时间(几微秒到几秒)持续的过压或大电流造成的局部过热导致的失效,其电压、电流相对ESD较低,但是持续时间长能量更高,经常有同一功能区块多处大面积的burnout现象。ESD 单指在静电放电过程中瞬间高电压(通常在几千或上万伏特)大电流(1~10A)状态下引发的失效现象,主要特征为放电时间极短(1~100ns),因此一般呈现为轻微的点状失效。

表1:EOS/ESD信号特征

poYBAGKNjRGARJfnAADvU4RJ_50668.pngpYYBAGKNjRKAJA5lAAKS3AkDLxc066.png

图3:EOS/ESD脉冲波形

综合以上,由于EOS信号相对ESD信号持续时间长,能量更强,所以通常会造成芯片大面积的burnout现象,这是EOS不同于ESD现象的主要特征。

常见问题3:什么情况下无法区分EOS/ESD?

一种情况是短脉冲EOS(持续时间几个微秒)与ESD的物理损伤十分相似,比如只造成很小面积的金属熔融,这种情况就很难区分是EOS还是ESD的能量造成。另一种情况是IC先经过了ESD损伤,在后续功能验证时大漏电流诱发了burnout现象,使得IC表面同时存在EOS和ESD的物理失效特征,尤其常见于PAD旁边的IO buffer线路上,这种情况下单从物理失效现象是无法判断初始失效是否由ESD导致。当遇到EOS/ESD无法区分的情况,需要通过模拟实验进一步验证,对IC或系统使用不同模型进行EOS/ESD模拟测试(见图4)testto fail,并针对失效IC进行分析。通过对比验证批芯片与实际失效芯片的物理失效现象(失效线路位置及失效发生的物理深度),不仅可以用来归纳真因,还可以了解IC或系统在不同条件下的耐受等级,从而进一步指导优化产线防护或IC的可靠性设计。针对新投产芯片也可以考虑从多维度进行EOS/ESD的验证与分析(见图5),不断提升IC的可靠性品质。

pYYBAGKNjRGAaMF4AACve2Fbgc8099.png

图4:IC常见EOS模拟验证方式

poYBAGKNjRGAaL4jAADkvuXCUqw096.png

图5:IC常见EOS/ESD测试项目

综上所述,当产线发生EOS/ESD失效时,应该从哪些方面进行分析及改良?我们通常建议客户参考以下流程进行:

1. 针对失效IC进行电性及物理失效分析,确认其物理失效现象(失效点对应的电路位置及失效的物理深度),配合现场失效信息收集,初步推断EOS/ESD失效模型;

2.针对EOS/ESD无法判断的情况,对相关IC或系统进行EOS/ESD模拟试验,验证其电压、电流耐受等级,并针对失效芯片执行失效分析,对比实际失效状况,归纳真因及梳理改善方向;

3.探测现场容易发生EOS/ESD的位置(例如使用ESD Event Detector或高频示波器),针对产线应用进行改良。

表2:IC常见EOS/ESD失效来源

生产人员/设备/环境的ESD防护不佳

使用易感应静电的材料

模块测试开关引起的瞬态/毛刺/短时脉冲波形干扰

热插拔引发的瞬间电压、电流脉冲

电源供应器缺少过电保护装置及噪声滤波装置

提供超过组件可操作的工作电源

接地点反跳(接地点不足导致电流快速转换引起高电压)

过多过强的ESD事件引发EOS

其他设备的脉冲信号干扰

不正确的上电顺序

广电计量集成电路失效分析实验室,配备完善的EOS/ESD/RA等测试设备及完整的失效分析手法,拥有经验丰富的材料及电性能可靠性专家,可以针对IC进行全方位的失效分析及可靠性验证方案的设计与执行。

pYYBAGKNjRKATMiwAAGbTeBC7mg818.png

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • ESD
    ESD
    +关注

    关注

    50

    文章

    2428

    浏览量

    180477
  • DRAM
    +关注

    关注

    41

    文章

    2403

    浏览量

    189639
  • EOS
    EOS
    +关注

    关注

    0

    文章

    133

    浏览量

    22226
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    喜报 | 匠芯创亮相2026珠海集成电路年会 荣膺集成电路杰出人物与创新集成电路人才

    4月23日,备受行业关注的“芯聚珠海,智驱未来——2026珠海集成电路产业年会暨产业高质量发展交流会”在珠海圆满落幕。这场由珠海市半导体行业协会主办的行业盛会,汇聚了政府领导、国家级行业专家、企业家
    的头像 发表于 04-24 09:04 238次阅读
    喜报 | 匠芯创亮相2026珠海<b class='flag-5'>集成电路</b>年会 荣膺<b class='flag-5'>集成电路</b>杰出人物与创新<b class='flag-5'>集成电路</b>人才

    ESD防护设计的核心准则

    集成电路(IC)的设计、制造、封装、测试及应用全流程中,静电放电(ESD)是最常见且破坏性极强的隐患之一。ESD放电时间虽仅为纳秒至微秒级,但瞬时峰值电流可达数十安培,足以击穿芯片内部的精密
    的头像 发表于 04-20 17:31 695次阅读
    <b class='flag-5'>ESD</b>防护设计的核心准则

    微细加工工艺集成电路技术进步途径

    集成电路单元器件持续微小型化,是靠从微米到纳米不断创新的微细加工工艺技术实现的。
    的头像 发表于 04-08 09:46 442次阅读
    微细加工工艺<b class='flag-5'>集成电路</b>技术进步途径

    集成电路技术进步的基本规律

    集成电路现今所达到的技术高度是当初人们难以想象的。在发明集成电路的1958年.全世界半导体厂生产的晶体管总数为4710万个,其中包括210万个硅晶体管,其余为锗晶体管。
    的头像 发表于 04-03 16:47 284次阅读
    <b class='flag-5'>集成电路</b>技术进步的基本规律

    行芯科技亮相IIC 2026国际集成电路展览会暨研讨会

    近日,全球集成电路领域的年度标杆盛会——2026国际集成电路展览会暨研讨会(IIC 2026)在上海圆满落幕。
    的头像 发表于 04-02 17:28 654次阅读

    广州规划:聚焦半导体,2035铸集成电路重镇#广州#半导体#集成电路

    集成电路
    jf_15747056
    发布于 :2026年01月09日 18:57:28

    焕新启航·品质跃升 IICIE国际集成电路创新博览会,构建全球集成电路全产业链生态平台

    为积极响应国家集成电路创新发展战略部署,加快推进集成电路产业良性发展生态,原“SEMI-e深圳国际半导体展暨集成电路产业创新展”正式升级为“ IICIE国际集成电路创新博览会(简称 I
    的头像 发表于 01-05 14:47 683次阅读
    焕新启航·品质跃升 IICIE国际<b class='flag-5'>集成电路</b>创新博览会,构建全球<b class='flag-5'>集成电路</b>全产业链生态平台

    EOS设计详解及实际"栗子"

    核心定义 抗EOS设计 指的是在集成电路和电子元器件的设计阶段,就采用各种措施来提高其承受 电气过应力 的能力。 简单来说,它就是让芯片和电子元件变得“更皮实”、“更耐操”,能够承受意外发生的电压
    发表于 11-17 09:37

    ESDEOS失效模式介绍

    ESD(Electro Static Discharge静电释放)与EOS(Electrical Over Stress 过度电性应力)都是与电压过应力有关的概念,但它们之间有明显的差异。
    的头像 发表于 10-23 14:13 2332次阅读
    <b class='flag-5'>ESD</b>和<b class='flag-5'>EOS</b>失效模式介绍

    PDK在集成电路领域的定义、组成和作用

    PDK(Process Design Kit,工艺设计套件)是集成电路设计流程中的重要工具包,它为设计团队提供了与特定制造工艺节点相关的设计信息。PDK 是集成电路设计和制造之间的桥梁,设计团队依赖 PDK 来确保设计能够在晶圆厂的工艺流程中正确制造。
    的头像 发表于 09-08 09:56 3186次阅读

    恒坤新材IPO成功过会,剑指集成电路关键材料国产化

    亿元,投入“集成电路前驱体二期项目”和“集成电路用先进材料项目”两大募投项目。 集成电路关键材料国产化迫在眉睫 长期以来,光刻材料、前驱体等集成电路关键材料市场被欧美、日韩等国外头部厂
    的头像 发表于 09-03 15:24 2326次阅读

    硅与其他材料在集成电路中的比较

    硅与其他半导体材料在集成电路应用中的比较可从以下维度展开分析。
    的头像 发表于 06-28 09:09 2369次阅读

    干货ESD如何选型

    的过程就是静电释放,英文简 称 ESD。当你在干燥的天气脱了大衣又去抓金属门把手的时候,我相信你就知道 ESD 是什么了。 一般而言,ESD 可能会高达上千伏特,这会对比较敏感的半导体和集成电
    发表于 05-29 15:01