0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

技术资讯 | 如何利用电容谐振改善PDN阻抗

深圳(耀创)电子科技有限公司 2022-04-08 15:29 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

在电路板放置分立的去耦电容可以灵活地调整电源供电系统的阻抗,实现较低的电源地噪声。然后,如何选择摆放电容位置、选用多少及选用什么型号的去耦电容仍是设计者需要考虑的问题。

因此,为了对一个特定的设计寻求最佳的去耦解决方案,选用合适的仿真软件及进行大量的电源供电系统的仿真模拟往往是必须的。去耦电容的阻抗呈现下图所示的V字形特性,在自谐振频率之前是容性的,爱自谐振频率点之后是感性的。在电容方案选型时,可以利用去耦电容阻抗在谐振点最低的特点,合理组合不同容值和位置的电容以抵消PDN谐振峰值,改变系统谐振点的分布,并使在关心的频段范围内这个PDN没有明显的谐振。

11bc453a-b2a8-11ec-82f6-dac502259ad0.png

11ce7304-b2a8-11ec-82f6-dac502259ad0.png

利用电容自谐振频率来抑制PDN谐振

电容是最重要的电源阻抗控制优化器件,接下来我们将通过一个例子进一步阐述其在实际产品中的应用方法。

下图中是利用电容自谐振频率点阻抗最低的特点来抑制PDN谐振的一般方法。下图中通过芯片自阻抗曲线,可以发现其在1MHZ左右有个明显的谐振,由于常用的470uF电解电容的自谐振频率基本上位于1MHZ附近,所以我们在PCB上的VRM附件安装一颗470uF的去耦电容(Bulk),并从新提取芯片端自阻抗曲线。

11dfa962-b2a8-11ec-82f6-dac502259ad0.png

没有电容的情况

11f470b8-b2a8-11ec-82f6-dac502259ad0.png

增加Bulk 470uF电容的情况

Bulk 470uF电容添加后的阻抗曲线,可以发现1MHZ附近的谐振峰明显的消失,但是10MHZ附近出现了新的谐振峰。此时可以通过板上合适的位置放置一些容量比较小的高频陶瓷电容MLCC电容100nf-22uf,来进一步抑制10MHZ附近的谐振。下图显示了通过高频电容的组合能有效的消除10MHZ出的谐振峰。

120b2b50-b2a8-11ec-82f6-dac502259ad0.png

从上面的例子分析钟我们可以看出利用频域仿真获取PDN网络的输入阻抗,并利用阻抗谐振针对性性地添加板基去耦电容是改善PDN性能的行之有效的手段方法。

电源噪声从频谱上来看是一个很宽的频率范围内的噪声,频域分析需要在一定的范围内考虑;基于网络参数法的目标阻抗法是PDN的频域分析中最常用的方法。PDN的目标阻抗通常需要根据器件工作电流、噪声容限等参数确定;根据器件中最大工作电流附近估算的目标阻抗只适用于中低频的分析,高频的目标阻抗需要较为准确的器件工作时的电流模型进行计算;从目前的发展来看,芯片的工作电压越来越低,最大电流越来越大,因此核心电源的目标阻抗越来越小。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 电容
    +关注

    关注

    100

    文章

    6442

    浏览量

    158061
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    NVSwitch芯片周围MLCC阵列的PDN阻抗优化方案

    文章详细阐述了MLCC阵列在NVSwitch芯片供电网络中的阻抗优化方案,通过参数对比分析了其在降低PDN阻抗、提升电源完整性等方面的技术优势。
    的头像 发表于 12-09 16:17 355次阅读
    NVSwitch芯片周围MLCC阵列的<b class='flag-5'>PDN</b><b class='flag-5'>阻抗</b>优化方案

    在实际网关设计中,如何利用电容的高纹波电流能力进行热管理优化?

    在实际网关设计中,如何利用电容的高纹波电流能力进行热管理优化?
    发表于 11-26 07:59

    变频串联谐振装置原理是什么?

    这个问题切中了设备的核心逻辑!变频串联谐振装置的核心原理是 利用串联谐振的电气特性,以小功率电源实现高电压输出 ,专门适配高压设备的绝缘耐压测试。 核心原理本质 串联谐振是指电感(L)
    发表于 11-19 15:34

    串联谐振和并联谐振电路各有什么特点?

    /[2π√(LC)]),与电阻 R 无关。 能量功率:电感与电容周期性交换能量,电源仅向电阻提供有功功率。 并联谐振(RLC 并联电路,忽略电阻时) 阻抗特性:总阻抗最大且呈纯电阻性,
    发表于 10-28 15:01

    串联谐振的原理及基本性能

    时,电感的感抗(XL)与电容的容抗(XC)大小相等、相位相反,相互抵消。此时电路总阻抗最小且呈纯电阻性,在相同输入电压下,电路中的电流达到最大值,这一现象即为串联谐振。 基本性能 阻抗
    发表于 10-27 14:56

    串联谐振和并联谐振的区别与特点?

    电容两端的电压会因阻抗特性产生 “过电压”。并联谐振则是 “总电流最小”(理想无耗下趋近于 0):总阻抗大导致总电流小,且与总电压同相位;但电感和
    发表于 10-15 15:24

    PCB电源完整性的双面视角,用一篇文章理清时域电源噪声与频域PDN阻抗的关系

    PDN阻抗来进行电源仿真呢?主要是由于我们可以清晰的进行不同谐振频点的电容和电源平面的分配,从频域上去分析更直观。而且还能根据链路的每一个不同的部分来负责不同的频段进行划分,例如板级
    发表于 09-04 13:48

    村田贴片电容阻抗匹配问题如何解决?

    村田贴片电容阻抗匹配问题上的解决方案需结合其高频特性优化与具体应用场景设计, 核心策略包括利用低ESL/ESR特性实现高频阻抗控制、通过温度稳定材料保障参数一致性、采用多层堆叠
    的头像 发表于 07-25 15:23 368次阅读

    村田贴片电容的高频特性与阻抗匹配

    村田贴片电容凭借其卓越的高频特性和精准的阻抗匹配能力,成为射频电路、通信模块及高速数字系统的核心元件。其高频性能的优化源于材料科学、结构设计与制造工艺的深度融合,以下从关键参数、技术突破及应用场
    的头像 发表于 06-25 15:26 506次阅读
    村田贴片<b class='flag-5'>电容</b>的高频特性与<b class='flag-5'>阻抗</b>匹配

    PCB设计如何用电源去耦电容改善高速信号质量

    ,高速先生则默默的看向本文的标题:如何用电源去耦电容改善高速信号质量? 没错,高速先生做过类似的案例。 如前所述,我们的Layout攻城狮经验丰富,在他的努力下,找到了另外一个对比模型,信号管脚周围只
    发表于 05-19 14:28

    PCB设计如何用电源去耦电容改善高速信号质量

    PCB设计电源去耦电容改善高速信号质量?!What?Why? How?
    的头像 发表于 05-19 14:27 514次阅读
    PCB设计如何<b class='flag-5'>用电</b>源去耦<b class='flag-5'>电容</b><b class='flag-5'>改善</b>高速信号质量

    高速PBC设计中揭秘DC-BIAS效应:电容“缩水”对电源噪声的影响

    ,再说一次吧,去耦电容的作用就是降低电源地之间的阻抗,这样的话当用电端电流波动的时候,在用电芯片处产生的噪声就会减小。 今天我们就不过分的讨论怎么仿真电源的
    发表于 05-12 14:03

    PDN阻抗仿真方法解析

    PDN(Power Delivery Network)阻抗表征电源分配网络在频域内的动态响应特性,定义为从负载端观察到的电源分配系统输入阻抗
    的头像 发表于 05-12 09:47 3607次阅读
    <b class='flag-5'>PDN</b><b class='flag-5'>阻抗</b>仿真方法解析

    串联谐振特点全面介绍

      串联谐振是一种电路状态,其中电感(L)和电容(C)元件在特定频率下达到共振。在这种状态下,电路中的阻抗最小,电流最大。了解串联谐振的特点及其应用对于电气工程、通信系统等领域至关重要
    的头像 发表于 03-17 09:03 3402次阅读

    串联谐振与并联谐振的区别

    组成的电路中。当电路的感抗(XL)和容抗(XC)相等时,电路达到谐振状态。此时,电路的总阻抗达到最小值,电流达到较大值‌。 ‌ 并联谐振 ‌:发生在由电感(L)、电容(C)和电阻(R)
    的头像 发表于 03-06 15:23 4158次阅读