0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

通过高速PCB控制解决EMI问题

单片机与嵌入式 来源:单片机与嵌入式 作者:单片机与嵌入式 2022-11-11 11:44 次阅读

随着信号上升沿时间的减小,信号频率的提高,电子产品的EMI问题,也来越受到电子工程师的重视。高速pcb设计的成功,对EMI的贡献越来越受到重视,几乎60%的EMI问题可以通过高速PCB来控制解决。

1 高速信号走线屏蔽规则

a2db56a0-60e5-11ed-8abf-dac502259ad0.png

如上图所示:在高速的PCB设计中,时钟等关键的高速信号线,则需要进行屏蔽处理,如果没有屏蔽或只屏蔽了部分,都是会造成EMI的泄漏。建议屏蔽线,每1000mil,打孔接地。2 高速信号的走线闭环规则由于PCB板的密度越来越高,很多PCB layout工程师在走线的过程中,很容易出现这种失误,如下图所示:

a2f73a00-60e5-11ed-8abf-dac502259ad0.jpg

时钟信号等高速信号网络,在多层的PCB走线的时候产生了闭环的结果,这样的闭环结果将产生环形天线,增加EMI的辐射强度。3 高速信号的走线开环规则规则二提到高速信号的闭环会造成EMI辐射,同样的开环同样会造成EMI辐射,如下图所示:

a313b5e0-60e5-11ed-8abf-dac502259ad0.jpg

时钟信号等高速信号网络,在多层的PCB走线的时候产生了开环的结果,这样的开环结果将产生线形天线,增加EMI的辐射强度。在设计中我们也要避免。4 高速信号的特性阻抗连续规则高速信号,在层与层之间切换的时候必须保证特性阻抗的连续,否则会增加EMI的辐射,如下图:

a33971fe-60e5-11ed-8abf-dac502259ad0.jpg

也就是说,同层的布线的宽度必须连续,不同层的走线阻抗必须连续。5 高速PCB设计的布线方向规则相邻两层间的走线必须遵循垂直走线的原则,否则会造成线间的串扰,增加EMI辐射,如下图:

a35924f4-60e5-11ed-8abf-dac502259ad0.jpg

相邻的布线层遵循横平竖垂的布线方向,垂直的布线可以抑制线间的串扰。6 高速PCB设计中的拓扑结构规则在高速PCB设计中有两个最为重要的内容,就是线路板特性阻抗的控制和多负载情况下的拓扑结构的设计。在高速的情况下,可以说拓扑结构的是否合理直接决定,产品的成功还是失败。

a3768d5a-60e5-11ed-8abf-dac502259ad0.png

如上图所示,就是我们经常用到的菊花链式拓扑结构。这种拓扑结构一般用于几Mhz的情况下为宜。高速的拓扑结构我们建议使用后端的星形对称结构。7 走线长度的谐振规则

a39fc634-60e5-11ed-8abf-dac502259ad0.png

检查信号线的长度和信号的频率是否构成谐振,即当布线长度为信号波长1/4的时候的整数倍时,此布线将产生谐振,而谐振就会辐射电磁波,产生干扰。8 回流路径规则

a3ca9b5c-60e5-11ed-8abf-dac502259ad0.jpg

所有的高速信号必须有良好的回流路径。尽可能的保证时钟等高速信号的回流路径最小。否则会极大的增加辐射,并且辐射的大小和信号路径和回流路径所包围的面积成正比。9 器件的退耦电容摆放规则

a3f23eaa-60e5-11ed-8abf-dac502259ad0.png

退耦电容的摆放的位置非常的重要。不合理的摆放位置,是根本起不到退耦的效果。退耦电容的摆放的原则是:靠近电源的管脚,并且电容的电源走线和地线所包围的面积最小。

审核编辑:郭婷

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • pcb
    pcb
    +关注

    关注

    4223

    文章

    22478

    浏览量

    385890
  • emi
    emi
    +关注

    关注

    53

    文章

    3447

    浏览量

    125515

原文标题:解决EMI问题,这样来做!

文章出处:【微信号:单片机与嵌入式,微信公众号:单片机与嵌入式】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    高速PCB信号走线的九大规则分别是什么?

    高速PCB 设计中,时钟等关键的高速信号线,走线需要进行屏蔽处理,如果没有屏蔽或只屏蔽了部分,都会造成 EMI 的泄漏。
    的头像 发表于 01-10 16:03 485次阅读
    <b class='flag-5'>高速</b><b class='flag-5'>PCB</b>信号走线的九大规则分别是什么?

    高速PCB信号走线的九大规则

    由于 PCB 板的密度越来越高,许多 PCB LAYOUT 工程师在走线的过程中,较容易出现一种失误,即时钟信号等高速信号网络,在多层的 PCB 走线的时候产生了闭环的结果,这样的闭环
    发表于 01-08 15:33 276次阅读
    <b class='flag-5'>高速</b><b class='flag-5'>PCB</b>信号走线的九大规则

    使用PCB孔来减少EMI的教程

     顾名思义,PCB安装孔有助于将PCB固定到外壳上。不过这是它的物理机械用途,此外,在电磁功能方面,PCB安装孔还可用于降低电磁干扰(EMI)。对E
    发表于 12-27 16:22 174次阅读

    怎样通过安排叠层来减少EMI问题?

    怎样通过安排叠层来减少EMI问题? 通过合理安排叠层结构可以显著减少电磁干扰(EMI)问题。在本文中,我们将详细探讨叠层的概念,以及如何运用正确的材料和设计来最大程度地抑制
    的头像 发表于 11-24 14:44 370次阅读

    如何在高速设计中通过规则管理来控制阻抗

    如何在高速设计中通过规则管理来控制阻抗
    的头像 发表于 11-23 17:48 497次阅读
    如何在<b class='flag-5'>高速</b>设计中<b class='flag-5'>通过</b>规则管理来<b class='flag-5'>控制</b>阻抗

    如何利用PCB分层堆叠控制EMI辐射?

    如何利用PCB分层堆叠控制EMI辐射? EMI辐射对于电子设备的正常工作可能会造成干扰,甚至会导致设备的损坏。而PCB的分层堆叠技术则可以有
    的头像 发表于 10-23 10:19 543次阅读

    降低EMI的最佳PCB设计指南

    )。对于许多 PCBA设计,尤其是高速电路板,控制 EMI 量是必须充分管理的首要考虑因素。对于带有散热器分类组件的电路板,常见的方法是实施EMI 滤波器设计。 尽管滤波器是有效的,但
    的头像 发表于 10-15 15:04 559次阅读
    降低<b class='flag-5'>EMI</b>的最佳<b class='flag-5'>PCB</b>设计指南

    高速PCB设计EMI之九大规则

    随着信号上升沿时间的减小及信号频率的提高,电子产品的EMI问题越来越受到电子工程师的关注,几乎60%的EMI问题都可以通过高速PCB来解决。
    发表于 09-25 08:04

    S7-1200PLC通过高速计数器测量AB相编码器转速

    S7-1200PLC通过高速计数器测量AB相编码器转速
    发表于 09-20 15:30 0次下载

    pcb高速信号知识科普

    PCB高速信号在当今的一个pcb设计中显然已成为主流,一名优秀的PCB工程师,除了在实战项目慢慢积累设计PCB
    的头像 发表于 09-15 10:19 805次阅读

    如何控制使用长输出线时的传导EMI(上)

    在许多汽车电子应用中,负载都需要通过一条较长的输出线连接到主板,这会导致过高的传导 EMI 。这些汽车应用包括 D 类功率放大器、LED 和 USB 充电器等。
    的头像 发表于 08-02 11:12 294次阅读
    如何<b class='flag-5'>控制</b>使用长输出线时的传导<b class='flag-5'>EMI</b>(上)

    EMIPCB寄生参数有哪些

    影响EMIPCB寄生参数你都清楚吗?
    的头像 发表于 07-18 12:57 533次阅读
    <b class='flag-5'>EMI</b>的<b class='flag-5'>PCB</b>寄生参数有哪些

    如何巧妙通过PCB布局来改善EMI?这些妙招请收好(附案例)

    时至今日,电磁干扰(EMI)问题始终是电子设备需要关注的焦点,也是让工程师们头疼的问题,它威胁着电子设备的安全性、可靠性和稳定性。要改善EMI,合理的PCB布局至关重要。在本文中,小编将为大家介绍如何
    的头像 发表于 06-29 10:14 1474次阅读
    如何巧妙<b class='flag-5'>通过</b><b class='flag-5'>PCB</b>布局来改善<b class='flag-5'>EMI</b>?这些妙招请收好(附案例)

    如何巧妙通过PCB布局来改善EMI?这些妙招请收好(附案例)

    如何通过PCB布局来改善EMI,满足客户的需求。以下为测试样机图片:CR5215SCNOY样机图片【应用】替代线性调整器和RCC/圣诞灯、LED驱动器/小功率电源适
    的头像 发表于 06-29 10:05 622次阅读
    如何巧妙<b class='flag-5'>通过</b><b class='flag-5'>PCB</b>布局来改善<b class='flag-5'>EMI</b>?这些妙招请收好(附案例)

    高速信号的走线闭环规则

      随着信号上升沿时间的减小,信号频率的提高,电子产品的EMI问题,也来越受到电子工程师的重视。高速pcb设计的成功,对EMI的贡献越来越受到重视,几乎90%的
    的头像 发表于 05-22 09:15 886次阅读
    <b class='flag-5'>高速</b>信号的走线闭环规则