0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

芯片那么小,封装基板走线损耗能大到哪去?

edadoc 来源:海马硬件 作者:海马硬件 2022-12-15 11:15 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

一博高速先生成员:黄刚

相比于一块PCB的载板,芯片封装基板的大小放在PCB板里面,可能只占其中的一小部分,然后去对比在封装基板上的走线和在PCB板上的走线,可能至少是几倍的长度关系。那么大家会不会觉得,封装基板上走线那么短,损耗几乎可以忽略不计呢?尤其是去问只接触过PCB板设计的工程师小伙伴们,大部分人的回答都是,封装的损耗应该是很小的吧。

本文就通过一个具体的仿真案例来回答这个问题哈。高速先生团队最近在仿真一个PCIE4.0板卡的项目,包括主控芯片的封装基板和PCB载板的协同仿真。其中PCB载板上的PCIE走线是从主控芯片到金手指位置,长度从2-3inch不等。

pYYBAGQv2H6Ab3-EAAMcPVuodPs792.png

作为需要进行仿真的对象,我们肯定是需要知道该PCIE4.0链路的损耗标准。于是高速先生立马查阅了相关的PCIE协议标准,发现它对金手指链路的损耗定义如下,协议上说得很清楚,就是从主控芯片的die出发一直到载板上的PCIE金手指位置的损耗不超过8db@8GHz,也就是说这个8db是包括了封装基板上的走线链路和载板到金手指端的走线链路的和。

poYBAGQv2H-ALtDhAAEF1DwsoIc011.png

这个协议说的貌似很清楚,但是其实又不那么清楚,因为它并没有很明确的区别分封装基板上的走线和载板上走线的损耗分配,还好我们这个项目是封装基板和载板文件我们都能拿到,因此能做一个联合的仿真。

于是我们分别先看看封装基板的走线和载板的情况长度情况,我们打开封装基板后,选取一根最长的lane,然后去量下它的走线长度,不量不知道。一量吓一跳,那么短,才600mil多点。是的,这个长度对于习惯了做板级PCB的工程师看来,的确是非常非常的短。

pYYBAGQv2IGAPxYvAAVgNIIeNT8816.png

因此对比封装基板上的长度,载板上的走线长度差不多是基板长度的5倍,接近3000mil。

poYBAGQv2IKABXgdAALWd4V42c4806.png

通过基板和板级走线长度的对比。是不是就认为基板的走线损耗就是板级走线损耗的仅仅5分之一呢?

当然,其他所有条件相同的情况下,肯定就是啦。那么问题来了,哪怕基板和载板的板材用的是一样的情况下,他们的损耗就一定会是这个比例关系吗?当然不会,因为除了板材相同这个因素之外,还需要线宽和铜厚都相同才有可能。然而有做过封装基板的小伙伴们都知道,线宽怎么可能会相同呢?要是相同的话,封装基板那么可能比载板做得要更小,而且更薄呢?

那么封装基板上的走线到底能多细?我觉得只做过PCB工程师的朋友们估计想象不到,居然只有。。。20um!!!也就是不到0.8mil!

poYBAGQv2ISAWYxYAAPWvMbr6JY978.png

通过基板连接到载板上面的走线是多少呢?那就是我们常见熟知的线宽了,超过4mil。

poYBAGQv2IaAb_R-AAJpZdtbGzg338.png

那问题来了,线宽的差距到底能带来多大的损耗差距呢?我们分别在sigrity软件把封装基板和板级的叠层和线宽,铜厚,粗糙度参数一一设置,其中为了对比线宽带来的影响,我们把粗糙度,铜厚,板材都统一下,板材我们统一选择普通的FR4材料,其中基板上的叠层如下所示:

poYBAGQv2IaAK6kkAAHvfuW30EM578.png

然后按照封装基板长度为624mil和载板长度为2774mil的长度进行损耗计算,结果会吓你一跳!600多mil的基板走线损耗竟然超过了接近3000mil的载板走线损耗的一半。

pYYBAGQv2IeAUaILAAEFKb9gjFI932.png

这样看可能大家觉得还是载板的大啊,不是很直观,那我把载板同样去走和封装基板一样长的600多mil长度,然后两者损耗再对比下,你们就知道差距了!同样长度下,基板的走线损耗是载板的2.4倍!

poYBAGQv2IeARS0qAAEO-nyibwc983.png

而且上面的仿真对比验证已经是基于铜厚都设置相同的情况下了,一般来说,基板的铜厚也会比载板的0.5Oz要小,这样的话,这个差距还会进一步拉大哦!

通过上面这个简单的仿真,相信大家大概会知道封装基板和载板的损耗差异了吧,以后遇到封装和载板的协议损耗分配的时候,千万不要认为只是看芯片大小或者封装走线长度来定哦,。封装基板的损耗受到面积和厚度的限制,线宽必然很小,就单单是线宽这一点的差距可能达到2到3倍的损耗差异哦!所以小伙伴们,如果还是认为封装基板的损耗占比很小的话,这个观念一定要改过来哈!

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 仿真
    +关注

    关注

    55

    文章

    4539

    浏览量

    138700
  • 基板
    +关注

    关注

    2

    文章

    324

    浏览量

    24088
  • 走线
    +关注

    关注

    3

    文章

    120

    浏览量

    24669
  • PCB
    PCB
    +关注

    关注

    1

    文章

    2357

    浏览量

    13204
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    苹果抢跑!自研AI服务器芯片选定玻璃基板,先进封装迎来终极方案?

    电子发烧友网报道(文/梁浩斌)苹果AI芯片,瞄准了玻璃基板。近日供应链消息称,三星电机已经向苹果公司提供了半导体玻璃基板的样品,预计苹果将在其自研AI服务器芯片
    的头像 发表于 04-09 10:14 7860次阅读
    苹果抢跑!自研AI服务器<b class='flag-5'>芯片</b>选定玻璃<b class='flag-5'>基板</b>,先进<b class='flag-5'>封装</b>迎来终极方案?

    高速电路板线中趋肤效应的产生机理分析

    在高速信道中,尤其是当使用低损耗层压材料时,导体损耗主导着介电损耗。因此,信道性能的准确预测依赖于导体损耗的精确建模。在直流(DC)情况下,导体中的电流分布是均匀的。然而,在典型的电路
    的头像 发表于 04-08 09:39 6561次阅读
    高速电路板<b class='flag-5'>走</b><b class='flag-5'>线</b>中趋肤效应的产生机理分析

    PCB板上你是普通油墨,我是低损耗油墨,能一样吗?

    ,这块常用油墨的DF值是M7板材的10倍以上,你说在表层走高速线损耗能小嘛。 当然PCB油墨这玩意最初它的使用场景肯定也不是为了让你线损耗
    发表于 01-23 11:40

    PCB板上你是普通油墨,我是低损耗油墨,能一样吗?

    其实我真的不懂了:表层走高速线铜厚又厚,线宽也宽,还不用打过孔,正常来说应该比内层线损耗小很多啊,为什么高速先生老说表层
    的头像 发表于 01-23 11:39 298次阅读
    PCB板上你是普通油墨,我是低<b class='flag-5'>损耗</b>油墨,能一样吗?

    IPC-6921有机封装基板国际标准即将落地

    封装基板作为集成电路芯片的关键载体,在电子封装领域肩负着核心使命 —— 为芯片提供支撑、散热与保护,同时通过内部精密电路实现
    的头像 发表于 01-06 10:40 988次阅读
    IPC-6921有机<b class='flag-5'>封装</b><b class='flag-5'>基板</b>国际标准即将落地

    机房布线,上线、下走线,哪个好?

    在数据中心布线系统线方式时,很多朋友比较关心的是上线好,还是下走线好?这个问题一直都有讨论,尤其是刚从事机房施工的朋友,都有此一问。本期
    的头像 发表于 12-15 11:21 812次阅读
    机房布线,上<b class='flag-5'>走</b><b class='flag-5'>线</b>、下走<b class='flag-5'>线</b>,哪个好?

    到底DDR线能不能参考电源层啊?

    ,一般来说,要去牺牲不那么高速的DDR模块线了。 没办法,谁叫你速率没有高速信号那么高,关键是你还要用那么多层去布线,所以只能牺牲DDR
    发表于 11-11 17:46

    到底DDR线能不能参考电源层啊?

    虽然我看到过DDR的线参考电源平面也能调试成功的案例,但是依然不妨碍我还想问:到底DDR线能不能参考电源层啊?
    的头像 发表于 11-11 17:44 917次阅读
    到底DDR<b class='flag-5'>走</b><b class='flag-5'>线</b>能不能参考电源层啊?

    【EMC技术案例】芯片下方电源线导致ESD测试Fail案例

    【EMC技术案例】芯片下方电源线导致ESD测试Fail案例
    的头像 发表于 10-20 17:02 934次阅读
    【EMC技术案例】<b class='flag-5'>芯片</b>下方电源<b class='flag-5'>走</b><b class='flag-5'>线</b>导致ESD测试Fail案例

    芯片封装之钼铜合金基板加工工艺优化与智凯中丝技术的应用

    中的封装环节(即后道工艺),具体应用于热管理模块,主要功能是为高功率芯片(如CPU、GPU、IGBT等)提供高效散热和热膨胀匹配 镀铜钼散热基板通过钼芯(低热膨胀系数5.1×10⁻⁶/K)匹配
    的头像 发表于 08-06 16:34 799次阅读
    <b class='flag-5'>芯片</b><b class='flag-5'>封装</b>之钼铜合金<b class='flag-5'>基板</b>加工工艺优化与智凯中<b class='flag-5'>走</b>丝技术的应用

    芯片半导体封装之钼铜合金基板加工难点及智凯中丝的应用方案

    中的封装环节(即后道工艺),具体应用于热管理模块,主要功能是为高功率芯片(如CPU、GPU、IGBT等)提供高效散热和热膨胀匹配 镀铜钼散热基板通过钼芯(低热膨胀系数5.1×10⁻⁶/K)匹配
    的头像 发表于 08-02 06:31 9107次阅读
    <b class='flag-5'>芯片</b>半导体<b class='flag-5'>封装</b>之钼铜合金<b class='flag-5'>基板</b>加工难点及智凯中<b class='flag-5'>走</b>丝的应用方案

    芯片封装失效的典型现象

    本文介绍了芯片封装失效的典型现象:金线偏移、芯片开裂、界面开裂、基板裂纹和再流焊缺陷。
    的头像 发表于 07-09 09:31 2204次阅读

    AD7792电流源输出在线时,如果线过长,且线很细10mil,会导致电流源大小衰减吗?

    AD7792电流源输出在线时,如果线过长,且线很细10mil,会导致电流源大小衰减吗?
    发表于 06-11 07:22

    芯片封装中的打线键合介绍

    线键合就是将芯片上的电信号从芯片内部“引出来”的关键步骤。我们要用极细的金属线(多为金线、铝线或铜线)将
    的头像 发表于 06-03 18:25 2913次阅读

    PEEK注塑电子封装基板的创新应用方案

    随着电子设备向高性能、小型化和高可靠性方向发展,电子封装基板材料的选择变得尤为关键。传统陶瓷基板(如氧化铝、氮化铝)因其优异的绝缘性和耐热性长期占据主导地位,但聚醚醚酮(PEEK)作为高性能工程塑料
    的头像 发表于 05-22 13:38 1020次阅读