0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

芯片那么小,封装基板走线损耗能大到哪去?

edadoc 来源:海马硬件 作者:海马硬件 2022-12-15 11:15 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

一博高速先生成员:黄刚

相比于一块PCB的载板,芯片封装基板的大小放在PCB板里面,可能只占其中的一小部分,然后去对比在封装基板上的走线和在PCB板上的走线,可能至少是几倍的长度关系。那么大家会不会觉得,封装基板上走线那么短,损耗几乎可以忽略不计呢?尤其是去问只接触过PCB板设计的工程师小伙伴们,大部分人的回答都是,封装的损耗应该是很小的吧。

本文就通过一个具体的仿真案例来回答这个问题哈。高速先生团队最近在仿真一个PCIE4.0板卡的项目,包括主控芯片的封装基板和PCB载板的协同仿真。其中PCB载板上的PCIE走线是从主控芯片到金手指位置,长度从2-3inch不等。

pYYBAGQv2H6Ab3-EAAMcPVuodPs792.png

作为需要进行仿真的对象,我们肯定是需要知道该PCIE4.0链路的损耗标准。于是高速先生立马查阅了相关的PCIE协议标准,发现它对金手指链路的损耗定义如下,协议上说得很清楚,就是从主控芯片的die出发一直到载板上的PCIE金手指位置的损耗不超过8db@8GHz,也就是说这个8db是包括了封装基板上的走线链路和载板到金手指端的走线链路的和。

poYBAGQv2H-ALtDhAAEF1DwsoIc011.png

这个协议说的貌似很清楚,但是其实又不那么清楚,因为它并没有很明确的区别分封装基板上的走线和载板上走线的损耗分配,还好我们这个项目是封装基板和载板文件我们都能拿到,因此能做一个联合的仿真。

于是我们分别先看看封装基板的走线和载板的情况长度情况,我们打开封装基板后,选取一根最长的lane,然后去量下它的走线长度,不量不知道。一量吓一跳,那么短,才600mil多点。是的,这个长度对于习惯了做板级PCB的工程师看来,的确是非常非常的短。

pYYBAGQv2IGAPxYvAAVgNIIeNT8816.png

因此对比封装基板上的长度,载板上的走线长度差不多是基板长度的5倍,接近3000mil。

poYBAGQv2IKABXgdAALWd4V42c4806.png

通过基板和板级走线长度的对比。是不是就认为基板的走线损耗就是板级走线损耗的仅仅5分之一呢?

当然,其他所有条件相同的情况下,肯定就是啦。那么问题来了,哪怕基板和载板的板材用的是一样的情况下,他们的损耗就一定会是这个比例关系吗?当然不会,因为除了板材相同这个因素之外,还需要线宽和铜厚都相同才有可能。然而有做过封装基板的小伙伴们都知道,线宽怎么可能会相同呢?要是相同的话,封装基板那么可能比载板做得要更小,而且更薄呢?

那么封装基板上的走线到底能多细?我觉得只做过PCB工程师的朋友们估计想象不到,居然只有。。。20um!!!也就是不到0.8mil!

poYBAGQv2ISAWYxYAAPWvMbr6JY978.png

通过基板连接到载板上面的走线是多少呢?那就是我们常见熟知的线宽了,超过4mil。

poYBAGQv2IaAb_R-AAJpZdtbGzg338.png

那问题来了,线宽的差距到底能带来多大的损耗差距呢?我们分别在sigrity软件把封装基板和板级的叠层和线宽,铜厚,粗糙度参数一一设置,其中为了对比线宽带来的影响,我们把粗糙度,铜厚,板材都统一下,板材我们统一选择普通的FR4材料,其中基板上的叠层如下所示:

poYBAGQv2IaAK6kkAAHvfuW30EM578.png

然后按照封装基板长度为624mil和载板长度为2774mil的长度进行损耗计算,结果会吓你一跳!600多mil的基板走线损耗竟然超过了接近3000mil的载板走线损耗的一半。

pYYBAGQv2IeAUaILAAEFKb9gjFI932.png

这样看可能大家觉得还是载板的大啊,不是很直观,那我把载板同样去走和封装基板一样长的600多mil长度,然后两者损耗再对比下,你们就知道差距了!同样长度下,基板的走线损耗是载板的2.4倍!

poYBAGQv2IeARS0qAAEO-nyibwc983.png

而且上面的仿真对比验证已经是基于铜厚都设置相同的情况下了,一般来说,基板的铜厚也会比载板的0.5Oz要小,这样的话,这个差距还会进一步拉大哦!

通过上面这个简单的仿真,相信大家大概会知道封装基板和载板的损耗差异了吧,以后遇到封装和载板的协议损耗分配的时候,千万不要认为只是看芯片大小或者封装走线长度来定哦,。封装基板的损耗受到面积和厚度的限制,线宽必然很小,就单单是线宽这一点的差距可能达到2到3倍的损耗差异哦!所以小伙伴们,如果还是认为封装基板的损耗占比很小的话,这个观念一定要改过来哈!

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 仿真
    +关注

    关注

    53

    文章

    4409

    浏览量

    137677
  • 基板
    +关注

    关注

    2

    文章

    314

    浏览量

    23935
  • 走线
    +关注

    关注

    3

    文章

    120

    浏览量

    24559
  • PCB
    PCB
    +关注

    关注

    1

    文章

    2266

    浏览量

    13204
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    到底DDR线能不能参考电源层啊?

    ,一般来说,要去牺牲不那么高速的DDR模块线了。 没办法,谁叫你速率没有高速信号那么高,关键是你还要用那么多层去布线,所以只能牺牲DDR
    发表于 11-11 17:46

    【EMC技术案例】芯片下方电源线导致ESD测试Fail案例

    【EMC技术案例】芯片下方电源线导致ESD测试Fail案例
    的头像 发表于 10-20 17:02 451次阅读
    【EMC技术案例】<b class='flag-5'>芯片</b>下方电源<b class='flag-5'>走</b><b class='flag-5'>线</b>导致ESD测试Fail案例

    芯片封装之钼铜合金基板加工工艺优化与智凯中丝技术的应用

    中的封装环节(即后道工艺),具体应用于热管理模块,主要功能是为高功率芯片(如CPU、GPU、IGBT等)提供高效散热和热膨胀匹配 镀铜钼散热基板通过钼芯(低热膨胀系数5.1×10⁻⁶/K)匹配
    的头像 发表于 08-06 16:34 542次阅读
    <b class='flag-5'>芯片</b><b class='flag-5'>封装</b>之钼铜合金<b class='flag-5'>基板</b>加工工艺优化与智凯中<b class='flag-5'>走</b>丝技术的应用

    芯片半导体封装之钼铜合金基板加工难点及智凯中丝的应用方案

    中的封装环节(即后道工艺),具体应用于热管理模块,主要功能是为高功率芯片(如CPU、GPU、IGBT等)提供高效散热和热膨胀匹配 镀铜钼散热基板通过钼芯(低热膨胀系数5.1×10⁻⁶/K)匹配
    的头像 发表于 08-02 06:31 8530次阅读
    <b class='flag-5'>芯片</b>半导体<b class='flag-5'>封装</b>之钼铜合金<b class='flag-5'>基板</b>加工难点及智凯中<b class='flag-5'>走</b>丝的应用方案

    芯片封装失效的典型现象

    本文介绍了芯片封装失效的典型现象:金线偏移、芯片开裂、界面开裂、基板裂纹和再流焊缺陷。
    的头像 发表于 07-09 09:31 1342次阅读

    芯片封装中的打线键合介绍

    线键合就是将芯片上的电信号从芯片内部“引出来”的关键步骤。我们要用极细的金属线(多为金线、铝线或铜线)将
    的头像 发表于 06-03 18:25 1589次阅读

    机柜配线架的线方式

    机柜配线架的线方式是网络布线工程中的关键环节,直接影响机房管理效率、设备散热性能和后期维护便利性。合理的线设计需要兼顾功能性、美观性和可扩展性,以下从规划原则、
    的头像 发表于 04-28 10:44 1473次阅读
    机柜配线架的<b class='flag-5'>走</b><b class='flag-5'>线</b>方式

    PCB单层板LAYOUT,QFN封装的中间接地焊盘线出不来怎么办?

    PAD为悬空状态,不能和外部接地网络连接。现有的封装不能满足布局需求,就只能修改封装设计。下面介绍几种修改方案提供参考。1、芯片的4个边角的管脚进行切角,这样中间接地焊盘就可以从4个边角位置
    发表于 04-27 15:08

    PCB Layout中的三种线策略

    ,也几乎成为衡量布线好坏的标准之一,那么直角线究竟会对信号传输产生多大的影响呢?从原理上说,直角线会使传输
    发表于 03-13 11:35

    封装基板设计的详细步骤

    封装基板设计是集成电路封装工程中的核心步骤之一,涉及将芯片与外部电路连接的基板(substrate)设计工作。
    的头像 发表于 03-12 17:30 1695次阅读

    迎接玻璃基板时代:TGV技术引领下一代先进封装发展

    在AI高性能芯片需求的推动下,玻璃基板封装被寄予厚望。据Prismark统计,预计2026年全球IC封装基板行业规模将达到214亿美元,而随
    的头像 发表于 01-23 17:32 2285次阅读
    迎接玻璃<b class='flag-5'>基板</b>时代:TGV技术引领下一代先进<b class='flag-5'>封装</b>发展

    玻璃基板为何有望成为封装领域的新宠

      一、玻璃基板为何有望成为封装领域的新宠? 玻璃基板在先进封装领域备受关注,主要源于其相较于传统硅和有机物材料具有诸多显著优势。 从成本角度看,玻璃转接板的制作成本约为硅基转接板的
    的头像 发表于 01-21 11:43 1612次阅读

    一文解读玻璃基板与陶瓷基板、PCB基板的优缺点及适用领域

    在半导体封装和电子制造领域,基板材料的选择对于设备性能和应用效果至关重要。玻璃基板、柔性基板、陶瓷基板以及印刷电路板(PCB)
    的头像 发表于 01-02 13:44 6258次阅读
    一文解读玻璃<b class='flag-5'>基板</b>与陶瓷<b class='flag-5'>基板</b>、PCB<b class='flag-5'>基板</b>的优缺点及适用领域

    是否存在有关 PCB 线电感的经验法则?

    本文要点PCB线具有电感和电容,这两者共同决定了线的阻抗。有时,了解线的电感有助于估算因串
    的头像 发表于 12-13 16:54 3808次阅读
    是否存在有关 PCB <b class='flag-5'>走</b><b class='flag-5'>线</b>电感的经验法则?

    玻璃基板:半导体封装领域的“黑马”选手

    近年来,随着半导体行业的迅猛发展,对高性能、高密度的芯片封装技术需求日益增长。在这一背景下,玻璃基板作为一种新兴的封装材料,正逐渐崭露头角,被业界视为未来半导体
    的头像 发表于 12-11 12:54 2749次阅读
    玻璃<b class='flag-5'>基板</b>:半导体<b class='flag-5'>封装</b>领域的“黑马”选手