0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

5nm 112Gbps最新一代SerDes IP时钟设计详解

路科验证 来源:路科验证 作者:路科验证 2022-07-27 15:05 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

各种终端应用对更快数据速率的持续需求促使开发了最新一代的 SerDes 硬件,目前的速率已达到 112Gbps。例如,数据中心架构中的网络交换机开始利用这些新的 112Gbps 实施(51.2Tbps 和 512 个通道)提供 51T 的吞吐量。

112Gbps SerDes设计将根据应用情况在各种配置中被采用。下图展示了长距离(LR)、中距离(MR)、极短距离(VSR)和超短距离(XSR)拓扑,其中112G信令路径在每个拓扑中都突出显示。

b37fab3e-0d64-11ed-ba43-dac502259ad0.png

这些配置的插入损耗、每比特功率和误码率(BER)要求变化很大——SerDes设计满足所有这些使用情况的约束是相当大的。 然而,高速 SerDes IP 的设计还有另一个考虑因素——即需要在与这些标准相关的数据速率范围内支持多种通信协议。换句话说,网络架构师需要灵活地对交换机进行编程,以支持协议内的传统数据速率,并支持最新一代的系统。下图提供了通用高速 SerDes 支持的多种协议和数据速率的示例:

b3b85a92-0d64-11ed-ba43-dac502259ad0.png

因此,协议的每个通道都必须具有独立的速率可编程性和单独的速度设置。 在最近的 VLSI 技术和电路研讨会上,来自 Cadence Design Systems 高速 SerDes 设计团队的 Aida Varzaghani 对 Cadence 的 112Gbps 设计进行了详尽的描述,该设计最近采用 5nm 技术节点制造。本文将仅重点介绍 Aida 演示的一部分,以说明集成到SerDes IP的独特时钟设计,以获得最广泛的适用性。Cadence的 112G SerDes 的一般架构如下图所示:

b3dd2278-0d64-11ed-ba43-dac502259ad0.png

基本的宏设计是一组四通道的嵌入式全局时钟生成生单元。(可以将其他通道添加到宏中。)下图提供了一个独特的协议数据速率(和信号调制)示例,可以为共享全局时钟分布的各个通道进行编程。

b4038512-0d64-11ed-ba43-dac502259ad0.png

如下图所示,全局 PLL 将三个(单端)时钟分配给相邻的 Tx/Rx 通道。图中的表格说明了全局 PLL 内部压控振荡器 (VCO) 频率的示例,以及输出到通道的“全局分频器”的时钟。还显示了通道 PLL 的 VCO 频率和最终通道时钟频率。

b4200bd8-0d64-11ed-ba43-dac502259ad0.png

请注意,每个通道中都集成了一个 Tx PLL 和一个 Rx PLL。Tx 通道 PLL 合成目标频率(以 1/4 的数据速率,如稍后所述)。专用 Rx PLL 用于从输入的 SerDes 数据中恢复/跟踪时钟。通道 Tx/Rx PLL 的时钟输入电路如下图所示:

b43495d0-0d64-11ed-ba43-dac502259ad0.png

来自全局 PLL 分频器通道的三个输入时钟通过三个驱动器多路复用到通道 PLL,并具有可编程的三态使能。(一个缓冲器将时钟发送到下一个通道。)每个驱动器都由一个独特的LDO供电。这种配置降低了通道 PLL 时钟输入中电源噪声引起的抖动。Tx 和 Rx PLL 是相同的,如下所示:

b458cc0c-0d64-11ed-ba43-dac502259ad0.png

每个 PLL 中的 Ring VCO 提供四个与基频相移(正交)的时钟,它定义了数据速率传输的单位间隔,如下图所示:

b4860e1a-0d64-11ed-ba43-dac502259ad0.png

低数据速率是通过数字位填充实现的。Aida 还详细介绍了连续校正占空比和最小化(正交)时钟的到达偏差以减少输出抖动的方法。 Rx 时钟数据恢复功能由相位内插器支持,该内插器将 Rx 时钟相位调整到反馈分频器和输入相位频率检测器。内插器中的各个相位边沿是从振荡器内的相移信号中提取的,如上所示。5nm 工艺节点中的 IP 测试裸片和用于表征电路的环回测试配置如下所示:

b4af95d2-0d64-11ed-ba43-dac502259ad0.png

下图显示了环回测试的 Rx 特性——特别是不同数据速率下的每比特功率和 BER。

b4c18d0a-0d64-11ed-ba43-dac502259ad0.png

总结最新一代高速 SerDes IP 的设计需要提供最大的灵活性,能够支持不同的协议标准和广泛的数据速率。每通道可编程性是网络架构师的一个重要特性。 在最近的 VLSI 技术和电路研讨会上,Cadence SerDes 团队最近着重介绍了他们的 112G IP 宏方法,特别是独特的全局和 Tx/Rx 通道时钟架构,以支持这些不同的协议和数据速率要求。

审核编辑 :李倩

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 数据中心
    +关注

    关注

    16

    文章

    5519

    浏览量

    74652
  • SerDes
    +关注

    关注

    8

    文章

    229

    浏览量

    36564

原文标题:5nm 112Gbps 最新一代 SerDes IP 时钟设计详解

文章出处:【微信号:Rocker-IC,微信公众号:路科验证】欢迎添加关注!文章转载请注明出处。

收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    今日看点丨优必选获得2.5亿大单;象帝先新一代“伏羲”架构芯片完成流片验证

    安孚科技投资后,新品迭代加速,新一代伏羲架构GPU将采用5nm工艺,算力达160TFLOPS(FP32),并集成12GB HBM2显存。   今年4月中旬,作为象帝先的股东——安孚科技在互动平台上透露象帝先的最新进展时表示,象帝先研发的
    的头像 发表于 09-04 09:11 2144次阅读

    博世推出新一代支持CAN XL的控制器IP

    在汽车电气化、智能化、互联化浪潮奔涌向前的今天,高速、可靠的车载通信网络如同车辆的“神经网络”,其性能至关重要。作为车载通信技术的全球领导者,博世汽车电子事业部持续引领创新。我们荣幸地宣布,博世新一代
    的头像 发表于 08-22 17:31 1811次阅读
    博世推出<b class='flag-5'>新一代</b>支持CAN XL的控制器<b class='flag-5'>IP</b>

    智多晶SerDes 2.0 IP介绍

    为了满足用户对SerDes日益增涨和多样化的要求。智多晶SerDes IP推出了2.0版本的升级,本次升级相比1.0版本主要带来了以下的变化。
    的头像 发表于 08-16 15:32 990次阅读
    智多晶<b class='flag-5'>SerDes</b> 2.0 <b class='flag-5'>IP</b>介绍

    Cadence推出LPDDR6/5X 14.4Gbps内存IP系统解决方案

    楷登电子(美国 Cadence 公司,NASDAQ:CDNS)近日宣布业内首个 LPDDR6/5X 内存 IP 系统解决方案完成流片。该解决方案已经过优化,运行速率高达 14.4Gbps,比上
    的头像 发表于 07-17 17:17 1002次阅读
    Cadence推出LPDDR6/<b class='flag-5'>5</b>X 14.4<b class='flag-5'>Gbps</b>内存<b class='flag-5'>IP</b>系统解决方案

    新一代高效电机技术—PCB电机

    纯分享帖,点击下方附件免费获取完整资料~~~ *附件:新一代高效电机技术—PCB电机.pdf 内容有帮助可以关注、点赞、评论支持下,谢谢! 【免责声明】本文系网络转载,版权归原作者所有。本文所用视频、图片、文字如涉及作品版权问题,请第
    发表于 07-17 14:35

    芯动科技独家推出28nm/22nm LPDDR5/4 IP

    面对近来全球大厂陆续停产LPDDR4/4X以及DDR4内存颗粒所带来的巨大供应短缺,芯动科技凭借行业首屈指的内存接口开发能力,服务客户痛点,率先在全球多个主流28nm和22nm工艺节点上,系统布局
    的头像 发表于 07-08 14:41 1033次阅读

    智原推出最新SerDes IP持续布局联电22纳米IP解决方案

    最新SerDes IP符合高速传输需求,支持多种主流协议,并针对工业自动化、AIoT、5G调制解调器、光纤到户(FTTH)与先进网通等应用进行优化。 智原自2013年以来即持续提供稳健且高效能的
    的头像 发表于 06-25 15:22 519次阅读

    智原科技推出最新SerDes IP持续布局联电22纳米IP解决方案

    最新SerDes IP符合高速传输需求,支持多种主流协议,并针对工业自动化、AIoT、5G调制解调器、光纤到户(FTTH)与先进网通等应用进行优化。 智原自2013年以来即持续提供稳健且高效能的
    的头像 发表于 06-24 16:41 1381次阅读

    Cadence推出HBM4 12.8Gbps IP内存系统解决方案

    近日,Cadence(NASDAQ:CDNS)近日宣布推出业界速度最快的 HBM4 12.8Gbps 内存 IP 解决方案,以满足新一代 AI 训练和 HPC 硬件系统对 SoC 日益增长的内存带宽
    的头像 发表于 05-26 10:45 1191次阅读

    【高云GW5AT-LV60 开发套件试用体验】、硬件篇

    【高云GW5AT-LV60 开发套件试用体验】、硬件篇 高云的Arora Ⅴ系列的GW5AT-LV60 FPGA ,是高云半导体晨熙家族第5
    发表于 05-19 09:51

    Cadence UCIe IP在Samsung Foundry的5nm汽车工艺上实现流片成功

    我们很高兴能在此宣布,Cadence 基于 UCIe 标准封装 IP 已在 Samsung Foundry 的 5nm 汽车工艺上实现首次流片成功。这里程碑彰显了我们持续提供高性能车规级 I
    的头像 发表于 04-16 10:17 748次阅读
    Cadence UCIe <b class='flag-5'>IP</b>在Samsung Foundry的<b class='flag-5'>5nm</b>汽车工艺上实现流片成功

    聊聊高速PCB设计100Gbps信号的仿真

    今年开始其实我们已经围绕100G的高速信号仿真写了多篇文章啦,2025年高速先生第篇文章就是和这个相关:当DEEPSEEK被问到:如何优化112GBPS信号过孔阻抗?(陈雅给链接),文章里面也介绍
    发表于 03-17 14:03

    当DeepSeek被问到:如何优化112Gbps信号过孔阻抗?

    当高速先生问DeepSeek如何优化112Gbps信号过孔阻抗时,得到的答案是这样的……
    的头像 发表于 02-11 14:03 694次阅读
    当DeepSeek被问到:如何优化<b class='flag-5'>112Gbps</b>信号过孔阻抗?

    消息称台积电3nm5nm和CoWoS工艺涨价,即日起效!

    )计划从2025年1月起对3nm5nm先进制程和CoWoS封装工艺进行价格调整。 先进制程2025年喊涨,最高涨幅20% 其中,对3nm5nm等先进制程技术订单涨价,涨幅在3%到8
    的头像 发表于 01-03 10:35 1023次阅读

    Alpahwave Semi推出全球首个64Gbps UCIe D2D互联IP子系统

    Semi在高速互联技术领域的又次飞跃。 据Alpahwave Semi介绍,其第三64Gbps UCIe D2D IP子系统是在此前24Gbp
    的头像 发表于 12-25 14:49 1076次阅读