0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

5nm 112Gbps最新一代SerDes IP时钟设计详解

路科验证 来源:路科验证 作者:路科验证 2022-07-27 15:05 次阅读

各种终端应用对更快数据速率的持续需求促使开发了最新一代的 SerDes 硬件,目前的速率已达到 112Gbps。例如,数据中心架构中的网络交换机开始利用这些新的 112Gbps 实施(51.2Tbps 和 512 个通道)提供 51T 的吞吐量。

112Gbps SerDes设计将根据应用情况在各种配置中被采用。下图展示了长距离(LR)、中距离(MR)、极短距离(VSR)和超短距离(XSR)拓扑,其中112G信令路径在每个拓扑中都突出显示。

b37fab3e-0d64-11ed-ba43-dac502259ad0.png

这些配置的插入损耗、每比特功率和误码率(BER)要求变化很大——SerDes设计满足所有这些使用情况的约束是相当大的。 然而,高速 SerDes IP 的设计还有另一个考虑因素——即需要在与这些标准相关的数据速率范围内支持多种通信协议。换句话说,网络架构师需要灵活地对交换机进行编程,以支持协议内的传统数据速率,并支持最新一代的系统。下图提供了通用高速 SerDes 支持的多种协议和数据速率的示例:

b3b85a92-0d64-11ed-ba43-dac502259ad0.png

因此,协议的每个通道都必须具有独立的速率可编程性和单独的速度设置。 在最近的 VLSI 技术和电路研讨会上,来自 Cadence Design Systems 高速 SerDes 设计团队的 Aida Varzaghani 对 Cadence 的 112Gbps 设计进行了详尽的描述,该设计最近采用 5nm 技术节点制造。本文将仅重点介绍 Aida 演示的一部分,以说明集成到SerDes IP的独特时钟设计,以获得最广泛的适用性。Cadence的 112G SerDes 的一般架构如下图所示:

b3dd2278-0d64-11ed-ba43-dac502259ad0.png

基本的宏设计是一组四通道的嵌入式全局时钟生成生单元。(可以将其他通道添加到宏中。)下图提供了一个独特的协议数据速率(和信号调制)示例,可以为共享全局时钟分布的各个通道进行编程。

b4038512-0d64-11ed-ba43-dac502259ad0.png

如下图所示,全局 PLL 将三个(单端)时钟分配给相邻的 Tx/Rx 通道。图中的表格说明了全局 PLL 内部压控振荡器 (VCO) 频率的示例,以及输出到通道的“全局分频器”的时钟。还显示了通道 PLL 的 VCO 频率和最终通道时钟频率。

b4200bd8-0d64-11ed-ba43-dac502259ad0.png

请注意,每个通道中都集成了一个 Tx PLL 和一个 Rx PLL。Tx 通道 PLL 合成目标频率(以 1/4 的数据速率,如稍后所述)。专用 Rx PLL 用于从输入的 SerDes 数据中恢复/跟踪时钟。通道 Tx/Rx PLL 的时钟输入电路如下图所示:

b43495d0-0d64-11ed-ba43-dac502259ad0.png

来自全局 PLL 分频器通道的三个输入时钟通过三个驱动器多路复用到通道 PLL,并具有可编程的三态使能。(一个缓冲器将时钟发送到下一个通道。)每个驱动器都由一个独特的LDO供电。这种配置降低了通道 PLL 时钟输入中电源噪声引起的抖动。Tx 和 Rx PLL 是相同的,如下所示:

b458cc0c-0d64-11ed-ba43-dac502259ad0.png

每个 PLL 中的 Ring VCO 提供四个与基频相移(正交)的时钟,它定义了数据速率传输的单位间隔,如下图所示:

b4860e1a-0d64-11ed-ba43-dac502259ad0.png

低数据速率是通过数字位填充实现的。Aida 还详细介绍了连续校正占空比和最小化(正交)时钟的到达偏差以减少输出抖动的方法。 Rx 时钟数据恢复功能由相位内插器支持,该内插器将 Rx 时钟相位调整到反馈分频器和输入相位频率检测器。内插器中的各个相位边沿是从振荡器内的相移信号中提取的,如上所示。5nm 工艺节点中的 IP 测试裸片和用于表征电路的环回测试配置如下所示:

b4af95d2-0d64-11ed-ba43-dac502259ad0.png

下图显示了环回测试的 Rx 特性——特别是不同数据速率下的每比特功率和 BER。

b4c18d0a-0d64-11ed-ba43-dac502259ad0.png

总结最新一代高速 SerDes IP 的设计需要提供最大的灵活性,能够支持不同的协议标准和广泛的数据速率。每通道可编程性是网络架构师的一个重要特性。 在最近的 VLSI 技术和电路研讨会上,Cadence SerDes 团队最近着重介绍了他们的 112G IP 宏方法,特别是独特的全局和 Tx/Rx 通道时钟架构,以支持这些不同的协议和数据速率要求。

审核编辑 :李倩

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 数据中心
    +关注

    关注

    15

    文章

    4184

    浏览量

    69959
  • SerDes
    +关注

    关注

    6

    文章

    178

    浏览量

    34537

原文标题:5nm 112Gbps 最新一代 SerDes IP 时钟设计详解

文章出处:【微信号:Rocker-IC,微信公众号:路科验证】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    SERDES的作用 SerDes基础知识详解

    SERDES是英文SERializer(串行器)/DESerializer(解串器)的简称。
    的头像 发表于 01-04 09:04 1040次阅读
    <b class='flag-5'>SERDES</b>的作用 <b class='flag-5'>SerDes</b>基础知识<b class='flag-5'>详解</b>

    高速互联IP企业,晟联科完成超亿元B轮融资

    晟联科是以dsp为基础的高性能serdes ip及产品解决方案为主的高速网络ip企业。包括PAM4 56G/112Gbps SerDes、P
    的头像 发表于 11-14 09:44 491次阅读

    SerDes是怎么设计的?(一)

    的。在使用SerDes的过程中,设计者有太多的疑惑:为什么在传输的过程中没有时钟信号?什么是加重和均衡?抖动和误码是什么关系?各种抖动之间有什么关系?时钟怎么恢复?等等这些问题,如果设计者能够完全理解
    的头像 发表于 10-16 14:50 681次阅读
    <b class='flag-5'>SerDes</b>是怎么设计的?(一)

    Cadence扩大TSMC N3E制程IP产品组合,推出新一代224G-LR SerDes IP,助力超大规模SoC设计

    ●  112G-ELR SerDes 在 TSMC N3E 制程上的硅结果实现了最佳 PPA ●  多个 Cadence IP 测试芯片在 TSMC N3E 制程上成功流片,包括 PCIe 6.0 和 5.0
    的头像 发表于 09-26 10:10 357次阅读

    112Gbps GTM收发器的PCB通道设计指南

    电子发烧友网站提供《112Gbps GTM收发器的PCB通道设计指南.pdf》资料免费下载
    发表于 09-13 17:41 0次下载
    <b class='flag-5'>112Gbps</b> GTM收发器的PCB通道设计指南

    易飞扬推出OSFP/QSFP-DD两种封装的800G VR8/SR8、400G VR4/SR4光模块和有源光缆

    光缆。该产品系列搭载高性能的112Gbps VCSEL激光器和7nm DSP,电气主机接口为每通道112Gbps PAM4信号,支持CMIS 4.0版本协议。
    的头像 发表于 08-22 15:29 873次阅读

    Cadence发布面向TSMC 3nm 工艺的 112G-ELR SerDes IP 展示

    3nm 时代来临了!Cadence 在 2023 年 TSMC 北美技术研讨会期间发布了面向台积电 3nm 工艺(N3E)的 112G 超长距离(112G-ELR)
    的头像 发表于 07-10 09:26 440次阅读

    IP_数据表(I-3):16Gpbs SerDes for TSMC 28nm HPC+

    IP_数据表(I-3):16Gpbs SerDes for TSMC 28nm HPC+
    发表于 07-06 20:21 0次下载
    <b class='flag-5'>IP</b>_数据表(I-3):16Gpbs <b class='flag-5'>SerDes</b> for TSMC 28<b class='flag-5'>nm</b> HPC+

    IP_数据表(I-4):16Gpbs SerDes for TSMC 28nm HPC

    IP_数据表(I-4):16Gpbs SerDes for TSMC 28nm HPC
    发表于 07-06 20:17 0次下载
    <b class='flag-5'>IP</b>_数据表(I-4):16Gpbs <b class='flag-5'>SerDes</b> for TSMC 28<b class='flag-5'>nm</b> HPC

    IP_数据表(I-1):Combo Serdes PHY for TSMC 28nm HPM

    IP_数据表(I-1):Combo Serdes PHY for TSMC 28nm HPM
    发表于 07-06 20:17 0次下载
    <b class='flag-5'>IP</b>_数据表(I-1):Combo <b class='flag-5'>Serdes</b> PHY for TSMC 28<b class='flag-5'>nm</b> HPM

    IP_数据表(I-5):SerDes PHY for TSMC 28nm HPC+

    IP_数据表(I-5):SerDes PHY for TSMC 28nm HPC+
    发表于 07-06 20:11 0次下载
    <b class='flag-5'>IP</b>_数据表(I-5):<b class='flag-5'>SerDes</b> PHY for TSMC 28<b class='flag-5'>nm</b> HPC+

    XILINX FPGA IP之MMCM PLL DRP时钟动态重配详解

    上文XILINX FPGA IP之Clocking Wizard详解说到时钟IP的支持动态重配的,本节介绍通过DRP进行MMCM PLL的重新配置。
    发表于 06-12 18:24 6345次阅读
    XILINX FPGA <b class='flag-5'>IP</b>之MMCM PLL DRP<b class='flag-5'>时钟</b>动态重配<b class='flag-5'>详解</b>

    Cadence 发布面向 TSMC 3nm 工艺的 112G-ELR SerDes IP 展示

    3nm 时代来临了!Cadence 在 2023 年 TSMC 北美技术研讨会期间发布了面向台积电 3nm 工艺(N3E)的 112G 超长距离(112G-ELR)
    发表于 05-19 16:25 806次阅读
    Cadence 发布面向 TSMC 3<b class='flag-5'>nm</b> 工艺的 <b class='flag-5'>112</b>G-ELR <b class='flag-5'>SerDes</b> <b class='flag-5'>IP</b> 展示

    Cadence发布面向TSMC 3nm工艺的112G-ELR SerDes IP展示

    3nm 时代来临了!Cadence 在 2023 年 TSMC 北美技术研讨会期间发布了面向台积电 3nm 工艺(N3E)的 112G 超长距离(112G-ELR)
    的头像 发表于 05-19 15:23 701次阅读
    Cadence发布面向TSMC 3<b class='flag-5'>nm</b>工艺的<b class='flag-5'>112</b>G-ELR <b class='flag-5'>SerDes</b> <b class='flag-5'>IP</b>展示

    Cadence发布基于台积电N4P工艺的112G超长距离SerDes IP

    楷登电子(美国 Cadence 公司,NASDAQ:CDNS)今日发布基于台积电 N4P 工艺的 112G 超长距离(112G-ELR)SerDes IP,该
    的头像 发表于 04-28 10:07 985次阅读