0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

Cadence Integrity 3D-IC自动布线解决方案的优势

科技绿洲 来源:Cadence楷登 作者:Cadence楷登 2022-06-13 14:20 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

2.5D/3D-IC 目前常见的实现是基于中介层的 HBM-CPU/SOC 设计,Integrity 3D-IC 将以日和周为单位的手动绕线加速到秒级和分钟级,轻松满足性能、信号电源完整性与设计迭代的多重要求,为高带宽高数据吞吐量的机器学习、超算、高性能移动设备、端计算等应用提供最佳设计支持

在迈向先进制程的进程中,硬件功能的扩展不断地受到挑战,使得超大规模计算中心人工智能AI)设计对运算效能和数据传输的要求不断地提高。先进系统单晶片(SoC)在尺寸上已经到了光罩的极限,因此需要找到创新的解决方案来延续摩尔定律,并且降低功耗、提高效能。

在同一封装中将晶片做 3D 立体堆叠,和使用硅中介层的多小晶片系统 2.5D 封装,已经成为新的解决方案。当然,这两种方式也面临着各自的挑战。

如今,许多设计使用硅中介层连接多个晶粒来实现 2.5D 整合。中介层的物理实现涉及晶片之间的布线(如 HBM 和 ASIC 之间)或晶片和封装基板之间的布线。空间拥塞和有限布线层数带来极大挑战。此外,片间互连通常须要经过比片上互连更长的距离,因此它们必须尽可能直线连接,减少转折及跳层次数,并且必须满足信号完整性和长距离走线特殊的要求。

传统手动布线为应对上述挑战需耗费海量人工时间,而 Cadence Integrity 3D-IC 能以更高的完成质量大大加速这一流程:

Cadence Integrity 3D-IC

自动布线解决方案的优势

■ 极短的运行时间(以分钟为单位)

■ 近乎 100% 的屏蔽率

■ 均匀分布的线长

■ 尽量少的过孔数量

Integrity 3D-IC 平台

可以实现最佳自动布线

不同类型的产品对于 HBM 的数量和摆放位置有着不同的需求。无论 HBM 的摆放的位置如何,HBM 和 SoC 的连接都有如下共同的设计挑战。

设计挑战

总线布线 – HBM 设计是为了满足高带宽高数据吞吐量的要求,为了使得高位宽的各个位数据同步到达,HBM 和中央 SoC/CPU/ASIC 的数据必须以物理总线模式连接。

线长限制 – 晶粒间互联本来就很可能远长于晶粒内连线长度,所以要尽可能缩短布线长度。

同层绕线 – 为了提高更好的信号均一特性以及减少跳层,需要尽可能多在同层绕线。

灵活的信号线与屏蔽线配置 – 设计者有灵活配置信号线和屏蔽线的宽度以及间距甚至所用层的需求。

下图是一个比较常见的 2.5DIC HBM 和 SoC 平面布局图, SoC 居中布置,左右两边各放两个 HBM:

这些复杂的设计挑战使得后端工程师、封装工程师和系统设计工程师在使用传统工具进行中介层手动设计时不得不花费海量的时间和人力不断进行调整,而调整之后的结果也未必最佳,不得不进行大量的高时间成本和工具成本的设计迭代修正。一个典型的中介层设计常常需要数周之久。

为了解决传统工具手动设计中介层布线的痛点,Cadence 推出 Integrity 3D-IC 平台中介层全自动布线流程:

Integrity 3D-IC 可以方便的读入 Bump 摆放数据并以总线模式将来自不同晶片的 Bump 进行最佳布线连接。下图展示了针对中介层的 Integrity 3D-IC 设计流程,该流程已被广泛应用于各种 2.5D/3D-IC 设计流程中并已得到流片验证。

中介层全自动布线流程

o4YBAGC24DOAHECBAAAARmu_22A208.pngIntegrity 3D-IC 平台

提供简明直观的交互式用户界面

如前文所述,中介层设计中用户会根据实际产品对信号线和屏蔽线的宽度、间距、布线层提出各种各样复杂变化的定制化需求。

为此,Cadence Integrity 3D-IC 平台提供简明直观的交互式用户界面:

中介层自动布线的交互界面

o4YBAGC24DOAHECBAAAARmu_22A208.png用户只需键入 Bump 区域范围和布线参数工具就会自动抓取指定区域的 Bump,并根据指定的参数,对 Bump 自动分组,并选取优化的布线组合。

如果用户没有指定 Bump 区域,Integrity 3D-IC 会扫描整个芯片,把符合 HBM 形式的 Bump 全部抓取出来并自动分类。

信号线的宽度和间距可以通过设计规则指定,也可以由用户直接指定。屏蔽线的宽度和间距可由用户界面指定,也可以由 Integrity 3D-IC 根据屏蔽参数在信号线中间自动计算预留空间以确保屏蔽的有效和完全。

此外批处理布线模式允许用户生成脚本文件,以便保存和复现。Integrity 3D-IC 还可以根据布线的资源自动计算宽度和间距,在需要的时候还可以考虑 45 度连接。最终通过超级命令 Route Design-Bump 将所有 Bump 连接布线自动完成。

Integrity 3D-IC 平台

中介层自动布线实例

在主干(Trunk)部分,Integrity 3D-IC 严格地使用总线模式布线,并用同一层金属尽可能的延伸到 Bump 附近。为了减少过孔的使用,即使在 Bump 附近,Integrity 3D-IC 也是用同一层金属拐弯而不跳线,尽可能保证线上电阻电容的均一性。在 Trunk 部分,屏蔽率是 100%,在接近 Bump 的布线,短线部分缺省不加屏蔽。用户可以选择是否要把高层的短线和引脚一起都加上屏蔽。

Trunk 部分的屏蔽率是 100%

o4YBAGC24DOAHECBAAAARmu_22A208.pngBump 区域布线

o4YBAGC24DOAHECBAAAARmu_22A208.png两侧 Bump 区域有偏移

当用户使用多于 6 个 HBM 时,由于 SoC 尺寸小。HBM 的 Bump 无法和 SoC 的 Bump 完全对齐。如果采用 90 度的折线拐弯,既浪费布线资源,又会造成线长差异。Integrity 3D-IC 检测到这种情况会自动采用 45 度布线方式:

45 度折线局部细节

虽然我们强烈推荐用户使用全自动布线以实现分钟级的快速布线,Integrity 3D-IC 也提供强大友好的编辑复制功能。但在一组 Bump 布线完成后,用户可以对这组布线进行眼图仿真,当 SI/PI 都达到指标后,用户可以选中这一组的线和过孔,通过灵活的平移、翻转、旋转的动作把线和过孔复制到另一组 Bump 上,Integrity 3D-IC 会自动对目标 Bump 完成同样的布线连接。

Cadence Integrity 3D-IC 能将日趋复杂的 2.5D/3D 中介层布线速度提高上万倍(周➡分钟),从而大大加快设计的迭代速度,为复杂电子系统的设计者们提供了无限优化的可能!

审核编辑:彭静
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 3D
    3D
    +关注

    关注

    9

    文章

    2990

    浏览量

    113826
  • 数据传输
    +关注

    关注

    9

    文章

    2076

    浏览量

    67172
  • Cadence
    +关注

    关注

    68

    文章

    999

    浏览量

    146204
  • 人工智能
    +关注

    关注

    1813

    文章

    49734

    浏览量

    261511
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    AI重塑EDA,3D-IC成关键战场:Cadence的洞察与应变

    电子发烧友网报道(文/吴子鹏)当摩尔定律逼近物理极限,3D-IC成为延续算力指数级增长的新选择;当大模型发展一日千里,AI开始反向定义芯片设计与需求。两条技术曲线在同一时空交汇,EDA工具链的智能化
    的头像 发表于 11-27 08:51 6916次阅读

    iSUN3D即将推出单组分弹性树脂3D打印解决方案

    iSUN3D将在Formnext 2025发布单组分弹性树脂3D打印方案,覆盖设计到交付全流程,解决柔弹性制造成本与效率痛点,现场可体验高速打印与限量礼品。
    的头像 发表于 11-17 11:45 269次阅读
    iSUN<b class='flag-5'>3D</b>即将推出单组分弹性树脂<b class='flag-5'>3D</b>打印<b class='flag-5'>解决方案</b>!

    Cadence AI芯片与3D-IC设计流程支持台积公司N2和A16工艺技术

    上市周期,以满足 AI 和 HPC 客户的应用需求。Cadence 与台积公司在 AI 驱动的 EDA、3D-IC、IP 及光子学等领域展开了紧密合作,推出全球领先的半导体产品。
    的头像 发表于 10-13 13:37 1935次阅读

    Cadence3D-IC以及AI领域的创新实践

    当前,人工智能正以前所未有的深度重塑半导体产业链的核心环节,而作为芯片设计的“引擎”,EDA(电子设计自动化)领域正经历着从传统规则驱动向数据智能驱动的范式迁移。主流 EDA 厂商纷纷加大 AI
    的头像 发表于 09-09 11:52 3725次阅读
    <b class='flag-5'>Cadence</b>在<b class='flag-5'>3D-IC</b>以及AI领域的创新实践

    Cadence Integrity 3D-IC平台解决AI算力困局

    从日常生活中的语音助手和自动驾驶,到工业上的全自动工厂和 AI 辅助设计,人工智能技术正在为我们的世界带来革命性的变化。在人工智能的应用中,无论是文字、语音、还是视频,都需要被转化为一串串的基本的数据单元,以供 AI 处理器识别并进行运算处理。这些单元被称之为 token
    的头像 发表于 07-25 14:07 750次阅读

    Cadence推出LPDDR6/5X 14.4Gbps内存IP系统解决方案

    楷登电子(美国 Cadence 公司,NASDAQ:CDNS)近日宣布业内首个 LPDDR6/5X 内存 IP 系统解决方案完成流片。该解决方案已经过优化,运行速率高达 14.4Gbps,比上一代 LPDDR DRAM 快 50
    的头像 发表于 07-17 17:17 1002次阅读
    <b class='flag-5'>Cadence</b>推出LPDDR6/5X 14.4Gbps内存IP系统<b class='flag-5'>解决方案</b>

    Cadence推出HBM4 12.8Gbps IP内存系统解决方案

    需求。Cadence HBM4 解决方案符合 JEDEC 的内存规范 JESD270-4,与前一代 HBM3E IP 产品相比,内存带宽翻了一番。Cadence HBM4 PHY 和控
    的头像 发表于 05-26 10:45 1189次阅读

    Cadence携手台积公司,推出经过其A16和N2P工艺技术认证的设计解决方案,推动 AI 和 3D-IC芯片设计发展

    :CDNS)近日宣布进一步深化与台积公司的长期合作,利用经过认证的设计流程、经过硅验证的 IP 和持续的技术协作,加速 3D-IC 和先进节点技术的芯片开发进程。作为台积公司 N2P、N5 和 N3 工艺节点
    的头像 发表于 05-23 16:40 1659次阅读

    Cadence推出DDR5 12.8Gbps MRDIMM Gen2内存IP系统解决方案

    楷登电子(美国 Cadence 公司,NASDAQ:CDNS)近日宣布率先推出基于台积公司 N3 工艺的 DDR5 12.8Gbps MRDIMM Gen2 内存 IP 解决方案。该新解决方案
    的头像 发表于 05-09 16:37 829次阅读

    基于TSV的3D-IC关键集成技术

    3D-IC通过采用TSV(Through-Silicon Via,硅通孔)技术,实现了不同层芯片之间的垂直互连。这种设计显著提升了系统集成度,同时有效地缩短了互连线的长度。这样的改进不仅降低了信号传输的延时,还减少了功耗,从而全面提升了系统的整体性能。
    的头像 发表于 02-21 15:57 2265次阅读
    基于TSV的<b class='flag-5'>3D-IC</b>关键集成技术

    Cadence宣布收购Secure-IC

    的嵌入式安全 IP 产品组合、安全解决方案、安全评估工具及服务与 Cadence 高度互补,可补足 Cadence 快速扩张的尖端、经过流片验证的 IP 产品组合,包括接口、内存、AI/ML 和 DSP
    的头像 发表于 01-24 09:18 1293次阅读

    Cadence收购Secure-IC强化嵌入式安全布局

    近日,全球领先的电子设计自动化(EDA)解决方案提供商Cadence宣布,已成功达成最终协议,将收购嵌入式安全IP平台领域的佼佼者Secure-IC
    的头像 发表于 01-23 16:27 900次阅读

    加特兰集成Cadence DSP,升级汽车成像雷达解决方案

    加特兰的雷达解决方案中。 此次合作的核心目标,是共同提升汽车成像雷达系统的性能和效率。随着汽车行业的快速发展,对雷达系统的要求也在不断提高。Cadence Tensilica ConnX 220
    的头像 发表于 01-10 14:14 1030次阅读

    加特兰与Cadence合作开发下一代汽车成像雷达解决方案

    220 DSP 集成至其先进的雷达解决方案中。此次合作旨在提高汽车成像雷达系统的性能和效率,为快速发展的汽车行业注入创新动力。
    的头像 发表于 01-07 11:15 947次阅读

    解决方案 3D 视觉机器人赋能汽车制造新征程

    随着智能化技术的不断发展,汽车制造企业正积极寻求提升智能化水平的途径。富唯智能的3D视觉引导机器人抓取技术为汽车制造企业提供了一种高效、智能的自动化解决方案
    的头像 发表于 12-25 15:00 699次阅读
    <b class='flag-5'>解决方案</b> <b class='flag-5'>3D</b> 视觉机器人赋能汽车制造新征程