0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

绝缘体上硅(SOI)驱动芯片技术优势及产品系列

微云疏影 来源:英飞凌工业半导体 作者:英飞凌工业半导体 2022-04-13 15:55 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

在之前的技术文章中,介绍了驱动芯片的概览和PN结隔离(JI)技术,本文会继续介绍英飞凌的绝缘体上硅(SOI)驱动芯片技术。

高压栅极驱动IC的技术经过长期的发展,走向了绝缘体上硅(silicon-on-insulator,简称SOI),SOI指在硅的绝缘衬底上再形成一层薄的单晶硅,相对于传统的导电型的硅衬底,它有三层结构,第一层是厚的硅衬底层,用于提供机械支撑,第二层是薄的二氧化硅层,二氧化硅是一种绝缘体,从而形成一层绝缘结构,第三层是薄的单晶硅顶层,在这一层进行电路的刻蚀,形成驱动IC的工作层。

20220401140533586.gif

图1。绝缘体上硅SOI(左图)与传统体硅(Bulk CMOS)(右图)结构的比较

SOI在1964年由C.W. Miller和P.H. Robinson提出,经过几十年的发展,逐渐成熟。英飞凌采用了SOI的独特设计的栅极驱动IC,从设计上带来了诸多优势。其中,最大的优势在于,SOI的二氧化硅的绝缘层,能够彻底消除体硅(Bulk CMOS)结构中衬底中的寄生PN结,从而消除了闭锁效应,提高了驱动芯片耐受负压的能力。

20220401140533758.gif

图2.传统体硅(Bulk CMOS)(左图)与绝缘体上硅SOI(右图)寄生PN结的比较

从栅极驱动IC的设计结构上,如图3所示,可以清楚的看到相关电路的影响,在体硅(Bulk CMOS)的设计中,对于高边电路,衬底连接COM电位,MOS的源极SOURCE连接VS电位,因为衬底与VS之间存在一个寄生二极管,从而在某些工况下,当COM的电位高于VS的电位时,寄生二极管会导通,产生无法控制的电流,从而对电路的可靠性产生影响。在绝缘体上硅SOI的驱动IC中,因为二氧化硅绝缘层的存在,消除了连接COM和VS的寄生二极管,从而极大提升了驱动IC的可靠性。

20220401140533556.gif

图3.传统体硅(Bulk CMOS)(左图)与绝缘体上硅SOI(右图)寄生PN结对设计的影响

驱动芯片的耐受负压(VS的电压低于COM)的能力,对于电机驱动应用,或者桥式电路带感性负载的应用情况,都非常重要。如图4所示,当上管Q2关闭的时候,负载电流切换到下管D1,此时电流从负母线流向负载。考虑动态的情况,在D1上的电流逐步建立的过程中,在VS~COM之间,会产生由Ls1和Ld1的感生电压,以及Q1的二极管的导通电压,总的电压等于这三个电压的叠加,方向上电压在COM为正,VS为负。因为这类应用中,负压现象不可避免,所以驱动IC耐受这个负压的能力越高越好,图4的右图可以看出,英飞凌的SOI驱动IC,抗负压的能力可以达到-100V/300ns或者-60V/1000ns,这种抗负压的能力远远大于JI设计的驱动IC。

20220401140533635.gif

图4.桥式电路中负压的产生,及英飞凌的SOI驱动的负压耐受工作区

另外,SOI的结构中,因为寄生PN结的消失,器件的寄生效应减小,器件的开关损耗也可极大的降低,并且由于漏电流的减小,静态功耗也可以得到降低,从而使得采用SOI设计的驱动IC,工作频率能够更高,整体损耗更小。图5对比了300kHz的开关频率下,2ED2106(SOI设计)与IR2106(Bulk CMOS设计)的温升对比,可以看到,2ED2106的最高温度只有66°C,而IR2106的温度高达122°C。

20220401140534116.gif

图5.绝缘体上硅SOI与传统体硅(Bulk CMOS)的驱动IC的温升比较

再次,SOI因为存在良好的介质隔离,更方便进行集成。英飞凌的SOI的驱动IC集成了自举二极管,从而能够节省掉以前需要外加的高压自举二极管,从而节省系统成本。

202204011405341.gif

图6.绝缘体上硅SOI集成自举二极管示意图

综上所述,绝缘体上硅SOI是栅极驱动器的一次技术飞跃,具有负压耐受能力强、损耗低、集成自举二极管等一系列的优异特性。

英飞凌已经推出了大量的绝缘体上硅SOI的驱动IC,电压覆盖200V至1200V,结构有高低边驱动、半桥及三相桥。

20220401140534307.gif

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 英飞凌
    +关注

    关注

    68

    文章

    2444

    浏览量

    142311
  • PN结
    +关注

    关注

    8

    文章

    494

    浏览量

    51243
  • 绝缘体
    +关注

    关注

    1

    文章

    50

    浏览量

    5428
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    广州唯创WT2003H录音芯片-高精度ADC/DAC+64mA驱动MP3音频芯片

    一、产品概述:WT2003H系列MP3录音芯片技术优势1.1芯片定位与市场价值广州唯创电子作为国内领先的语音IC厂家,推出的WT2003H
    的头像 发表于 10-16 09:03 239次阅读
    广州唯创WT2003H录音<b class='flag-5'>芯片</b>-高精度ADC/DAC+64mA<b class='flag-5'>驱动</b>MP3音频<b class='flag-5'>芯片</b>

    第十届上海 FD-SOI 论坛:探寻在边缘AI的优势与商机

    半导体领域的顶尖专家、企业高管及学术代表,围绕 FD-SOI (全耗尽绝缘体)工艺的技术优势、发展趋势、设计实现等核心议题展开深入探讨,
    的头像 发表于 09-25 14:11 7504次阅读
    第十届上海 FD-<b class='flag-5'>SOI</b> 论坛:探寻在边缘AI的<b class='flag-5'>优势</b>与商机

    一文详解SOI异质结衬底

    SOI(silicon-on-insulator,绝缘衬底技术的核心设计,是在顶层
    的头像 发表于 09-22 16:17 5733次阅读
    一文详解<b class='flag-5'>SOI</b>异质结衬底

    一文详解BSIM-SOI模型

    随着半导体工艺进入纳米尺度,传统(Bulk CMOS)技术面临寄生电容大、闩锁效应等瓶颈。SOI技术凭借埋氧层(BOX)的物理隔离
    的头像 发表于 09-22 10:41 1419次阅读
    一文详解BSIM-<b class='flag-5'>SOI</b>模型

    君耀压敏电阻14H系列有哪些技术优势

    的状态,从而保护电路中的敏感器件。那么,君耀压敏电阻14H系列有哪些技术优势呢?作为君耀授权代理商,南山电子(NSCN)认为君耀压敏电阻14H系列具有以下技术优势
    的头像 发表于 09-10 17:04 848次阅读
    君耀压敏电阻14H<b class='flag-5'>系列</b>有哪些<b class='flag-5'>技术优势</b>?

    高压放大器:弹性拓扑绝缘体弹性波技术研究的关键技术应用

    边界态出现在(d-2)维的边界。这意味着在一个二维的二阶拓扑绝缘体中,无能隙的边缘态将出现在一维的边界(如边缘或角落)。这种材料具有独特的电子结构和拓扑性质,使得其在量子计算、量子通信和自旋电子学等领域具有潜在的
    的头像 发表于 08-12 11:12 537次阅读
    高压放大器:弹性拓扑<b class='flag-5'>绝缘体</b>弹性波<b class='flag-5'>技术</b>研究的关键<b class='flag-5'>技术</b>应用

    一文详解绝缘体技术

    绝缘体SOI技术作为基集成电路领域的重要分支,其核心特征在于通过埋氧层(BOX)实现有
    的头像 发表于 07-28 15:27 1773次阅读
    一文详解<b class='flag-5'>绝缘体</b><b class='flag-5'>上</b><b class='flag-5'>硅</b><b class='flag-5'>技术</b>

    数字功放的崛起;技术优势产品对比解析

    数字功放的崛起;技术优势产品对比解析
    的头像 发表于 07-18 17:59 786次阅读
    数字功放的崛起;<b class='flag-5'>技术优势</b>与<b class='flag-5'>产品</b>对比解析

    FinFET和SOI FinFET的差异

    三维立体结构成为行业主流。然而在FinFET阵营内部,一场关于“地基材料”的技术路线竞争悄然展开——这便是Bulk Silicon() 与SOI(
    的头像 发表于 06-25 16:49 1686次阅读
    <b class='flag-5'>体</b><b class='flag-5'>硅</b>FinFET和<b class='flag-5'>SOI</b> FinFET的差异

    Analog Devices Inc. EVAL-ADRF5714 评估板数据手册

    Analog Devices Inc. EVAL-ADRF5714评估板用于评估ADRF5714 1位数字衰减器,该衰减具有16dB的衰减控制范围,采用绝缘体 (SOI) 工艺制
    的头像 发表于 06-10 09:18 643次阅读
    Analog Devices Inc. EVAL-ADRF5714 评估板数据手册

    新品 | EiceDRIVER™ 650 V +/- 4 A高压侧栅极驱动器 1ED21x7 系列

    性价比的解决方案。1ED21x7x是高电压、大电流的高速栅极驱动器,可用于Si/SiCMOSFET和IGBT开关。设计采用英飞凌的绝缘体SOI
    的头像 发表于 05-21 17:07 552次阅读
    新品 | EiceDRIVER™ 650 V +/- 4 A高压侧栅极<b class='flag-5'>驱动</b>器 1ED21x7 <b class='flag-5'>系列</b>

    ADMV4928 37.0 GHz至43.5 GHz发射/接收双极化波束形成器技术手册

    ADMV4928是一款绝缘体(SOI)、37.0 GHz至43.5 GHz、mmW 5G波束形成器。RF集成电路(RFIC)高度集成,包含16个独立的发射和接收通道。ADMV492
    的头像 发表于 04-08 17:41 880次阅读
    ADMV4928 37.0 GHz至43.5 GHz发射/接收双极化波束形成器<b class='flag-5'>技术</b>手册

    新品 | EiceDRIVER™ 650V+/-4A高压侧栅极驱动器1ED21x7系列

    性价比的解决方案。1ED21x7x是高电压、大电流和高速栅极驱动器,可用于Si/SiC功率MOSFET和IGBT开关,设计采用英飞凌的绝缘体S
    的头像 发表于 03-18 17:04 820次阅读
    新品 | EiceDRIVER™ 650V+/-4A高压侧栅极<b class='flag-5'>驱动</b>器1ED21x7<b class='flag-5'>系列</b>

    集成电路技术优势与挑战

    作为半导体材料在集成电路应用中的核心地位无可争议,然而,随着科技的进步和器件特征尺寸的不断缩小,集成电路技术正面临着一系列挑战,本文分述如下:1.
    的头像 发表于 03-03 09:21 1208次阅读
    <b class='flag-5'>硅</b>集成电路<b class='flag-5'>技术</b>的<b class='flag-5'>优势</b>与挑战

    锗材料、退火片和绝缘体(SOI)的介绍

    本文介绍锗材料、退火片和绝缘体SOI
    的头像 发表于 12-24 09:44 2564次阅读
    <b class='flag-5'>硅</b>锗材料、<b class='flag-5'>硅</b>退火片和<b class='flag-5'>绝缘体</b><b class='flag-5'>上</b><b class='flag-5'>硅</b>(<b class='flag-5'>SOI</b>)的介绍