0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

简述锁相环技术

FPGA之家 来源:FPGA之家 作者:FPGA之家 2021-04-27 15:17 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

1 锁相环的基本概念

锁相环(Phase Locked Loop,PLL)是一个闭环负反馈相位控制系统,至少包含3个基本单元电路:

鉴相器(Phase Detector,PD);

环路滤波器(Loop Filter,LF);

压控振荡器(Voltage ControlledOscillator,VCO)。

ddc529c6-a67e-11eb-aece-12bb97331649.png

锁相环框图

2 锁相环的基本单元电路

加入分频器的锁相环由鉴相器(Phase Detector,PD)、环路低通滤波器(Loop Filter,LF)、压控振荡器(Voltage Controlled Oscillator,VCO)和分频器(Frequency Divider)组成。输入信号的相位和频率分别为θi(t)和ωi(t),单位分别为rad和rad/s;输出信号的相位和频率分别为θo(t)和ωo(t),单位分别为rad和rad/s。

dde00e4e-a67e-11eb-aece-12bb97331649.jpg

锁相环框图

鉴相器将输入周期信号的相位与压控振荡器输出信号的相位进行比较,得到相位差θc,PD将θc转换为误差电压信号ud(t)输出。误差电压通过环路滤波器进行滤波,滤除交流成分,滤波的过程即为对误差电压信号ud(t)求平均值的过程,输出直流控制电压uc(t)。uc(t)控制压控振荡器的输出频率,以减小输入信号与压控振荡器输出信号之间的相位误差。

理想情况下,压控振荡器输出信号的频率和相位等于输入参考信号的频率和相位,称环路处于锁定状态(同步状态、跟踪状态)。实际情况下,相差不为零,会存在一个很小且恒定的相位误差。

3 电荷泵锁相环

电荷泵锁相环由鉴频鉴相器(Phase FrequencyDetector,PFD)、电荷泵(Charge Pump,CP)、环路低通滤波器(Loop Filter,LF)、压控振荡器(Voltage Controlled Oscillator,VCO)组成。

ddf90fac-a67e-11eb-aece-12bb97331649.jpg

鉴频鉴相器与电荷泵、一阶RC无源环路滤波器的组合原理图如下图。PFD具有UP和DN两个输出端,输出差分信号。UP和DN输出端与电荷泵相连,控制电荷泵的电流开关。UP有效时,UP开关向环路滤波器提供泵电流Ip,当DN有效时,DN开关从环路滤波器吸收泵电流Ip。理想PFD具有第三态,即两个开关都断开,滤波器的输入端浮空。

de056360-a67e-11eb-aece-12bb97331649.png

4 直接数字频率合成器

DDS 的基本原理框图如下所示,主要包括频率预置电路、相位累加器、储存波形数据的 ROM数模转换器及低通滤波器。其中 K 为频率控制字,N 为相位累加数的位数,fclk 为输出时钟频率,fo为输出波形的频率。

de1a4816-a67e-11eb-aece-12bb97331649.jpg

相位累加器的 DDS 的核心,由 N 位加法器和N 位相位寄存器组成。在时钟脉冲 fclk 的控制下,加法器将频率寄存器中的频率控制字K 与相位寄存器输出的上一次累加的相位结果相加,以得到本次累加的结果,该结果存入相位寄存器。相位寄存器一方面将该结果反馈到加法器的输入端,在下一时钟脉冲的作用下,加法器继续与频率控制字相加;另一方面又将该累加值作为相位地址对波形 ROM 存储表进行寻址,输出的数据经DA转换器和低通滤波器后得到模拟波形。
编辑:lyn

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 锁相环
    +关注

    关注

    36

    文章

    633

    浏览量

    90825
  • 压控振荡器
    +关注

    关注

    10

    文章

    174

    浏览量

    30369
  • 鉴相器
    +关注

    关注

    1

    文章

    62

    浏览量

    23803
  • 环路滤波器
    +关注

    关注

    3

    文章

    38

    浏览量

    13407

原文标题:锁相技术

文章出处:【微信号:zhuyandz,微信公众号:FPGA之家】欢迎添加关注!文章转载请注明出处。

收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    ‌CDCVF2510 3.3V锁相环时钟驱动器技术文档总结

    该CDCVF2510是一款高性能、低偏斜、低抖动、锁相环 (PLL) 时钟驱动器。它使用锁相环 (PLL) 将反馈 (FBOUT) 输出与时钟 (CLK) 输入信号在频率和相位上精确对齐。它专为
    的头像 发表于 10-08 10:00 597次阅读
    ‌CDCVF2510 3.3V<b class='flag-5'>锁相环</b>时钟驱动器<b class='flag-5'>技术</b>文档总结

    ‌CDC2536 锁相环时钟驱动器技术文档总结‌

    CDC2536是一款高性能、低偏斜、低抖动的时钟驱动器。它使用锁相环 (PLL) 将时钟输出信号在频率和相位上精确对齐到时钟输入 (CLKIN) 信号。它专门设计用于同步 DRAM 和流行的微处理器
    的头像 发表于 09-24 14:10 568次阅读
    ‌CDC2536 <b class='flag-5'>锁相环</b>时钟驱动器<b class='flag-5'>技术</b>文档总结‌

    ‌CDCVF25081 3.3-V 锁相环时钟驱动器技术文档总结

    CDCVF25081是一款高性能、低偏斜、低抖动、锁相环时钟驱动器。它使用 PLL 将输出时钟在频率和相位上精确对齐输入时钟信号。输出分为 2 个组,总共 8 个缓冲 CLKIN 输出。当不存在 CLKIN 信号时,该器件会自动将输出置于低电平状态(掉电模式)。
    的头像 发表于 09-22 15:39 629次阅读
    ‌CDCVF25081 3.3-V <b class='flag-5'>锁相环</b>时钟驱动器<b class='flag-5'>技术</b>文档总结

    ‌CDCVF2510A 3.3V锁相环时钟驱动器技术文档总结

    该CDCVF2510A是一款高性能、低偏斜、低抖动、锁相环 (PLL) 时钟驱动器。该CDCVF2510A使用锁相环 (PLL) 将反馈 (FBOUT) 输出在频率和相位上精确对齐到时钟 (CLK
    的头像 发表于 09-22 09:21 306次阅读
    ‌CDCVF2510A 3.3V<b class='flag-5'>锁相环</b>时钟驱动器<b class='flag-5'>技术</b>文档总结

    ‌TLC2932A 高性能锁相环芯片技术文档摘要

    该TLC2932A专为锁相环(PLL)系统而设计,由压控振荡器(VCO)和边沿触发型相位频率检测器(PFD)组成。VCO的振荡频率范围由外部偏置电阻(R ~偏见~ ).VCO在输出级有一个1/2
    的头像 发表于 09-19 15:09 629次阅读
    ‌TLC2932A 高性能<b class='flag-5'>锁相环</b>芯片<b class='flag-5'>技术</b>文档摘要

    基于锁相环的无轴承同步磁阻电机无速度传感器检测技术

    使用场合。为实现无轴承同步磁阻电机高速超高速、低成本、实用化运行,提出了一种基于锁相环法的无速度传感自检测技术。通过应用锁相环原理,设计出无轴承同步磁阻电机无速度传感器,并基于 Matlab
    发表于 07-29 16:22

    高压放大器在锁相环稳定重复频率研究中的应用

    实验名称: 锁相环稳定重复频率的系统分析 实验内容: 针对重复频率的漂移,引入两套锁相环系统反馈控制两个激光器的重复频率,将其锁定在同一个稳定的时钟源上。本章主要阐述了经典锁相环的原理,稳定重复
    的头像 发表于 06-06 18:36 512次阅读
    高压放大器在<b class='flag-5'>锁相环</b>稳定重复频率研究中的应用

    锁相环(PLL)电路设计与应用(全9章)

    内容介绍本文档主要介绍锁相环(PLL)电路的设计与应用,内容包括PLL工作原理与电路构成、PLL电路的传输特性、PLL电路中环路滤波器的设计方法、PLL电路的测试与评价方法、PLL特性改善技术
    发表于 04-18 15:34

    锁相环是什么意思

    锁相环(Phase-Locked Loop,简称PLL)是一种广泛应用于电子系统中的反馈控制系统,主要用于频率合成和相位同步。本文将从锁相环的工作原理、基本组成、应用案例以及设计考虑等方面进行详细阐述,以帮助读者全面理解这一重要技术
    的头像 发表于 02-03 17:48 2155次阅读

    AN-1420:利用数字锁相环(DPLL)实现相位增建和无中断切换

    电子发烧友网站提供《AN-1420:利用数字锁相环(DPLL)实现相位增建和无中断切换.pdf》资料免费下载
    发表于 01-13 14:07 0次下载
    AN-1420:利用数字<b class='flag-5'>锁相环</b>(DPLL)实现相位增建和无中断切换

    可编程晶振的锁相环原理

    (Phase-LockedLoop,PLL)技术在可编程晶振中扮演着关键角色,以下是对可编程晶振中锁相环技术的详细讲解:一、锁相环技术的基本
    的头像 发表于 01-08 17:39 982次阅读
    可编程晶振的<b class='flag-5'>锁相环</b>原理

    基于锁相环法的载波提取方案

    电子发烧友网站提供《基于锁相环法的载波提取方案.pdf》资料免费下载
    发表于 01-07 14:41 2次下载

    可编程晶振的关键技术——锁相环原理讲解

    扬兴科技的可编程晶振利用锁相环技术,实现了核心参数的随意编程定制。这意味着客户可以根据具体需求,在1MHz~2100MHz的宽频率范围内(精确至小数点后六位)选择任意频点进行定制。
    的头像 发表于 12-30 14:33 1053次阅读
    可编程晶振的关键<b class='flag-5'>技术</b>——<b class='flag-5'>锁相环</b>原理讲解

    TMS320C6000 DSP软件可编程锁相环控制器指南

    电子发烧友网站提供《TMS320C6000 DSP软件可编程锁相环控制器指南.pdf》资料免费下载
    发表于 12-24 16:54 0次下载
    TMS320C6000 DSP软件可编程<b class='flag-5'>锁相环</b>控制器指南

    基于滑模观测器和锁相环的无轴承感应电机无速度传感器控制

    电子发烧友网站提供《基于滑模观测器和锁相环的无轴承感应电机无速度传感器控制.pdf》资料免费下载
    发表于 12-19 14:04 0次下载