0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

关于高速PCB设计的5个修改建议

PCB线路板打样 来源:电子玩家 作者:电子玩家 2020-12-07 11:49 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

高速PCB设计完成后,一般都要经过评审才会发出去做板。硬件组在评审的过程中,一般都会在各个方面给出修改的建议,比如EMC,贴片,信号完整性等方面。下面汇总一些以前PCB评审时,硬件组给出的一些修改建议。

1.多层板在设计时至少都会有一个地层,一个完整的地平面,但是在顶层和底层由于要摆放元器件,走线,地平面可能会被瓜分得零零碎碎的,有的呈现的是浮铜,有的呈现的是一条长条状的铜箔。如果长条状的地平面,端部又没有过孔回到地层,这种情况在高速电路板上就会等效成一条天线,产生天线效应,造成严重的EMC问题。所以顶层和底层的地平面在设计高速PCB需要做合理的处理和优化。这些情况如下图所示。

2.优化电源平面,能加宽的平面尽量加宽,有的电源平面虽然看起来很宽了,但是有可能中间打了几个孔,把大部分的铜箔阻断了,宽度实际上是变小了,宽度变小的地方阻抗可能就变大,电源纹波可能会增大。加宽电源平面还有一个好处,它和地平面的板级滤波效果会变好。这是从电源完整性方面去优化PCB。

3.有些走线需要做好包地,比如时钟线,这些线要做好包地设计,如果不包地设计,与其相邻的走线就有可能会发生串扰现象,如果数字信号的线,那么就会发现数据通信错误的问题。因为高速电路的时钟信号的上升时间和下降时间很快,与其相邻的线就会被感应出正脉冲或者是负脉冲,对数字信号来说,就是1或0,从而导致通信错误。

4.有些元器件或者是走线离板边很近,会有问题。因为离得太近板边,PCB的制作工艺可能会损坏焊盘或者走线。

5.有些线可以从美观的角度优化一下。

编辑:hfy

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 元器件
    +关注

    关注

    113

    文章

    5048

    浏览量

    100340
  • PCB设计
    +关注

    关注

    396

    文章

    4939

    浏览量

    95780
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    EMC PCB设计总结

    EMC PCB设计总结
    发表于 03-23 14:52 13次下载

    高速PCB谐振威力,不容小觑

    损在窄频带内的跌落。 问题来了: 平面谐振腔是如何影响信号的? 关于一博: 一博科技成立于2003年3月,深圳创业板上市公司,专注于高速PCB设计、SI/PI仿真分析等技术服务,并为研发样机及批量生产
    发表于 02-03 14:36

    PCB设计与打样的6大核心区别,看完少走3月弯路!

    )是电子产品开发中两紧密相关但目的和流程不同的环节,主要区别体现在目标、流程、侧重点、成本与时间等方面,具体如下:   PCB设计和打样之间的区别 1. 目标不同 PCB设计: 核心目标是将电路
    的头像 发表于 11-26 09:17 748次阅读
    <b class='flag-5'>PCB设计</b>与打样的6大核心区别,看完少走3<b class='flag-5'>个</b>月弯路!

    从入门到精通:PCB设计必须遵守的5大核心原则

    一站式PCBA加工厂家今天为大家讲讲PCB设计需要遵守的原则有哪些?PCB设计必须遵守的原则。在PCB设计中,为确保电路性能、可靠性和可制造性,需严格遵守以下核心原则:   PCB设计
    的头像 发表于 11-13 09:21 1224次阅读

    高速PCB设计EMI避坑指南:5实战技巧

    高速电路PCB设计EMI方法与技巧 一、信号走线规则 屏蔽规则: 关键高速信号线(如时钟线)需进行屏蔽处理,可在信号线周围设置接地的屏蔽层,或将高速线布置在内部信号层,上下层铺铜接
    的头像 发表于 11-10 09:25 797次阅读
    <b class='flag-5'>高速</b><b class='flag-5'>PCB设计</b>EMI避坑指南:<b class='flag-5'>5</b><b class='flag-5'>个</b>实战技巧

    【「高速数字设计(基础篇)」阅读体验】 + 书籍评测第一篇

    者系统深刻地学习与理解高速数字设计有着非常实用的价值! 最后,本人主要是做PCB设计方面的工作,收到本书后,优先阅读了关于高速PCB设计
    发表于 11-09 10:31

    大功率PCB设计 (一):电压需求与隔离

    “  本系列将从电压需求与隔离、电流需求与分配、功率需求与热管理三章节来介绍大功率 PCB 设计。建议提前安装 Saturn PCB Toolkit,用于查找资料信息。  ”   在
    的头像 发表于 11-04 11:18 8001次阅读
    大功率<b class='flag-5'>PCB设计</b> (一):电压需求与隔离

    巧用为昕贴身工具,做完美PCB设计系列二

    随着电子设备向高速化、小型化、柔性化发展,PCB设计面临更多挑战——高速信号传输的损耗控制、刚挠结合板的柔性区域设计、大功率器件的散热需求,以及高精度制造的细节要求,都需要更专业的审查工具支撑。为昕
    的头像 发表于 09-05 18:30 635次阅读
    巧用为昕贴身工具,做完美<b class='flag-5'>PCB设计</b>系列二

    深度解读PCB设计布局准则

    无论您是在进行高速设计,还是正在设计一块高速PCB,良好的电路板设计实践都有助于确保您的设计能够按预期工作并实现批量生产。在本指南中,我们汇总了适用于大多数现代电路板的一些基本PCB设计
    的头像 发表于 09-01 14:24 7729次阅读
    深度解读<b class='flag-5'>PCB设计</b>布局准则

    高速PCB设计挑战 Allegro Skill布线功能 自动创建match_group

    在进行高速PCB设计的过程中,常常会遇到一挑战,那就是高速信号的时序匹配问题。为了确保信号的同步到达,设计者需要对特定的高速信号组进行等长
    的头像 发表于 06-16 11:54 2709次阅读
    <b class='flag-5'>高速</b><b class='flag-5'>PCB设计</b>挑战  Allegro Skill布线功能 自动创建match_group

    PCB设计如何用电源去耦电容改善高速信号质量

    PCB设计电源去耦电容改善高速信号质量?!What?Why? How?
    的头像 发表于 05-19 14:27 933次阅读
    <b class='flag-5'>PCB设计</b>如何用电源去耦电容改善<b class='flag-5'>高速</b>信号质量

    符合EMC的PCB设计准则

    时源芯微专业EMC/EMI/EMS整改 EMC防护器件 就ESD问题而言,设计上需要注意的地方很多,尤其是关于GND布线的设计及线距,PCB设计中应该注意的要点: (1) PCB板边间距规范:
    的头像 发表于 05-15 16:42 1059次阅读

    原理图和PCB设计中的常见错误

    在电子设计领域,原理图和PCB设计是产品开发的基石,但设计过程中难免遇到各种问题,若不及时排查可能影响电路板的性能及可靠性,本文将列出原理图和PCB设计中的常见错误,整理成一份实用的速查清单,以供参考。
    的头像 发表于 05-15 14:34 1417次阅读

    高速PCB板的电源布线设计

    随着集成电路工艺和集成度的不断提高,集成电路的工作电压越来越低,速度越来越快。进入新的时代后,这对于PCB板的设计提出了更高的要求。本文正是基于这种背景下,对高速PCB设计中最重要的环节之一一电源
    发表于 04-29 17:31

    DDR模块的PCB设计要点

    高速PCB设计中,DDR模块是绝对绕不过去的一关。无论你用的是DDR、DDR2还是DDR3,只要设计不规范,后果就是——信号反射、时序混乱、系统频繁死机。
    的头像 发表于 04-29 13:51 3189次阅读
    DDR模块的<b class='flag-5'>PCB设计</b>要点