0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

Intel的10nm工艺是否有挤牙膏之嫌?

工程师 来源:快科技 作者:快科技 2020-10-15 15:42 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

前不久,Intel发布了代号“Tiger Lake(老虎湖)”的第11代酷睿低功耗处理器,从里到外焕然一新,堪称Intel近些年来最大的一次飞跃。

虽然依旧采用10nm工艺,但全新的SuperFin技术加持下,性能和响应速度都很很大提升,CPU性能提升20%,集成lris Xe核显性能翻番,AI性能则提升了5倍之多,Wi-Fi 6无线网络则为其提供3倍于Wi-Fi 5的速度。

Intel将其定义为“世界上最好的轻薄型笔记本处理器”。未来,将有150多款搭载11代酷睿处理器的新轻薄本陆续上市。

近日,Intel中国零售销售集团总经理唐炯接受新浪采访时,除了11代酷睿本身,还谈到了Intel与AMD之间的竞争关系。

相比AMD的7nm,Intel的10nm工艺是否有挤牙膏之嫌?面对这样的问题,唐炯表示,用数字命名技术,实际上会带来很多的误解。在纳米命名法上也是一样,业界的大多数专家都认可,Intel的10nm工艺和台积电、三星的7nm工艺是大致相同的。

唐炯认为,数字命名法还有一个问题,数字它是一个单维度的,但是技术是多维度的。Intel有六大技术支柱,制程和封装,架构的设计,互联的技术,内存和存储、安全、软件,Intel最强的地方是把这么多技术能够快速整合在一起,来给用户提供最合适的产品。

Intel第11代酷睿的发布,大家都看到一个非常大的进步,感觉把“牙膏”挤破的感觉,实际上也是把多种技术整合在一起,提供一个最好产品的很好的例子。

另外除了11代酷睿本身,唐炯还谈到了Intel与AMD之间的竞争关系。对于AMD处理器比Intel处理器便宜,但核心数比Intel多的问题,唐炯也正面进行了回应。

唐炯表示,电脑是有一个具体的使用场景。极少的专业人士,可能把跑分作为一个工作目的。不会有几个用户真正的整天打开一个资源管理器在看自己有几个核心在跑。

在唐炯看来,绝大多数用户实际上是有特定的电脑使用环境,工作、娱乐、游戏、内容制作,所以Intel做的事情是基于真正的实际应用上面,到底能不能提供这样的一个性能。

他举例称,比如说我们在最近的一场游戏battle上面,进一步证实了,在少两个核心的情况下,我们在绝大多数游戏场景下,帧率会更高更稳定。“这就是一个真正使用场景里面的性能”,唐炯说。

唐炯认为,用一些免费的跑分软件,实际上很难很难反映全面的真实性能。

前不久,Intel发布了代号“Tiger Lake(老虎湖)”的第11代酷睿低功耗处理器,从里到外焕然一新,堪称Intel近些年来最大的一次飞跃。

虽然依旧采用10nm工艺,但全新的SuperFin技术加持下,性能和响应速度都很很大提升,CPU性能提升20%,集成lris Xe核显性能翻番,AI性能则提升了5倍之多,Wi-Fi 6无线网络则为其提供3倍于Wi-Fi 5的速度。

Intel将其定义为“世界上最好的轻薄型笔记本处理器”。未来,将有150多款搭载11代酷睿处理器的新轻薄本陆续上市。

责任编辑:haq

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 处理器
    +关注

    关注

    68

    文章

    20333

    浏览量

    255027
  • 芯片
    +关注

    关注

    463

    文章

    54438

    浏览量

    469400
  • amd
    amd
    +关注

    关注

    25

    文章

    5708

    浏览量

    140419
  • intel
    +关注

    关注

    19

    文章

    3511

    浏览量

    191647
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    芯片制造中的硅片表面细抛光与最终抛光加工工艺介绍

    硅片表面细抛光作为实现超精密加工的关键工序,其核心在于通过精准调控抛光布材质、抛光液成分及工艺参数,在5-8μm的加工量范围内实现局部平整度≤10nm、表面粗糙度≤0.2nm的极致控制,同时进一步降低金属离子污染。
    的头像 发表于 04-01 16:17 215次阅读
    芯片制造中的硅片表面细抛光与最终抛光加工<b class='flag-5'>工艺</b>介绍

    芯片制造中硅片的表面抛光加工工艺介绍

    硅片表面抛光作为半导体制造中实现超光滑、无损伤表面的核心工艺,其核心目标在于通过系统性化学机械抛光(CMP)去除前道工序残留的微缺陷、应力损伤层及金属离子污染,最终获得满足先进IC器件要求的局部平整度≤10nm、表面粗糙度≤0.2nm
    的头像 发表于 03-30 10:28 1863次阅读
    芯片制造中硅片的表面抛光加工<b class='flag-5'>工艺</b>介绍

    旋极星源基于22nm工艺完成关键IP发布与验证

    随着物联网、移动通信、人工智能及汽车电子等应用的快速发展,市场对芯片在算力、能效、集成度与成本等方面提出了更为严格的要求。22nm工艺节点凭借其在性能、功耗及成本之间的卓越平衡,已成为众多中高端芯片
    的头像 发表于 01-30 16:15 431次阅读
    旋极星源基于22<b class='flag-5'>nm</b><b class='flag-5'>工艺</b>完成关键IP发布与验证

    脉锐光电980nm波段ASE宽带光源产品介绍

    脉锐光电的980nm ASE宽带光源基于稀土掺杂光纤的自发辐射放大机制,在980nm中心波长处实现光谱宽度约10nm、输出功率达10mW的稳定输出。该光源兼具较高功率、优异的光谱平滑度
    的头像 发表于 01-20 14:27 488次阅读
    脉锐光电980<b class='flag-5'>nm</b>波段ASE宽带光源产品介绍

    芯矽科技:半导体湿法工艺设备引领者

    技术协同:融合超声波、兆声波及高压喷淋技术,通过高频声波产生的空化效应,精准剥离晶圆表面低至10nm的纳米级颗粒。例如,在处理高深宽比结构(如TSV硅通孔、FinFET鳍片)时,采用1-10MHz高频声波配合多角度高压水流,实现无死角
    的头像 发表于 01-19 13:49 356次阅读

    1.4nm制程工艺!台积电公布量产时间表

    供应一度面临紧张局面。为应对市场激增的订单,台积电已启动新建三座工厂的扩产计划,旨在进一步提升产能,保障客户供应链的稳定交付。   与此同时,台积电在更尖端的1.4nm工艺研发上同样进展迅猛。公司正全力加速推进1.4nm制程工
    的头像 发表于 01-06 08:45 7288次阅读

    0.2nm工艺节点的背后需要“背面供电”支撑

    实现0.2nm工艺节点。   而随着芯片工艺节点的推进,芯片供电面临越来越多问题,所以近年英特尔、台积电、三星等厂商相继推出背面供电技术,旨在解决工艺节点不断推进下,芯片面临的供电困境
    的头像 发表于 01-03 05:58 1.3w次阅读

    替代升级实锤!实测RV1126B,CPU性能吊打RV1126

    AI智能芯片迭代提速,瑞芯微推出了全新的Arm架构AI视觉芯片RV1126B,是否替换RV1126,CPU性能是挤牙膏还是大突破。带着这些核心疑问,我们展开CPU性能实测,帮你快速决策。触觉智能
    的头像 发表于 12-11 17:13 2551次阅读
    替代升级实锤!实测RV1126B,CPU性能吊打RV1126

    中国首颗全功能空间计算芯片发布 极智G-X100 5nm工艺

    ,极智G-X100采用5nm工艺,chiplet架构。彩色透视端到端延迟仅为9毫秒,创下全球最低延迟纪录。
    的头像 发表于 11-29 10:59 3279次阅读
    中国首颗全功能空间计算芯片发布 极智G-X100 5<b class='flag-5'>nm</b><b class='flag-5'>工艺</b>

    NiCr薄膜电阻优化:利用铝夹层实现高方块电阻和低温度电阻系数

    温度系数TCR调控:Al夹层使TCR随tAl增加呈现“先降后升”趋势,在tAl=7.5nm时达到最低值-6.61ppm/K(tNiCr=10nm,400℃退火)。退火工艺的界
    的头像 发表于 09-29 13:44 1159次阅读
    NiCr薄膜电阻优化:利用铝夹层实现高方块电阻和低温度电阻系数

    【「AI芯片:科技探索与AGI愿景」阅读体验】+工艺创新将继续维持着摩尔神话

    还放置一层不到10nm的绝缘膜,以防止缺陷的出现。比利时微电子研究中心曾预计叉形片将在2028年得到采用,当然也可能会直接跳跃到CFET技术。 CFET是先在叉形片上将NFET和PFET的两个晶体管按
    发表于 09-06 10:37

    10CX150YF672E5G现场可编程门阵列(FPGA)芯片

    10CX150YF672E5G 是Intel(原 Altera)推出的 Cyclone® 10 GX 系列高性能、低功耗 FPGA 芯片,选用 20nm
    发表于 08-21 09:15

    铅VS无铅:PCBA加工工艺的6大核心差异,工程师必看

    一站式PCBA加工厂家今天为大家讲讲PCBA加工工艺与无铅工艺差异哪些?PCBA加工工艺
    的头像 发表于 08-08 09:25 970次阅读

    三星代工大变革:2nm全力冲刺,1.4nm量产延迟至2029年

    在全球半导体代工领域的激烈竞争中,三星电子的战略动向一直备受瞩目。近期,消息传出,三星代工业务在制程技术推进方面做出重大调整,原本计划于2027年量产的1.4nm制程工艺,将推迟至2029年。而在
    的头像 发表于 07-03 15:56 1011次阅读

    无结场效应晶体管器件结构与工艺

    现有的晶体管都是基于 PN 结或肖特基势垒结而构建的。在未来的几年里,随着CMOS制造技术的进步,器件的沟道长度将小于 10nm。在这么短的距离内,为使器件能够工作,将采用非常高的掺杂浓度梯度。
    的头像 发表于 06-18 11:43 1454次阅读
    无结场效应晶体管器件结构与<b class='flag-5'>工艺</b>