0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

DAC输出在高阻抗模式中被加电的问题分析

454398 来源:德州仪器 作者:Rahul Prakash 2020-10-23 15:11 次阅读

该篇将分析对象限定为一个DAC,其中的输出缓冲器在正常模式下被加电:零量程或中量程。文章将分析一下DAC输出在高阻抗模式中被加电的情况。同时提出一个针对加电毛刺脉冲的数学模型,随后给出一个尽可能减少此毛刺脉冲的电路板级解决方案。

原理

图1:DAC8760高精度DAC输出级

这个分析与没有加电毛刺脉冲减少 (POGR) 电路的DAC有关。第一部分列出了影响加电毛刺脉冲的因素。当DAC在电源斜升期间加电至高阻抗模式时,这个加电毛刺脉冲也可被视为一个在DAC的电压输出 () 引脚上逐步累积形成的瞬态电荷。这个电荷积聚是由电源引脚,通过芯片内部和外部的寄生电容,到引脚的电容耦合造成的。需要注意的是,与加电毛刺脉冲相比(第一部分),这个毛刺脉冲本质上说是AC毛刺脉冲。因此,它的幅度取决于电源斜升时间。在大多数多电源芯片中,数字电源和基准引脚有一个到引脚比较弱的寄生路径。因此,这些引脚不是造成加电/断电毛刺脉冲的主导原因。

图2:高精度DAC输出级模型

DAC输出级中的NFET/PFET晶体管的尺寸要远远大于其它开关,这是因为这个输出级被设计用于特定的负载驱动。因此,这些FET的寄生电容要远高于其它片上组件的寄生电容。图1显示的是一个典型高精度DAC输出级 (DAC8760) 的简化图。在这个图中,假定输出级和芯片的数字内核分别具有单独的电源。反馈节点上放置的二极管用来保护增益/断电网络中的晶体管。

数学分析

如图所见,进入引脚的主要寄生电容是VOUT 结合线、引线和输出FET的寄生电容的组合值。在这个假设下,DAC输出引脚可被建模为一个简单的电容分压器。图2中的经简化模型在反馈节点和VREF/AGND之间使用2个二极管。由于这些二极管代表了一个FET(图1),在以后的分析中,这些二极管上的压降可被忽略不计。

被放置在反馈节点与VREF/GND之间的反馈电阻器RFB) 和FET限制了毛刺脉冲数量级的上限和下限。在这个条件下,可被观察到的最大加电/断电毛刺脉冲被限制在VREF和GND之间。

尽可能减少加电/断电毛刺脉冲

图3:DAC8760 VOUT加电毛刺脉冲,无负载。

让我们来深入研究一下尽可能减少加电/断电毛刺脉冲的一些方法。在方程式 (1) 和 (2) 中,我们看到这些方程式中的某些项是常量。例如,寄生电容是器件寄生效应的函数。电源电压由应用需求决定。斜升时间由电源设计确定。剩下的数据项只有相对于电源的负载阻抗和VREF的排序。这就形成了减少加电/断电毛刺脉冲的2个主要方法:电源排序与负载。

电源排序

图4:数据表技术规格示例

电源排序是指以特定的顺序,用不同的电源为芯片加电/断电。对于DAC8760来说,由于加电/断电毛刺脉冲直接与VREF成比例,在AVDD/AVSS之后为VREF加电可以极大地减少这个毛刺脉冲。这个解决方案可以在对电源和基准电压进行单独控制时使用。

外部阻性负载

方程式 (1) 中的分母由一个电容数据项 (CPARP + CPARN + CL) 和一个电导数据项 (1/RL) 组成。这就形成了几个尽可能减少毛刺脉冲的方法:增加电容负载 (CL)、或者减少阻性负载 (RL)。增加电容负载会对整个系统的带宽产生不利影响。它还会影响输出放大器的稳定性。因此,不建议使用这个方法来实现毛刺脉冲最小化。

在选择使用一个小值阻性负载时,方程式 (4) 可以将加电/断电毛刺脉冲数量级减少到mV以下级别。这会导致大电流流经输出缓冲器,从而使精度技术规格降级,比如说偏移、增益、线性等。因此,要根据数据表技术规格来选择引脚上的阻性负载。例如,DAC8760数据表规定了负载为1kΩ时的精度参数(图4)。

图5:DAC8760 加电毛刺脉冲 – RL = 500KΩ

结论

加电/断电毛刺脉冲对系统十分有害。它们的影响只有在系统设计好、进行测试时才会显现出来。因此,有一点很关键,那就是通过仔细检查组件,并使用这篇文中给出的技巧来设计系统,以尽可能减少这些毛刺脉冲。我们已经讨论了形成这些毛刺脉冲的根本原因,并且提出了一个尽可能减少这些毛刺脉冲的板级解决方案。
编辑:hfy

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 二极管
    +关注

    关注

    144

    文章

    9021

    浏览量

    161663
  • dac
    dac
    +关注

    关注

    43

    文章

    1973

    浏览量

    189606
  • 晶体管
    +关注

    关注

    77

    文章

    9064

    浏览量

    135344
  • 毛刺脉冲
    +关注

    关注

    0

    文章

    2

    浏览量

    4573
收藏 人收藏

    评论

    相关推荐

    STM8L151的DAC输出,长时间输出DAC输出电压出现偏移的原因?

    STM8L151的DAC输出,外部下拉20k或者不接上下拉时,设置输出1V,持续输出3天后电压升高至1030mV,一个月后升高200-300mV。重新上
    发表于 04-07 07:41

    使用dac的dma模式输出一定数目的脉冲波形,dac输出脉冲数目不正确是什么原因造成的?

    使用dac的dma模式输出一定数目的脉冲波形,dac使用定时器触发,dma环形缓冲,在dma中断中判断已经输出的波形数目,达到设定数目时停止
    发表于 03-18 07:16

    IAR输出在4线阻抗测量测试中出现乱码的原因是什么?

    我想问一下,IAR输出在4线阻抗测量测试中出现乱码的原因是什么?IAR中使用的例程。谢谢。
    发表于 01-11 07:19

    为什么不同的DAC输出阻抗会差别这么大?

    为什么不同的DAC输出阻抗会差别这么大?例如,AD5542的输出阻抗约为62.5Kohm,而AD5360的输出阻抗约为0.2ohm? 不同的输出阻
    发表于 12-11 06:52

    AD5681为何在power-down模式DAC输出

    为何在power-down模式DAC输出
    发表于 12-06 06:13

    振荡器中使用hbsp去仿真输出阻抗分析

    在振荡器中使用hbsp去仿真输出阻抗,当然振荡器领域大家一般不关心输出阻抗,因为不需要考虑输出功率大小,自有buffer来增大功率,只要负载对频率、相噪影响最小即可,但目前的电路确实需要这种
    的头像 发表于 12-05 15:11 659次阅读
    振荡器中使用hbsp去仿真<b class='flag-5'>输出阻抗</b><b class='flag-5'>分析</b>

    AD9172在单通道模式下,默认输出通道为DAC0,能否切换成DAC1输出

    大家好: AD9172在单通道模式下,默认输出通道为DAC0,能否切换成DAC1输出?如果可以,该如何修改呢?
    发表于 12-05 07:23

    如何才能知道AD5721的输出阻抗

    DAC输出级是一个运放,特点是输入阻抗大,输出阻抗小。对于AD5721的输出电压能否驱动我们的负载来说,需要知道AD5721的
    发表于 12-01 12:54

    跨导放大器的输出阻抗吗?

    跨导放大器的输出阻抗吗?如果想把输出的信号接一个小电阻转化成电压信号直接送入STM32的ADC采集口是否可以?还是输出级要加入缓冲级?
    发表于 11-16 07:25

    为什么放大器为高输入阻抗,低输出阻抗

    为什么放大器为高输入阻抗,低输出阻抗? 放大器作为电子设备中的重要部件,具有放大电压、放大电流、放大功率等功能。在放大器的设计和应用中,高输入阻抗和低输出阻抗被认为是理想的特性。本文将
    的头像 发表于 11-09 15:48 2044次阅读

    STM32的DAC输出脉冲怎么去掉?

    STM32的DAC输出一个幅值100mV,脉宽5ms的脉冲,影响后面电路的工作,怎么去掉这个脉冲呢?
    发表于 10-28 06:08

    DAC的电流输出模式怎么转出电压输出模式

    DAC的电流输出模式怎么转出电压输出模式
    发表于 10-11 06:56

    为什么体效应会降低源跟随器的输出阻抗

    输出电流。但是在实际应用中,源跟随器的体效应会对它的输出阻抗进行降低,这是因为源跟随器与环境的相互作用导致的。下面我们将从理论、实验和应用等方面来详细分析源跟随器的输出阻抗下降原因。
    的头像 发表于 09-21 16:09 606次阅读

    高精度与输出阻抗电流镜的设计与应用

    。当使用电流镜作为偏置元件时,它可以承受由于电源和温度变化而引起的电流波动。因此,电流镜是模拟集成电路中最重要的组成部分之一。精度和输出阻抗都决定了电流镜的性能,通常越高越好。许多作品都集中在这
    发表于 09-21 07:16

    使用dac的dma模式输出一定数目的脉冲波形,dac输出脉冲数目不正确是什么原因造成的?

    使用dac的dma模式输出一定数目的脉冲波形,dac使用定时器触发,dma环形缓冲,在dma中断中判断已经输出的波形数目,达到设定数目时停止
    发表于 08-07 08:47