0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

浅析直角走线对高速PCB设计的影响

我快闭嘴 来源:贤集网 作者:贤集网 2020-09-17 15:42 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

高频传输介质使接收器难以解释正确的信息。由于传输介质,发生以下传输损耗:

1.1 介电吸收:高频介质中的信号使PCB介电材料吸收信号能量。它降低了信号强度。只能通过选择理想的PCB材料来控制它。

1.2集肤效应:高频信号还负责产生电流值变化的波形。此类信号具有其自感值,该值会在高频下引发增加的感抗。它会减少PCB表面的导电面积,增加电阻并降低信号强度。可以通过增加磁道宽度来减小趋肤效应,但并非总是可行的。

高速PCB设计中的衰减控制

除了精心选择PCB绝缘体材料和走线布局外,还可以通过包括可编程差分输出电压,预加重和接收器均衡来降低信号衰减。差分输出电压的增加有助于改善接收器处的信号。预加重是仅通过增加第一个发射符号的电平来增强高频信号分量的方法。接收器均衡电路衰减低频信号分量,以覆盖传输线损耗。

2.高速PCB设计中的串扰

作为电子行业的狂热者,我们都知道电流(例如信号)何时通过电线传播,并在其附近产生磁场。如果附近有两条导线,则这两个磁场有可能相互作用,从而导致两个信号之间的能量交叉耦合,称为串扰。显着地,电感耦合(由来自空闲导线上的源导线的磁场感应的电流)和电容耦合(当空闲导线暴露于与源中电压的变化率成比例的电流量时的电场的耦合)导线)会导致串扰的能量交叉耦合。

串扰有两种类型:垂直和水平。垂直串扰是由其他层或中间层上的信号引起的,而同一层或内层上的信号则引起水平串扰。

注意:最大串扰值是接收器上的预期电压与接收器阈值之间的差。

3.1高速PCB设计中的串扰控制。

可以通过增大走线间距,在各层之间放置接地层以及使用低介电材料来防止串扰。

3.1.1 迹线间距:两条迹线之间的中心间距应至少为其迹线宽度的3倍。在不影响两条走线之间的距离的情况下,将走线与接地平面之间的距离减小至10密耳有助于减轻串扰。

迹线分离可以减少高速PCB中的串扰。

3.1.2 实心接地层的放置:通过在层之间放置实心接地层,可以防止不同层之间的串扰。尽管增加平面会增加成本,但它们解决了SI问题,例如控制走线阻抗,减少旁路电容器电流环路和电源阻抗等。

3.1.3 低介电常数材料:低介电常数材料可通过减少走线之间的互电容/杂散电容来克服串扰。

4.直角走线和过孔对高速PCB设计的影响

走线布线和通孔位置会通过增加反射,串扰和更改阻抗值来影响信号完整性。具有直角的走线会导致更多的辐射,因为它会增加拐角区域的电容值,从而导致特性阻抗发生变化,然后反射。

解决方案:可以通过将直角弯曲替换为两个45度角来最小化反射。为了获得最小的阻抗变化,圆形弯曲布线是最佳的。

在拐角处,高速信号应改为45°弯曲。

通孔对于布线很重要,但通孔会增加电感和电容值。这会改变特性阻抗值,从而增加反射。

过孔还会增加走线长度。请勿在不同的走线中添加过孔。

5.在高速PCB设计中使用不同的布线技术

正交路由可将信号定向到不同的层上,并最大程度地减少耦合区域。

最小化信号之间的平行游程长度(>500密耳)。

减少驱动器扇出(负载数量)。
责任编辑:tzh

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • pcb
    pcb
    +关注

    关注

    4417

    文章

    23964

    浏览量

    426122
  • 电流
    +关注

    关注

    40

    文章

    7227

    浏览量

    141595
  • 电压
    +关注

    关注

    45

    文章

    5792

    浏览量

    122383
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    07. 如何在Allegro中设置可以线但不能铺的铜区域?| 芯巧Allegro PCB 设计小诀窍

    背景介绍:我们在进行PCB设计时,经常需要绘制一些禁止铺铜但是允许线的区域,如果我们直接使用Route Keepout绘制的话,虽然可以实现在此区域内禁止铺铜的效果,但是
    发表于 04-09 17:23

    05. 如何在 Allegro 中沿着板子轮廓线?| 芯巧Allegro PCB 设计小诀窍

    背景介绍:在PCB设计过程中我们经常会遇到异形板框的设计要求,最常见的比如FPC设计、消费类控制板设计以及灯板设计等。在这些设计中通常会需要沿着板子轮廓进行走线,并且线要与板框保持一
    发表于 04-03 16:46

    PCB线“粗、短、直”的根本原理

    在模电、高频电子、EMC设计及PCB Layout中,“粗、短、直”是PCB线的核心准则,其本质是通过优化
    的头像 发表于 03-30 11:20 249次阅读
    <b class='flag-5'>PCB</b><b class='flag-5'>走</b><b class='flag-5'>线</b>“粗、短、直”的根本原理

    高速PCB谐振威力,不容小觑

    高速先生成员--姜杰 如果大家对平面谐振腔的印象还停留在方方正正的铜皮上,这篇文章可能会颠覆你的认知…… 高速先生最近在做SMA测试板的仿真时,遇到一个奇怪的现象:同一块PCB,某些层面
    发表于 02-03 14:36

    PCB板双面布局的DDR表底线居然不一样

    越好,也就是下图所示的这几段线。 这个客户还是比较的爱学习,除了硬件本身的知识外,还花很多时间去了解PCB设计的知识,也看了很多主流芯片的PCB设计指导书,对DDR设计包括
    发表于 12-11 10:43

    PCB设计中的线宽度与电流管理

    工程师在设计的时候,很容易忽略线宽度的问题,因为在数字设计时,线宽度不在 考虑范围里面。通常情况下,都会尝试用最小的线宽去设计线,这时,在大电流时,将会导致很严重的问题。下面的公
    的头像 发表于 12-09 15:54 1128次阅读
    <b class='flag-5'>PCB设计</b>中的<b class='flag-5'>走</b>线宽度与电流管理

    PCB设计与打样的6大核心区别,看完少3个月弯路!

    一站式PCBA加工厂家今天为大家讲讲PCB设计PCB打样有什么区别?PCB设计和打样之间的区别。PCB设计(Printed Circuit Board Design)和打样(Prot
    的头像 发表于 11-26 09:17 741次阅读
    <b class='flag-5'>PCB设计</b>与打样的6大核心区别,看完少<b class='flag-5'>走</b>3个月弯路!

    揭秘PCB设计生死线线宽度、铜厚与温升如何决定电流承载力?

    一站式PCBA加工厂家今天为大家讲讲PCB线与过孔的电流承载能力有受什么影响?PCB线与过孔
    的头像 发表于 11-19 09:24 1782次阅读
    揭秘<b class='flag-5'>PCB设计生死线</b>:<b class='flag-5'>走</b>线宽度、铜厚与温升如何决定电流承载力?

    到底DDR线能不能参考电源层啊?

    高速先生成员--黄刚 一些通用的PCB设计经验以及高速信号理论,都告诉我们PCB上的信号最好都以地平面为参考,尤其是高速
    发表于 11-11 17:46

    高速PCB设计EMI避坑指南:5个实战技巧

    高速电路PCB设计EMI方法与技巧 一、信号线规则 屏蔽规则: 关键高速信号线(如时钟线)
    的头像 发表于 11-10 09:25 793次阅读
    <b class='flag-5'>高速</b><b class='flag-5'>PCB设计</b>EMI避坑指南:5个实战技巧

    【EMC技术案例】共模电感与电源模块之间PCB线导致RE超标案例

    【EMC技术案例】共模电感与电源模块之间PCB线导致RE超标案例
    的头像 发表于 09-28 15:05 846次阅读
    【EMC技术案例】共模电感与电源模块之间<b class='flag-5'>PCB</b><b class='flag-5'>走</b><b class='flag-5'>线</b>导致RE超标案例

    别蒙我,PCB板上这几对高速线怎么看我都觉得一样!

    工程师说过孔这档子事了。那不说过孔说什么啊,就单纯的线,正常的话也不影响高速性能。Chris就喜欢杠,就打算在线上挑挑刺! 你以为C
    发表于 06-09 14:34

    allegro软件线命令下参数不显示如何解决

    PCB设计中,线命令是频繁使用的功能之一。执行走线命令后,通常会在Options面板中显示线宽、层、角度等设置选项,用于调整
    的头像 发表于 06-05 09:30 2340次阅读
    allegro软件<b class='flag-5'>走</b><b class='flag-5'>线</b>命令下参数不显示如何解决

    PCB设计如何用电源去耦电容改善高速信号质量

    PCB设计电源去耦电容改善高速信号质量?!What?Why? How?
    的头像 发表于 05-19 14:27 933次阅读
    <b class='flag-5'>PCB设计</b>如何用电源去耦电容改善<b class='flag-5'>高速</b>信号质量

    符合EMC的PCB设计准则

    时源芯微专业EMC/EMI/EMS整改 EMC防护器件 就ESD问题而言,设计上需要注意的地方很多,尤其是关于GND布线的设计及线距,PCB设计中应该注意的要点: (1) PCB板边间距规范:
    的头像 发表于 05-15 16:42 1052次阅读