0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

浅析直角走线对高速PCB设计的影响

我快闭嘴 来源:贤集网 作者:贤集网 2020-09-17 15:42 次阅读

高频传输介质使接收器难以解释正确的信息。由于传输介质,发生以下传输损耗:

1.1 介电吸收:高频介质中的信号使PCB介电材料吸收信号能量。它降低了信号强度。只能通过选择理想的PCB材料来控制它。

1.2集肤效应:高频信号还负责产生电流值变化的波形。此类信号具有其自感值,该值会在高频下引发增加的感抗。它会减少PCB表面的导电面积,增加电阻并降低信号强度。可以通过增加磁道宽度来减小趋肤效应,但并非总是可行的。

高速PCB设计中的衰减控制

除了精心选择PCB绝缘体材料和走线布局外,还可以通过包括可编程差分输出电压,预加重和接收器均衡来降低信号衰减。差分输出电压的增加有助于改善接收器处的信号。预加重是仅通过增加第一个发射符号的电平来增强高频信号分量的方法。接收器均衡电路衰减低频信号分量,以覆盖传输线损耗。

2.高速PCB设计中的串扰

作为电子行业的狂热者,我们都知道电流(例如信号)何时通过电线传播,并在其附近产生磁场。如果附近有两条导线,则这两个磁场有可能相互作用,从而导致两个信号之间的能量交叉耦合,称为串扰。显着地,电感耦合(由来自空闲导线上的源导线的磁场感应的电流)和电容耦合(当空闲导线暴露于与源中电压的变化率成比例的电流量时的电场的耦合)导线)会导致串扰的能量交叉耦合。

串扰有两种类型:垂直和水平。垂直串扰是由其他层或中间层上的信号引起的,而同一层或内层上的信号则引起水平串扰。

注意:最大串扰值是接收器上的预期电压与接收器阈值之间的差。

3.1高速PCB设计中的串扰控制。

可以通过增大走线间距,在各层之间放置接地层以及使用低介电材料来防止串扰。

3.1.1 迹线间距:两条迹线之间的中心间距应至少为其迹线宽度的3倍。在不影响两条走线之间的距离的情况下,将走线与接地平面之间的距离减小至10密耳有助于减轻串扰。

迹线分离可以减少高速PCB中的串扰。

3.1.2 实心接地层的放置:通过在层之间放置实心接地层,可以防止不同层之间的串扰。尽管增加平面会增加成本,但它们解决了SI问题,例如控制走线阻抗,减少旁路电容器电流环路和电源阻抗等。

3.1.3 低介电常数材料:低介电常数材料可通过减少走线之间的互电容/杂散电容来克服串扰。

4.直角走线和过孔对高速PCB设计的影响

走线布线和通孔位置会通过增加反射,串扰和更改阻抗值来影响信号完整性。具有直角的走线会导致更多的辐射,因为它会增加拐角区域的电容值,从而导致特性阻抗发生变化,然后反射。

解决方案:可以通过将直角弯曲替换为两个45度角来最小化反射。为了获得最小的阻抗变化,圆形弯曲布线是最佳的。

在拐角处,高速信号应改为45°弯曲。

通孔对于布线很重要,但通孔会增加电感和电容值。这会改变特性阻抗值,从而增加反射。

过孔还会增加走线长度。请勿在不同的走线中添加过孔。

5.在高速PCB设计中使用不同的布线技术

正交路由可将信号定向到不同的层上,并最大程度地减少耦合区域。

最小化信号之间的平行游程长度(>500密耳)。

减少驱动器扇出(负载数量)。
责任编辑:tzh

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • pcb
    pcb
    +关注

    关注

    4226

    文章

    22495

    浏览量

    386460
  • 电流
    +关注

    关注

    40

    文章

    6005

    浏览量

    130045
  • 电压
    +关注

    关注

    45

    文章

    5099

    浏览量

    114457
收藏 人收藏

    评论

    相关推荐

    EMC之PCB设计技巧

    和设计工程师头痛。 EMC与电磁能的产生、传播和接收密切相关,PCB设计中不希望出现EMC。电磁能来自多个源头,它们混合在一起,因此必须特别小心,确保不同的电路、线、过孔和PCB材料
    发表于 12-19 09:53

    PCB线不要随便拉

    划重点!PCB线不要随便拉 盲目的拉线,拉了也是白拉! 有些小伙伴在pcb布线时,板子到手就是干,由于前期分析工作做的不足或者没做,导致后期处理时举步维艰。比如 电源
    发表于 12-12 09:23

    PCB设计高速电路

    PCB设计高速电路
    的头像 发表于 12-05 14:26 404次阅读
    <b class='flag-5'>PCB设计</b>之<b class='flag-5'>高速</b>电路

    高速PCB设计中的射频分析与处理方法

    射频(Radio Frequency,RF)电路在现代电子领域中扮演着至关重要的角色,涵盖了广泛的应用,从通信系统到雷达和射频识别(RFID)等。在高速PCB设计中,射频电路的分析和处理是一项具有
    的头像 发表于 11-30 07:45 377次阅读
    <b class='flag-5'>高速</b><b class='flag-5'>PCB设计</b>中的射频分析与处理方法

    高速PCB设计当中铺铜处理方法

    高速PCB设计当中铺铜处理方法
    的头像 发表于 11-24 18:03 355次阅读
    <b class='flag-5'>高速</b><b class='flag-5'>PCB设计</b>当中铺铜处理方法

    高速PCB设计中,多个信号层的敷铜在接地和接电源上应如何分配?

    高速PCB设计中,信号层的空白区域可以敷铜,而多个信号层的敷铜在接地和接电源上应如何分配? 在高速PCB设计中,信号层的空白区域可以敷铜,而多个信号层的敷铜在接地和接电源上应该经过合
    的头像 发表于 11-24 14:38 736次阅读

    为什么在PCB layout时不能走直角线

    本期跟大家分享的是,为什么在PCB layout时不能走直角线?
    的头像 发表于 11-20 18:24 1257次阅读
    为什么在<b class='flag-5'>PCB</b> layout时不能走<b class='flag-5'>直角</b>线

    PCB设计中的高速电路布局布线(上)

    高速电路无疑是PCB设计中要求非常严苛的一部分,因为高速信号很容易被干扰,导致信号质量下降,所以在PCB设计的过程中就需要避免或降低这种情况的发生。 在具体的
    的头像 发表于 11-06 15:14 320次阅读

    PCB设计中的高速电路布局布线

    高速电路无疑是PCB设计中要求非常严苛的一部分,因为高速信号很容易被干扰,导致信号质量下降,所以在PCB设计的过程中就需要避免或降低这种情况的发生。 在具体的
    的头像 发表于 11-06 14:55 336次阅读

    高速信号pcb设计中的布局

    对于高速信号,pcb的设计要求会更多,因为高速信号很容易收到其他外在因素的干扰,导致实际设计出来的东西和原本预期的效果相差很多。 所以在高速信号pc
    的头像 发表于 11-06 10:04 441次阅读
    <b class='flag-5'>高速</b>信号<b class='flag-5'>pcb设计</b>中的布局

    为什么高速PCB设计中信号线不能多次换孔

    一站式PCBA智造厂家今天为大家讲讲在高速PCB设计中为什么信号线不能多次换孔。为什么在高速PCB设计中,信号线不能多次换孔?大家在进行PCB设计
    的头像 发表于 11-02 10:17 326次阅读

    高速信号线必须pcb外层吗?

    比如射频线或者一些高速信号线,必须多层板外层还是内层也可以
    发表于 10-07 08:22

    pcb为什么不能有直角

    pcb为什么不能有直角  PCB是印刷电路板的英文缩写,是一种用于将电子元件(例如电阻、电容、二极管等)连接到电路中的支持材料。在PCB的设计中,所有的设计者都知道
    的头像 发表于 09-22 16:41 1078次阅读

    高速PCB设计中两根线为何要拉开距离?

    电源电路PCB设计电子技术
    学习电子知识
    发布于 :2023年08月23日 22:19:13

    PCB技术中的高速PCB设计中的屏蔽方法

    一站式PCBA智造厂家今天为大家讲讲高速PCB设计中的屏蔽方法有哪些?高速PCB设计中的屏蔽方法高速PC
    的头像 发表于 08-08 10:19 879次阅读
    <b class='flag-5'>PCB</b>技术中的<b class='flag-5'>高速</b><b class='flag-5'>PCB设计</b>中的屏蔽方法